本發(fā)明是申請日為2014年5月13日、申請?zhí)枮?01410200659.1、發(fā)明創(chuàng)造名稱為動態(tài)隨機存儲存儲器裝置的電路及其時脈控制方法的發(fā)明專利申請的分案申請。
本發(fā)明涉及一種時脈控制方法,尤其是關(guān)于一種動態(tài)隨機存取存儲器裝置的時脈控制方法。
背景技術(shù):
現(xiàn)有動態(tài)隨機存取存儲器會產(chǎn)生一單周期指令脈沖,并傳輸該單周期指令脈沖于動態(tài)隨機存取存儲器中,以達成無間隙讀取及寫入。然而,由于該指令脈沖為單周期寬度,為達成無間隙的存取,動態(tài)隨機存取存儲器的指令邏輯必須持續(xù)地執(zhí)行。因此,動態(tài)隨機存取存儲器將因該指令邏輯的持續(xù)執(zhí)行而消耗極高的電量。
為了降低動態(tài)隨機存取存儲器的電量消耗、縮小電路設(shè)計所需面積以及確保正確致能輸出端和終止端,本發(fā)明將提供一種用于產(chǎn)生指令及控制時脈的動態(tài)隨機存取存儲器裝置的方法。
技術(shù)實現(xiàn)要素:
本發(fā)明的一實施例揭示一種動態(tài)隨機存取存儲器裝置的時脈控制方法,其步驟包含根據(jù)一數(shù)據(jù)啟用延遲移位堆疊的一活躍區(qū)域的可利用性或是否接收到一間隙指令信號,而將一邏輯電平轉(zhuǎn)態(tài);運算該邏輯電平及一時脈信號的一邏輯電平以產(chǎn)生一運算結(jié)果;以及根據(jù)該運算結(jié)果以致能或失能該時脈信號。
上文已經(jīng)概略地敘述本發(fā)明的技術(shù)特征,以使下文的本發(fā)明詳細描述得以獲得較佳了解。構(gòu)成本發(fā)明的申請專利權(quán)利要求范圍標的的其它技術(shù)特征將描述于下文。
本發(fā)明所屬技術(shù)領(lǐng)域中技術(shù)人員應(yīng)可了解,下文揭示的概念與特定實施例可作為基礎(chǔ)而相當輕易地予以修改或設(shè)計其它結(jié)構(gòu)或工藝而實現(xiàn)與本發(fā)明相同的目的。本發(fā)明所屬技術(shù)領(lǐng)域中技術(shù)人員亦應(yīng)可了解,這類等效的建構(gòu)并無法脫離所附的申請專利權(quán)利要求范圍所提出的本發(fā)明的精神和范圍。
附圖說明
圖1是一示意圖,例示本發(fā)明一實施例的動態(tài)隨機存取存儲器裝置的時脈控制電路;
圖2是一示意圖,例示本發(fā)明一實施例的多周期指令信號及多個時脈;
圖3是一示意圖,例示本發(fā)明一實施例的指令延展電路;
圖4是一示意圖,例示該輸出控制邏輯電路的數(shù)據(jù)啟用延遲移位堆疊;以及
圖5是一流程圖,例示本發(fā)明一實施例的動態(tài)隨機存取存儲器裝置的時脈控制方法。
其中,附圖標記說明如下:
10電路
11指令延展電路
12數(shù)據(jù)邏輯電路
13第一and電路
15指令解碼電路
17延遲鎖回路電路
19輸出控制邏輯電路
31第一觸發(fā)器
32第二and電路
33第二觸發(fā)器
35第三觸發(fā)器
37第一or電路
39第二or電路
41數(shù)據(jù)啟用延遲移位堆疊
43活躍區(qū)域
具體實施方式
圖1是一示意圖,例示本發(fā)明一實施例的動態(tài)隨機存取存儲器裝置的時脈控制電路10。如圖1所示,該時脈控制電路10包含一指令延展電路11、一第一and電路13、一指令解碼電路15、一延遲鎖回路電路17、一輸出控制邏輯電路19以及一數(shù)據(jù)邏輯電路12。該指令延展電路11經(jīng)配置通過延展來自該指令解碼電路15的一單周期指令信號,以產(chǎn)生至少一多周期指令信號;之后,該多周期指令信號被傳送至一延遲控制邏輯(例如,延遲鎖回路電路17)。
該第一and電路13經(jīng)配置以根據(jù)來自該指令解碼電路15的邏輯信號或該延遲鎖回路電路17的邏輯信號,以決定時脈信號是否允許傳送至該輸出控制邏輯電路19。
圖2是一示意圖,例示本發(fā)明一實施例的多周期指令信號及多個時脈。如圖2所示,在本發(fā)明的實施例中,該多周期指令信號對應(yīng)于4個時脈,但本發(fā)明并不以此為限。
圖3是一示意圖,例示本發(fā)明一實施例的指令延展電路11。如圖3所示,該指令延展電路11包含一第一觸發(fā)器31、一第二觸發(fā)器33、一第三觸發(fā)器35、一第一or電路37、一第二or電路39以及一第二and電路32。
該第一觸發(fā)器31分別耦接于該指令解碼電路15、該第二觸發(fā)器33以及該第一or電路37,其中該第一觸發(fā)器31根據(jù)來自該指令解碼電路15的單周期指令信號,產(chǎn)生一第一延遲信號;之后,傳送該第一延遲信號至該第二觸發(fā)器33以及該第一or電路37。
該第三觸發(fā)器35分別耦接該第二or電路39、該第二觸發(fā)器33以及該第一or電路37,其中該第三觸發(fā)器35根據(jù)來自該第二觸發(fā)器33的第二延遲信號及來自該第二or電路39的一重置信號,產(chǎn)生一第三延遲信號;之后,傳送該第三延遲信號至該第一or電路37。
此外,該第二觸發(fā)器33根據(jù)該第一延遲信號以及該重置信號,產(chǎn)生一第二延遲信號,其中該第二or電路39根據(jù)一突發(fā)長度4(burstlength4)信號以及該第二and電路32的輸出信號產(chǎn)生該重置信號。在本發(fā)明一實施例中,該突發(fā)長度信號的時脈經(jīng)由該第一觸發(fā)器31從四個時脈切割成兩個時脈,但不以此為限。該第二and電路32根據(jù)一a12信號以及一突發(fā)突變4(burstchop4)信號產(chǎn)生其輸出信號,且該第一or電路37經(jīng)配置以根據(jù)該第二觸發(fā)器33的第一延遲信號、該第三觸發(fā)器35的第二延遲信號、該第一or電路37的第三延遲信號以及該指令解碼電路15的單周期指令信號,產(chǎn)生其輸出信號(多周期指令信號)至該延遲鎖回路電路17。
此外,該輸出控制邏輯電路19包含一數(shù)據(jù)啟用延遲移位堆疊,其中該數(shù)據(jù)啟用延遲移位堆疊包含多個移位器,其中一活躍區(qū)域包含多個移位器的部分。
圖4是一示意圖,例示該輸出控制邏輯電路的數(shù)據(jù)啟用延遲移位堆疊。如圖4所示,該數(shù)據(jù)啟用延遲移位堆疊41包含多個移位器。該活躍區(qū)域43包含該些移位器的部分。此外,該活躍區(qū)域43實現(xiàn)一先進先出(first-in-first-out,fifo)演算法。因此,當該多周期指令信號被重復產(chǎn)生時,該些移位器的部分將從入口到出口填滿多周期指令信號。
再參照圖1,在此階段中,該控制邏輯電路19的邏輯信號的邏輯電平通過該延遲鎖回路電路17轉(zhuǎn)態(tài),在此一實施例中,該邏輯電平從高電平轉(zhuǎn)態(tài)成低電平,但本發(fā)明并不限于此。之后,該邏輯電平被傳送到該第一and電路13以關(guān)閉時脈信號進入該輸出控制邏輯電路19,同時該活躍區(qū)域43將被凍結(jié)。
此外,該活躍區(qū)域43的多個移位器被持續(xù)凍結(jié)直到該指令解碼電路15接收到具有“間隙”信息的指令,再參照圖1,在此階段中,該控制邏輯電路19的邏輯信號的邏輯電平被轉(zhuǎn)態(tài),在此一實施例中,該邏輯電平從低電平轉(zhuǎn)態(tài)成高電平,但本發(fā)明并不限于此。該邏輯電平經(jīng)由該指令解碼電路15轉(zhuǎn)態(tài)之后,經(jīng)由該指令延展電路11、該延遲鎖回路電路17以及該輸出控制邏輯電路19傳送至該第一and電路13,以致能時脈信號進入該輸出控制邏輯電路19。
圖5是一流程圖,例示本發(fā)明一實施例的動態(tài)隨機存取存儲器裝置的時脈控制方法。
如圖5所示,步驟s501,根據(jù)數(shù)據(jù)啟用延遲移位堆疊的活躍區(qū)域可利用性或是否接收到間隙指令信號,將一邏輯信號的邏輯電平轉(zhuǎn)態(tài);步驟s503,該邏輯電平將與時脈信號的邏輯電平進行一and邏輯運算以產(chǎn)生一個運算結(jié)果。
步驟s505,根據(jù)運算結(jié)果,致能或失能該時脈信號,其中當指令解碼電路收到具有“間隙”信息的多周期指令信號時,致能該時脈信號;當多周期指令信號填滿延遲鎖回路電路的數(shù)據(jù)啟用延遲移位堆疊的活躍區(qū)域時,失能時脈信號。
此外,數(shù)據(jù)啟用延遲移位堆疊包含多個移位器,且活躍區(qū)域包含該些移位器的部分,其中該活躍區(qū)域?qū)崿F(xiàn)先進先出演算法。
本發(fā)明的技術(shù)內(nèi)容及技術(shù)特點已揭示如上,然而本發(fā)明所屬技術(shù)領(lǐng)域中技術(shù)人員應(yīng)了解,在不背離后附申請專利權(quán)利要求范圍所界定的本發(fā)明精神和范圍內(nèi),本發(fā)明的教示及揭示可作種種的替換及修飾。例如,上文揭示的許多工藝可以不同的方法實施或以其它工藝予以取代,或者采用上述二種方式的組合。
此外,本案的權(quán)利要求范圍并不局限于上文揭示的特定實施例的工藝、機臺、制造、物質(zhì)的成份、裝置、方法或步驟。本發(fā)明所屬技術(shù)領(lǐng)域中技術(shù)人員應(yīng)了解,基于本發(fā)明教示及揭示工藝、機臺、制造、物質(zhì)的成份、裝置、方法或步驟,無論現(xiàn)在已存在或日后開發(fā)者,其與本案實施例揭示者以實質(zhì)相同的方式執(zhí)行實質(zhì)相同的功能,而達到實質(zhì)相同的結(jié)果,亦可使用于本發(fā)明。因此,的申請專利權(quán)利要求范圍用以涵蓋用以此類工藝、機臺、制造、物質(zhì)的成份、裝置、方法或步驟。