顯示裝置及其驅動方法
【技術領域】
[0001] 本發(fā)明涉及顯示器件技術領域,具體涉及一種顯示裝置及其驅動方法。
【背景技術】
[0002] 有機發(fā)光二極管(OrganicLight-EmittingDiode,OLED)顯示因其具有高亮度、 高發(fā)光效率、寬視角和低功耗等優(yōu)點,近年來被人們廣泛研宄,并迅速應用到新一代的顯示 當中。0LED顯示的驅動方式可以為無源矩陣驅動(PassiveMatrix0LED,PM0LED)和有源 矩陣驅動(ActiveMatrix0LED,AM0LED)。無源矩陣驅動雖然成本低廉,但是存在交叉串 擾現(xiàn)象不能實現(xiàn)高分辨率的顯示,且無源矩陣驅動電流大,降低了 0LED的使用壽命。相比 之下,有源矩陣0LED驅動方式在每個像素上設置數(shù)目不同的晶體管作為電流源,避免了交 叉串擾,所需的驅動電流較小,功耗較低,使0LED的壽命增加,可以實現(xiàn)高分辨的顯示。
[0003]目前,像素電路主要采用逐行掃描的方式驅動發(fā)光。假設像素電路由N*M矩陣形 式布置,即該像素陣列為N行、M列,其中N、M均為正整數(shù),像素陣列中的同一行像素電路均 耦合到同一條掃描控制線,像素陣列中的同一列像素則耦合到同一條數(shù)據(jù)線。
[0004] 對于逐行掃描發(fā)光的驅動方式,在一幀的時間內,每一行像素電路分別依次進行 驅動,如圖1所示,每行的驅動過程都包括初始化,閾值補償,編程和發(fā)光階段,圖1中,網(wǎng)格 狀為對應行的初始化和閾值補償階段,豎線狀為對應行的編程階段,長條方形為對應行的 發(fā)光階段。當每一行的像素完成編程后立即進入發(fā)光階段,如果將初始化,閾值補償,編程 三個階段統(tǒng)一稱為補償階段,整體來看,在一幀的時間內,一部分用于補償,一部分用于發(fā) 光,如圖2所不。我們假設一個行時間為ti,一幀時間為tf,則在一幀時間內發(fā)光時間所占 的比重為:
[0005]TE=l-a'+O/tf
[0006]上式中,、表示的是初始化和閾值提取所用的時間,ti為一行像素電路用來編程 的時間,一般來說,'和ti都在us量級,t{在ms量級,因此,上式表明發(fā)光時間在整個一幀 時間內的比重很大,發(fā)光時間比較長。但是,這種驅動方式,面板上每行像素電路都需要單 獨配置控制線,如果每行需要X條控制線,整個像素矩陣則需要N*X條控制線,外圍驅動電 路很復雜,成本較高。
【發(fā)明內容】
[0007] 本申請?zhí)峁┮环N顯示裝置及其驅動方法,以減少顯示裝置所需的發(fā)光控制線。
[0008] 根據(jù)第一方面,一種實施例中提供一種顯示裝置,包括:
[0009] 像素電路矩陣,像素電路矩陣包括排列成n行m列矩陣的像素電路,n和m為大于0 的整數(shù);像素電路依次至少工作于編程階段和發(fā)光階段;像素電路包括驅動晶體管和發(fā)光 元件串聯(lián)形成的發(fā)光支路;各像素電路還包括發(fā)光控制信號輸入端,用于輸入發(fā)光控制信 號,在發(fā)光階段,發(fā)光控制信號輸入端響應發(fā)光控制信號的有效電平導通對應的發(fā)光支路 以驅動發(fā)光元件發(fā)光;柵極驅動電路,用于產(chǎn)生掃描脈沖信號,并通過沿第一方向形成的各 行掃描線向像素電路提供掃描控制信號;數(shù)據(jù)驅動電路,用于產(chǎn)生代表灰度信息的數(shù)據(jù)電 壓信號,并通過沿第二方向形成的各數(shù)據(jù)線向像素電路提供數(shù)據(jù)信號;控制器,用于向柵極 驅動電路和數(shù)據(jù)驅動電路提供控制時序;像素電路矩陣基于預設規(guī)則按行分成至少一組; 組內各發(fā)光控制信號輸入端相互耦合,并耦合至同一發(fā)光控制線,發(fā)光控制線用于在本組 各行像素電路完成編程階段后,向各發(fā)光控制信號輸入端提供發(fā)光控制信號的有效電平。
[0010] 根據(jù)第二方面,一種實施例中提供一種組內像素電路的驅動方法,用于顯示裝置 的分組驅動,顯示裝置包括:按行分成多組像素電路的像素電路矩陣,驅動方法包括:
[0011] 在編程階段,組內各像素電路按行依次響應本行的編程信號對本行像素電路進行 編程;在發(fā)光階段,組內各像素電路一起響應發(fā)光控制信號的有效電平驅動組內各發(fā)光元 件發(fā)光。
[0012] 依據(jù)上述實施例的顯示裝置,由于將像素電路矩陣基于預設的規(guī)則按行分成至少 一組,組內的發(fā)光控制信號輸入端共用同一發(fā)光控制線,從而減少了顯示裝置所需的發(fā)光 控制線。此外,采用分組的方式來驅動像素電路,使得像素電路的發(fā)光時長具有可控性。
【附圖說明】
[0013] 圖1為現(xiàn)有技術中像素電路矩陣的驅動方式;
[0014] 圖2為像素電路矩陣在一幀時間內發(fā)光時間所占比重示意圖;
[0015] 圖3為本實施例公開的一種顯示裝置結構示意圖;
[0016] 圖4a為一種實施例中顯示裝置用的一種像素電路結構原理圖;
[0017] 圖4b為一種實施例中顯示裝置用的另一種像素電路結構原理圖;
[0018] 圖5為實施例一像素電路矩陣工作時序圖;
[0019] 圖6a和圖6b為本實施不同分組數(shù)時發(fā)光時間比重對比,其中,圖6a為分組數(shù)為 2時發(fā)光時間的比重,圖6b為分組數(shù)為4時發(fā)光時間的比重;
[0020] 圖7a和圖7b實施例二像素電路矩陣工作時序圖。
【具體實施方式】
[0021] 下面通過【具體實施方式】結合附圖對本發(fā)明作進一步詳細說明。
[0022] 首先對一些術語進行說明。
[0023]本實施例中所描述的"行"與"列"分別是針對說明書附圖中的橫向和縱向,僅作 不同方向的區(qū)分,對于實際電路而言,行與列的關系可以互換。
[0024]本實施例中,有效電平為高電平,在其它可替代的實施例中,有效電平也可以是低 電平,譬如采用相反邏輯的元器件時。
[0025] 顯示裝置通常會包括由多個像素電路構成的像素電路矩陣、用于提供掃描控制信 號的柵極驅動電路和用于提供數(shù)據(jù)信號的數(shù)據(jù)驅動電路。各行像素電路在各時鐘信號的控 制下依次完成像素電路的初始化階段及其驅動晶體管的閾值電壓提取階段,并依據(jù)數(shù)據(jù)驅 動電路提供的數(shù)據(jù)信號對各像素電路進行編程,在發(fā)光階段,根據(jù)該數(shù)據(jù)信號進行發(fā)光顯 示。一般而言,如果采用逐行掃描發(fā)光的驅動方式,每行像素都需要掃描控制線,外圍驅動 電路比較復雜,成本較高。本實施例提供的顯示裝置,將像素電路按行分成若干組,組內像 素電路共用一條控制線,外圍驅動電路比較簡單,成本低。
[0026] 請參考圖3,為本實施例公開的一種顯示裝置結構示意圖,該顯示裝置包括:像素 電路矩陣11、柵極驅動電路12、數(shù)據(jù)驅動電路13和控制器14,其中,
[0027] 像素電路矩陣11包括排列成n行m列矩陣的像素電路,其中,n和m為大于0的 整數(shù),像素電路依次工作于初始化階段、閾值電壓提取階段、編程階段和發(fā)光階段。作為例 子,請參考圖4a和圖4b,為兩種像素電路結構的示例原理圖,像素電路包括驅動晶體管T1 和發(fā)光元件OLED串聯(lián)形成的發(fā)光支路,通常發(fā)光支路用于耦合在高電平端VDD和低電平端 VSS之間,各像素電路還包括發(fā)光控制信號輸入端,用于輸入發(fā)光控制信號,在發(fā)光階段, 發(fā)光控制信號輸入端響應發(fā)光控制信號的有效電平導通對應的發(fā)光支路以驅動發(fā)光元件 OLED發(fā)光。在本實施例中,發(fā)光控制信號輸入端由開關晶體管T2實現(xiàn),開關晶體管T2耦 合于其對應的發(fā)光支路,在發(fā)光階段,開關晶體管T2的控制極(例如柵極)響應發(fā)光控制 信號EM的有效電平導通對應的發(fā)光支路以驅動發(fā)光元件OLED發(fā)光;在其它實施例中,發(fā) 光控制信號輸入端也可以采用其它的能夠根據(jù)輸入的電平高、低變化而切換發(fā)光支路工作 狀態(tài)的方式來實現(xiàn),譬