技術(shù)總結(jié)
本發(fā)明提供了一種時(shí)鐘偏斜糾正方法及電路、終端設(shè)備,該方法包括:確定待進(jìn)行時(shí)鐘偏斜糾正的目標(biāo)時(shí)序邏輯單元塊,確定目標(biāo)時(shí)序邏輯單元塊中參考時(shí)序邏輯單元塊及糾正時(shí)序邏輯單元塊,檢測(cè)參考時(shí)序邏輯單元塊輸入時(shí)鐘與糾正時(shí)序邏輯單元塊輸入時(shí)鐘在相同時(shí)鐘變化沿的時(shí)鐘偏斜,根據(jù)時(shí)鐘偏斜,計(jì)算對(duì)糾正時(shí)序邏輯單元塊輸入時(shí)鐘的糾正參數(shù),根據(jù)糾正參數(shù),對(duì)糾正時(shí)序邏輯單元塊輸入時(shí)鐘進(jìn)行延時(shí)糾正。本發(fā)明可以糾正時(shí)鐘偏斜的問(wèn)題,打破傳統(tǒng)時(shí)鐘網(wǎng)絡(luò)的局限的設(shè)計(jì)方法,亦解決了占用過(guò)多金屬層影響芯片面積等問(wèn)題。
技術(shù)研發(fā)人員:馮堅(jiān)
受保護(hù)的技術(shù)使用者:深圳市紫光同創(chuàng)電子有限公司
文檔號(hào)碼:201611031294
技術(shù)研發(fā)日:2016.11.18
技術(shù)公布日:2017.05.31