時(shí)鐘發(fā)生電路的制作方法
【專利摘要】一種時(shí)鐘發(fā)生電路,包括:時(shí)鐘發(fā)生單元,適用于產(chǎn)生第一時(shí)鐘、具有與第一時(shí)鐘相反的相位的第一反相時(shí)鐘、具有與第一時(shí)鐘不同的相位的第二時(shí)鐘以及具有與第二時(shí)鐘相反的相位的第二反相時(shí)鐘;以及重置控制單元,適用于比較第一時(shí)鐘的相位與第二時(shí)鐘的相位,并且當(dāng)?shù)诙r(shí)鐘領(lǐng)先第一時(shí)鐘時(shí),控制時(shí)鐘發(fā)生單元以禁用第二時(shí)鐘和第二反相時(shí)鐘一段時(shí)間,然后使能第二時(shí)鐘和第二反相時(shí)鐘。
【專利說明】時(shí)鐘發(fā)生電路
[0001]相關(guān)申請(qǐng)交叉引用
[0002]本申請(qǐng)要求于2015年3月9日提交的第10-2015-0032591號(hào)韓國專利申請(qǐng)的優(yōu)先權(quán),該韓國專利申請(qǐng)的全部內(nèi)容通過引用合并于此。
技術(shù)領(lǐng)域
[0003]本發(fā)明的示例性實(shí)施例涉及一種時(shí)鐘發(fā)生電路。
【背景技術(shù)】
[0004]隨著集成電路的操作速度增加,時(shí)鐘功耗和速度瓶頸變成嚴(yán)重問題。為了解決此類問題,集成電路以低時(shí)鐘速度操作,并且僅I/O電路以高速度操作。此外,集成電路使用具有多個(gè)相位的多個(gè)內(nèi)部時(shí)鐘。
[0005]例如,從外部時(shí)鐘產(chǎn)生四個(gè)內(nèi)部時(shí)鐘,每個(gè)內(nèi)部時(shí)鐘具有90°的相位差。在I/O操作速度仍然高的同時(shí),使用四個(gè)內(nèi)部時(shí)鐘進(jìn)行以低速操作的內(nèi)部操作來減輕內(nèi)部操作速度問題。在內(nèi)部電路的輸入和輸出時(shí),通過四個(gè)內(nèi)部時(shí)鐘的序列化來進(jìn)行I/O操作。
[0006]可以通過產(chǎn)生具有0°和90°相位的兩個(gè)內(nèi)部時(shí)鐘以及產(chǎn)生具有180°和270°相位的兩個(gè)內(nèi)部時(shí)鐘(其是前面兩個(gè)內(nèi)部時(shí)鐘的反相版本)來形成具有多個(gè)相位的內(nèi)部時(shí)鐘。S卩,產(chǎn)生具有0°和180°相位的一對(duì)內(nèi)部時(shí)鐘,以及產(chǎn)生具有90°和270°相位的另一對(duì)內(nèi)部時(shí)鐘。內(nèi)部時(shí)鐘之間的相位關(guān)系應(yīng)該被一直維持。
[0007]圖1是示出用于產(chǎn)生具有四個(gè)不同相位的內(nèi)部時(shí)鐘CKl至CK4的時(shí)鐘發(fā)生電路。在圖1中,內(nèi)部時(shí)鐘CKl至CK4之中的每個(gè)相位差是90°。
[0008]參照?qǐng)D1,時(shí)鐘發(fā)生電路可以包括D觸發(fā)器DFFl和DFF2以及反相器Il和12。
[0009]第一 D觸發(fā)器DFFl可以在參考時(shí)鐘CK的上升邊緣處將輸入節(jié)點(diǎn)D的值輸出到輸出節(jié)點(diǎn)Q。當(dāng)重置信號(hào)RSTB被使能時(shí),第一 D觸發(fā)器DFFl可以低禁用輸出節(jié)點(diǎn)Q的信號(hào)。第一 D觸發(fā)器DFFl的輸出信號(hào)可以被反相器Il反相,并被輸入到第一 D觸發(fā)器DFFl的輸入節(jié)點(diǎn)D。在這種情況下,從第一 D觸發(fā)器DFFl的輸出節(jié)點(diǎn)Q輸出的時(shí)鐘可以是具有0°相位的第一時(shí)鐘CK1,而輸入到第一 D觸發(fā)器DFFl的輸入節(jié)點(diǎn)D的時(shí)鐘可以是具有180°相位的第三時(shí)鐘CK3。
[0010]第二D觸發(fā)器DFF2可以在參考反相時(shí)鐘CKB的上升邊緣處將輸入節(jié)點(diǎn)D的值輸出到輸出節(jié)點(diǎn)Q。參考反相時(shí)鐘CKB可以具有與時(shí)鐘CK相反的相位。當(dāng)參考重置信號(hào)RSTB被使能時(shí),第二 D觸發(fā)器DFF2可以低禁用輸出節(jié)點(diǎn)Q的信號(hào)。輸出到第二 D觸發(fā)器DFF2的輸出節(jié)點(diǎn)Q的信號(hào)可以由反相器12反相,并輸入到第二 D觸發(fā)器DFF2的輸入節(jié)點(diǎn)D。在這種情況下,從第二 D觸發(fā)器DFF2的輸出節(jié)點(diǎn)Q輸出的時(shí)鐘可以是具有90°相位的第二時(shí)鐘CK2,而輸入到輸入節(jié)點(diǎn)D的時(shí)鐘可以是具有270°相位的第四時(shí)鐘CK4。
[0011]為了使集成電路操作,由圖1的時(shí)鐘發(fā)生電路產(chǎn)生的第一時(shí)鐘CKl至第四時(shí)鐘CK4需要具有恒定的相位關(guān)系。
[0012]圖2是示出可以在圖1的時(shí)鐘發(fā)生電路中出現(xiàn)的問題的示圖。
[0013]如圖2所示,假設(shè)在時(shí)間點(diǎn)A處,參考時(shí)鐘CK和參考反相時(shí)鐘CKB的占空比由于集成電路中產(chǎn)生的噪聲而失真。在假設(shè)的情況下,失真使第一時(shí)鐘CKl未在時(shí)間點(diǎn)Tl處觸發(fā)。然而,第二時(shí)鐘CK2已經(jīng)在時(shí)間點(diǎn)T2處正確地轉(zhuǎn)換,因此第一時(shí)鐘CKl至第四時(shí)鐘CK4具有圖2中示出的失配的相位關(guān)系。S卩,第一時(shí)鐘Ckl至第四時(shí)鐘CK4具有90°相位、270°相位、0°相位和180°相位。在內(nèi)部時(shí)鐘CKl至CK4具有失配的相位關(guān)系的情況下,集成電路不能適當(dāng)?shù)夭僮鳌?br>
【發(fā)明內(nèi)容】
[0014]各種實(shí)施例針對(duì)一種能夠在相位關(guān)系失真時(shí)恢復(fù)多個(gè)相位時(shí)鐘之中的相位關(guān)系的時(shí)鐘發(fā)生電路。
[0015]在實(shí)施例中,時(shí)鐘發(fā)生電路可以包括:時(shí)鐘發(fā)生單元,適用于產(chǎn)生第一時(shí)鐘、具有與第一時(shí)鐘相反的相位的第一反相時(shí)鐘、具有與第一時(shí)鐘不同的相位的第二時(shí)鐘以及具有與第二時(shí)鐘相反的相位的第二反相時(shí)鐘;以及重置控制單元,適用于比較第一時(shí)鐘的相位與第二時(shí)鐘的相位,并在第二時(shí)鐘領(lǐng)先第一時(shí)鐘時(shí),控制時(shí)鐘發(fā)生單元以禁用第二時(shí)鐘和第二反相時(shí)鐘一段時(shí)鐘,然后使能第二時(shí)鐘和第二反相時(shí)鐘。
[0016]在實(shí)施例中,時(shí)鐘發(fā)生電路可以包括:第一時(shí)鐘發(fā)生單元,適用于產(chǎn)生第一時(shí)鐘和具有與第一時(shí)鐘相反的相位的第一反相時(shí)鐘,當(dāng)?shù)谝恢刂眯盘?hào)被使能時(shí)禁用第一時(shí)鐘和第一反相時(shí)鐘,以及當(dāng)?shù)谝恢刂眯盘?hào)被禁用時(shí)使能第一時(shí)鐘和第一反相時(shí)鐘;第二時(shí)鐘發(fā)生單元,適用于產(chǎn)生具有與第一時(shí)鐘不同的相位的第二時(shí)鐘和具有與第二時(shí)鐘相反的相位的第二反相時(shí)鐘,當(dāng)?shù)诙刂眯盘?hào)被使能時(shí)禁用第二時(shí)鐘和第二反相時(shí)鐘,以及當(dāng)?shù)诙刂眯盘?hào)被禁用時(shí)使能第二時(shí)鐘和第二反相時(shí)鐘;檢測(cè)信號(hào)發(fā)生單元,適用于通過在第一時(shí)鐘的邊緣處檢測(cè)第二時(shí)鐘的邏輯值或第二反相時(shí)鐘的邏輯值來產(chǎn)生檢測(cè)信號(hào);以及重置信號(hào)發(fā)生單元,適用于在檢測(cè)信號(hào)被使能時(shí),響應(yīng)于參考重置信號(hào)來產(chǎn)生第一重置信號(hào),以及響應(yīng)于第一重置信號(hào)來產(chǎn)生第二重置信號(hào)。
[0017]在實(shí)施例中,時(shí)鐘發(fā)生電路可以包括:第一 D觸發(fā)器,適用于當(dāng)?shù)谝恢刂眯盘?hào)被禁用時(shí),在參考時(shí)鐘的邊緣處將通過第一輸入節(jié)點(diǎn)輸入的信號(hào)輸出到第一輸出節(jié)點(diǎn),將第一輸出節(jié)點(diǎn)的信號(hào)反相,以及將反相的信號(hào)反饋回第一輸入節(jié)點(diǎn);第二 D觸發(fā)器,適用于當(dāng)?shù)诙刂眯盘?hào)被禁用時(shí),在具有與參考時(shí)鐘相反的相位的參考反相時(shí)鐘的邊緣處將通過第二輸入節(jié)點(diǎn)輸入的信號(hào)輸出到第二輸出節(jié)點(diǎn),將第二輸出節(jié)點(diǎn)的信號(hào)反相,以及將反相的信號(hào)反饋回第二輸入節(jié)點(diǎn);第三D觸發(fā)器,適用于當(dāng)參考重置信號(hào)被禁用時(shí),在第一輸出節(jié)點(diǎn)的信號(hào)的邊緣處將第二輸入節(jié)點(diǎn)的信號(hào)或第二輸出節(jié)點(diǎn)的信號(hào)輸出作為檢測(cè)信號(hào);以及第四D觸發(fā)器,適用于當(dāng)檢測(cè)信號(hào)被禁用時(shí),在第一輸出節(jié)點(diǎn)的信號(hào)具有預(yù)定邏輯值時(shí),在參考時(shí)鐘的邊緣處輸出第一重置信號(hào)作為第二重置信號(hào)。
[0018]在實(shí)施例中,時(shí)鐘發(fā)生電路可以包括:時(shí)鐘發(fā)生單元,適用于產(chǎn)生第一時(shí)鐘、具有與第一時(shí)鐘相反的相位的第一反相時(shí)鐘、具有與第一時(shí)鐘不同的相位的第二時(shí)鐘以及具有與第二時(shí)鐘相反的相位的第二反相時(shí)鐘;相位比較單元,適用于比較第一時(shí)鐘的相位與第二時(shí)鐘的相位;以及時(shí)鐘傳送單元,適用于根據(jù)基于比較結(jié)果的關(guān)系,傳送第一時(shí)鐘、第二時(shí)鐘、第一反相時(shí)鐘和第二反相時(shí)鐘作為第一輸出時(shí)鐘至第四輸出時(shí)鐘。
[0019]在實(shí)施例中,時(shí)鐘發(fā)生電路可以包括:第一時(shí)鐘發(fā)生單元,適用于通過將參考時(shí)鐘除以2來產(chǎn)生第一時(shí)鐘,以及通過將第一時(shí)鐘反相來產(chǎn)生第一反相時(shí)鐘;第二時(shí)鐘發(fā)生單元,適用于通過將具有與參考時(shí)鐘相反的相位的參考反相時(shí)鐘除以2來產(chǎn)生第二時(shí)鐘,以及通過將第二時(shí)鐘反相來產(chǎn)生第二反相時(shí)鐘;檢測(cè)單元,適用于在第一時(shí)鐘的邊緣處檢測(cè)第二時(shí)鐘的邏輯值或第二反相時(shí)鐘的邏輯值;時(shí)鐘傳送單元,適用于根據(jù)基于比較結(jié)果的關(guān)系,傳送第一時(shí)鐘、第二時(shí)鐘、第一反相時(shí)鐘和第二反相時(shí)鐘作為第一輸出時(shí)鐘至第四輸出時(shí)鐘。
【附圖說明】
[0020]圖1是示出用于產(chǎn)生具有四個(gè)不同相位的內(nèi)部時(shí)鐘的時(shí)鐘發(fā)生電路的示圖。
[0021]圖2是示出可以在圖1的時(shí)鐘發(fā)生電路中出現(xiàn)的問題的示圖。
[0022]圖3是示出根據(jù)本發(fā)明的實(shí)施例的時(shí)鐘發(fā)生電路的配置圖。
[0023]圖4是示出根據(jù)本發(fā)明的實(shí)施例的圖3的時(shí)鐘發(fā)生單元的配置圖。
[0024]圖5是示出根據(jù)本發(fā)明的實(shí)施例的重置控制單元的配置圖。
[0025]圖6是示出圖3的時(shí)鐘發(fā)生電路的初始化操作的示圖。
[0026]圖7是示出根據(jù)圖3和圖6的實(shí)施例的時(shí)鐘發(fā)生電路的重置操作的示圖。
[0027]圖8是示出根據(jù)本發(fā)明的另一個(gè)實(shí)施例的時(shí)鐘發(fā)生電路的配置圖。
[0028]圖9是示出圖8的時(shí)鐘傳送單元的第一示例的配置圖。
[0029]圖10是示出圖8的時(shí)鐘傳送單元的第二示例的配置圖。
[0030]圖11是示出包括圖8和圖9的時(shí)鐘傳送單元的第一示例的時(shí)鐘發(fā)生電路的操作的示圖。
[0031]圖12是示出包括圖8和圖10的時(shí)鐘傳送單元的第二示例的時(shí)鐘發(fā)生電路的操作的示圖。
【具體實(shí)施方式】
[0032]以下將參照附圖更詳細(xì)地描述各種實(shí)施例。然而,本發(fā)明可以以不同形式實(shí)現(xiàn),而不應(yīng)解釋為局限于本文所闡述的實(shí)施例。更確切地說,提供這些實(shí)施例使得本公開將是徹底的和完整的,這些實(shí)施例將向本領(lǐng)域技術(shù)人員完全傳達(dá)本發(fā)明的范圍。貫穿本公開,相同的附圖標(biāo)記在本發(fā)明的各種附圖和實(shí)施例中始終指示相同的部分。
[0033]圖3是示出根據(jù)本發(fā)明的實(shí)施例的時(shí)鐘發(fā)生電路的配置圖。
[0034]參照?qǐng)D3,時(shí)鐘發(fā)生電路可以包括時(shí)鐘發(fā)生單元310和重置控制單元320。
[0035]時(shí)鐘發(fā)生單元310可以響應(yīng)于參考時(shí)鐘CK來產(chǎn)生第一時(shí)鐘CKl和第一反相時(shí)鐘CK3,以及響應(yīng)于具有參考時(shí)鐘CK的相反相位的參考反相時(shí)鐘CKB來產(chǎn)生第二時(shí)鐘CK2和第二反相時(shí)鐘CK4。第一時(shí)鐘CKl和第二時(shí)鐘CK2以及第一反相時(shí)鐘CK3和第二反相時(shí)鐘CK4中的每對(duì)可以具有90°的相位差。第一時(shí)鐘CKl可以具有0°相位,第二時(shí)鐘CK2可以具有90°相位,第一反相時(shí)鐘CK3可以具有180°相位,以及第二反相時(shí)鐘CK4可以具有270°相位。
[0036]第一時(shí)鐘CKl可以通過將參考時(shí)鐘CK除以2來產(chǎn)生,第二時(shí)鐘CK2可以通過將參考反相時(shí)鐘CKB除以2來產(chǎn)生。通過2除法(2-divis1n),第一時(shí)鐘CKl和第二時(shí)鐘CK2可以具有參考時(shí)鐘CK和參考反相時(shí)鐘CKB的一半頻率和兩倍周期。
[0037]重置控制單元320可以控制時(shí)鐘發(fā)生單元310的重置操作。重置操作可以禁用時(shí)鐘CKl至CK4中的一個(gè)或更多個(gè)給定時(shí)間,使得目標(biāo)時(shí)鐘沒有觸發(fā),然后恢復(fù)觸發(fā)。
[0038]重置控制單元320可以比較第一時(shí)鐘CKl的相位和第二時(shí)鐘CK2的相位,并控制時(shí)鐘發(fā)生單元310,使得第二時(shí)鐘CK2和第二反相時(shí)鐘CK4被禁用給定時(shí)間,然后當(dāng)?shù)诙r(shí)鐘CK2領(lǐng)先第一時(shí)鐘CKl時(shí)被使能。重置控制單元320可以以若干方式比較第一時(shí)鐘CKl和第二時(shí)鐘CK2的相位。
[0039]例如,重置控制單元320可以通過在第一時(shí)鐘CKl的上升邊緣處檢測(cè)第二時(shí)鐘CK2的邏輯值來比較第一時(shí)鐘CKl和第二時(shí)鐘CK2的相位。當(dāng)?shù)谝粫r(shí)鐘CKl領(lǐng)先第二時(shí)鐘CK2時(shí),第二時(shí)鐘CK2可以在第一時(shí)鐘CKl的上升邊緣處具有邏輯低值。當(dāng)?shù)诙r(shí)鐘CK2領(lǐng)先第一時(shí)鐘CKl時(shí),第二時(shí)鐘CK2可以在第一時(shí)鐘CKl的上升邊緣處具有邏輯高值。因此,在后者的情況下,重置控制單元320可以對(duì)時(shí)鐘發(fā)生單元310執(zhí)行重置操作,使得第二時(shí)鐘CK2和第二反相時(shí)鐘CK4被禁用一段時(shí)間,然后被使能。
[0040]舉另一個(gè)示例,重置控制單元320可以通過在第一時(shí)鐘CKl的上升邊緣處檢測(cè)第二反相時(shí)鐘CK4的邏輯值來比較第一時(shí)鐘CKl的相位和第二時(shí)鐘CK2的相位。如上所述,第二反相時(shí)鐘CK4從第二時(shí)鐘CK2反相。當(dāng)?shù)谝粫r(shí)鐘CKl領(lǐng)先第二時(shí)鐘CK2時(shí),第二反相時(shí)鐘CK4在第一時(shí)鐘CKl的上升邊緣處具有邏輯高值。當(dāng)?shù)诙r(shí)鐘CK2領(lǐng)先第一時(shí)鐘CKl時(shí),第二反相時(shí)鐘CK4的邏輯值可以在第一時(shí)鐘CKl的上升邊緣處具有邏輯低值。因此,在后者的情況下,重置控制單元320可以對(duì)時(shí)鐘發(fā)生單元310執(zhí)行重置操作,使得第二時(shí)鐘CK2和第二反相時(shí)鐘CK4被禁用給定時(shí)間,然后被再次使能。
[0041]此外,重置控制單元320可以通過各種方式來比較第一時(shí)鐘CKl的相位和第二時(shí)鐘CK2的相位,并根據(jù)比較結(jié)果來對(duì)時(shí)鐘發(fā)生單元310執(zhí)行重置操作。
[0042]當(dāng)?shù)谝粫r(shí)鐘CKl領(lǐng)先第二時(shí)鐘CK2時(shí),重置控制單元320可以控制時(shí)鐘發(fā)生單元310,以保持第二時(shí)鐘CK2和第二反相時(shí)鐘CK4被使能。
[0043]參考重置信號(hào)RSTB可以在時(shí)鐘發(fā)生電路的初始化之前保持高使能可以在時(shí)鐘發(fā)生電路的初始化之前保持低使能,而在初始化操作期間和之后保持高禁用。參考重置信號(hào)RSTB可以在重置操作期間保持高禁用。在初始化操作期間,時(shí)鐘發(fā)生電路可以被激活。在重置操作期間,時(shí)鐘發(fā)生電路可以基于比較結(jié)果禁用第二時(shí)鐘CK2和第二反相時(shí)鐘CK4 一定時(shí)間量,然后使能它們以校正第一時(shí)鐘CKl和第二時(shí)鐘CK2之間的相位差的失配。
[0044]當(dāng)參考重置信號(hào)RSTB在激活時(shí)鐘發(fā)生電路時(shí)被禁用時(shí),重置控制單元320可以控制時(shí)鐘發(fā)生單元310,以在參考時(shí)鐘CK的上升邊緣處使能第一時(shí)鐘CKl和第一反相時(shí)鐘CK3,然后在參考反相時(shí)鐘CKB的上升邊緣處使能第二時(shí)鐘CK2和第二反相時(shí)鐘CK4。例如,在激活時(shí)鐘發(fā)生電路時(shí),包括時(shí)鐘發(fā)生電路的集成電路被上電。在激活時(shí)鐘發(fā)生電路時(shí),時(shí)鐘發(fā)生電路的所有第一時(shí)鐘CKl至第四時(shí)鐘CK4可以在它們的初始狀態(tài)被禁用。在該示例中,參考重置信號(hào)RSTB是高禁用和低使能的信號(hào)。
[0045]重置控制單元320可以檢測(cè)第一時(shí)鐘CKl和第二時(shí)鐘CK2之間的相位差的失配,并且可以通過基于檢測(cè)結(jié)果禁用第二時(shí)鐘CK2和第二反相時(shí)鐘CK4給定時(shí)間來校正失配。
[0046]作為參考,第一時(shí)鐘CKl可以領(lǐng)先第二時(shí)鐘CK2 90°的相位,因?yàn)榈谝粫r(shí)鐘CKl和第二時(shí)鐘CK2分別通過參考時(shí)鐘CK和參考反相時(shí)鐘CKB的2除法來產(chǎn)生。因此,當(dāng)?shù)谝粫r(shí)鐘CKl的相位和第二時(shí)鐘CK2的相位失配(即,第二時(shí)鐘CK2領(lǐng)先第一時(shí)鐘CKl 90° )時(shí),重置控制單元320可以通過基于檢測(cè)結(jié)果禁用第二時(shí)鐘CK2和第二反相時(shí)鐘CK4給定時(shí)間來校正第一時(shí)鐘CKl和第二時(shí)鐘CK2之間的相位差的失配(即,第一時(shí)鐘CKl領(lǐng)先第二時(shí)鐘 CK2 90。) ο
[0047]以下參照?qǐng)D4至圖7描述圖3的時(shí)鐘發(fā)生電路的詳細(xì)配置和操作。
[0048]圖4是示出根據(jù)本發(fā)明的實(shí)施例的圖3的時(shí)鐘發(fā)生單元310的配置圖。
[0049]參照?qǐng)D4,時(shí)鐘發(fā)生單元310可以包括第一時(shí)鐘發(fā)生單元410和第二時(shí)鐘發(fā)生單元420。
[0050]第一時(shí)鐘發(fā)生單元410可以在第一重置信號(hào)RSTlB被使能時(shí)禁用第一時(shí)鐘CKl和第一反相時(shí)鐘CK3,并且可以在第一重置信號(hào)RSTlB被禁用時(shí)使能第一時(shí)鐘CKl和第一反相時(shí)鐘CK3。第一重置信號(hào)RSTlB可以是高禁用和低使能的信號(hào)。當(dāng)?shù)谝恢刂眯盘?hào)RSTlB被禁用時(shí),第一時(shí)鐘發(fā)生單元410可以通過參考時(shí)鐘CK的2除法來產(chǎn)生第一時(shí)鐘CKl,并且通過將第一時(shí)鐘CKl反相來產(chǎn)生第一反相時(shí)鐘CK3。當(dāng)?shù)谝恢刂眯盘?hào)RSTlB被使能時(shí),第一時(shí)鐘發(fā)生單元410可以低禁用第一時(shí)鐘CKl并高禁用第一反相時(shí)鐘CK3。
[0051]第一時(shí)鐘發(fā)生單元410可以包括第一 D觸發(fā)器411和第一反相器412。當(dāng)?shù)谝恢刂眯盘?hào)RSTlB被禁用時(shí),第一 D觸發(fā)器411可以在時(shí)鐘CK的上升邊緣處將第一輸入節(jié)點(diǎn)Dl的邏輯值輸出到第一輸出節(jié)點(diǎn)Q1。第一輸出節(jié)點(diǎn)Ql的信號(hào)可以通過第一反相器412反相,并輸入到第一輸入節(jié)點(diǎn)Dl。當(dāng)?shù)谝恢刂眯盘?hào)RSTlB被使能時(shí),第一 D觸發(fā)器411可以低禁用第一輸出節(jié)點(diǎn)Ql的信號(hào),并且可以高禁用第一輸入節(jié)點(diǎn)Dl的信號(hào)。作為參考,第一輸出節(jié)點(diǎn)Ql的信號(hào)可以是第一時(shí)鐘CK1,而第一輸入節(jié)點(diǎn)Dl的信號(hào)可以是第一反相時(shí)鐘CK3。
[0052]第二時(shí)鐘發(fā)生單元420可以在第二重置信號(hào)RST2B被使能時(shí)禁用第二時(shí)鐘CK2和第二反相時(shí)鐘CK4,并在第二重置信號(hào)RST2B被禁用時(shí)使能第二時(shí)鐘CK2和第二反相時(shí)鐘CK4。類似于第一重置信號(hào)RST1B,第二重置信號(hào)RST2B可以是高禁用和低使能的信號(hào)。當(dāng)?shù)诙刂眯盘?hào)RST2B被禁用時(shí),第二時(shí)鐘發(fā)生單元420可以通過參考反相時(shí)鐘CKB的2除法來產(chǎn)生第二時(shí)鐘CK2,并通過將第二時(shí)鐘CK2反相來產(chǎn)生第二反相時(shí)鐘CK4。當(dāng)?shù)诙刂眯盘?hào)RST2B被使能時(shí),第二時(shí)鐘發(fā)生單元420可以高禁用第二時(shí)鐘Ck2并低禁用第二反相時(shí)鐘CK4。
[0053]第二時(shí)鐘發(fā)生單元420可以包括第二 D觸發(fā)器421和第二反相器422。當(dāng)?shù)诙刂眯盘?hào)RST2B被禁用時(shí),第二 D觸發(fā)器421可以在參考反相時(shí)鐘CKB的上升邊緣處將第二輸入節(jié)點(diǎn)D2的邏輯值輸出到第二輸出節(jié)點(diǎn)Q2。由第二輸出節(jié)點(diǎn)Q2輸出的信號(hào)可以由第二反相器422反相,然后輸入到第二輸入節(jié)點(diǎn)D2。當(dāng)?shù)诙刂眯盘?hào)RST2B被使能時(shí),第二 D觸發(fā)器421可以高禁用第二輸出節(jié)點(diǎn)Q2的信號(hào),并且可以低禁用第二輸入節(jié)點(diǎn)D2的信號(hào)。作為參考,第二輸出節(jié)點(diǎn)Q2的信號(hào)可以是第二時(shí)鐘CK2,而第二輸入節(jié)點(diǎn)D2的信號(hào)可以是第二反相時(shí)鐘CK4。
[0054]圖5是示出根據(jù)本發(fā)明的實(shí)施例的重置控制單元320的配置圖。
[0055]參照?qǐng)D5,重置控制單元320可以包括檢測(cè)信號(hào)發(fā)生單元510和重置信號(hào)發(fā)生單元520。
[0056]檢測(cè)信號(hào)發(fā)生單元510可以基于在第一時(shí)鐘CKl的上升邊緣處檢測(cè)到的第二時(shí)鐘CK2的邏輯值來產(chǎn)生檢測(cè)信號(hào)DETB。當(dāng)參考重置信號(hào)RSTB被使能時(shí),檢測(cè)信號(hào)發(fā)生單元510可以使能檢測(cè)信號(hào)DETB。檢測(cè)信號(hào)DETB可以是高禁用和低使能的信號(hào)。當(dāng)參考重置信號(hào)RSTB被禁用時(shí),檢測(cè)信號(hào)發(fā)生單元510可以響應(yīng)于第一時(shí)鐘CKl的上升邊緣處的高邏輯值的第二反相時(shí)鐘CK4或低邏輯值的第二時(shí)鐘CK2來高禁用檢測(cè)信號(hào)DETB,并且可以響應(yīng)于第一時(shí)鐘CKl的上升邊緣處的低邏輯值的第二反相時(shí)鐘CK4或高邏輯值的第二時(shí)鐘Ck2來低使能檢測(cè)信號(hào)DETB。
[0057]檢測(cè)信號(hào)發(fā)生單元510可以包括第三D觸發(fā)器511,第三D觸發(fā)器511用于在參考重置信號(hào)RSTB被使能時(shí)通過第三輸出節(jié)點(diǎn)Q3輸出低使能的檢測(cè)信號(hào)DETB。當(dāng)參考重置信號(hào)RSTB被禁用時(shí),檢測(cè)信號(hào)發(fā)生單元510可以在第一時(shí)鐘CKl的上升邊緣處將第三輸入節(jié)點(diǎn)D3的邏輯值輸出至第三輸出節(jié)點(diǎn)Q3。第三輸入節(jié)點(diǎn)D3的信號(hào)可以是從第二時(shí)鐘CK2反相的第二反相時(shí)鐘CK4,而第三輸出節(jié)點(diǎn)Q3的信號(hào)可以是檢測(cè)信號(hào)DETB。代替第二反相時(shí)鐘CK4,檢測(cè)信號(hào)發(fā)生單元510可以使用第二時(shí)鐘CK2(其是第二反相時(shí)鐘CK4的反相版本)作為到具有輕微修改的第三輸入節(jié)點(diǎn)D3的輸入。
[0058]重置信號(hào)發(fā)生單元520可以產(chǎn)生第一重置信號(hào)RSTlB和第二重置信號(hào)RST2B。當(dāng)參考重置信號(hào)RSTB被高禁用時(shí),重置信號(hào)發(fā)生單元520可以在時(shí)鐘CK的上升邊緣處高禁用第一重置信號(hào)RST1B。當(dāng)參考重置信號(hào)RSTB被低使能時(shí),重置信號(hào)發(fā)生單元520可以低使能第一重置信號(hào)RST1B。當(dāng)檢測(cè)信號(hào)DETB被低使能時(shí),重置信號(hào)發(fā)生單元520可以低使能第二重置信號(hào)RST2B。當(dāng)檢測(cè)信號(hào)DETB被高禁用時(shí),重置信號(hào)發(fā)生單元520可以在第一時(shí)鐘CKl具有邏輯低值時(shí)在參考時(shí)鐘CK的下降邊緣處輸出第一重置信號(hào)RSTlB作為第二重置信號(hào)RST2B。S卩,當(dāng)?shù)谝恢刂眯盘?hào)RSTlB在第一時(shí)鐘CKl具有邏輯低值時(shí)在參考時(shí)鐘CK的下降邊緣處被低使能時(shí),重置信號(hào)發(fā)生單元520可以低使能第二重置信號(hào)RST2B,并且當(dāng)?shù)谝恢刂眯盘?hào)RSTlB在第一時(shí)鐘CKl具有邏輯低值時(shí)在參考時(shí)鐘CK的下降邊緣處被高禁用時(shí),重置信號(hào)發(fā)生單元520可以高禁用第二重置信號(hào)RST2B。
[0059]重置信號(hào)發(fā)生單元520可以包括或非(NOR)門521以及第四D觸發(fā)器522和第五D觸發(fā)器523。NOR門521可以通過執(zhí)行參考時(shí)鐘CK和第一時(shí)鐘CKl的NOR組合來產(chǎn)生釋放信號(hào)RELEASE。釋放信號(hào)RELEASE可以在第一時(shí)鐘CKl具有邏輯低值時(shí)以參考時(shí)鐘CK的相反相位觸發(fā),并且可以在第一時(shí)鐘CKl具有邏輯高值時(shí)具有邏輯低值。釋放信號(hào)RELEASE可以在第一時(shí)鐘CKl具有邏輯低值時(shí)在參考時(shí)鐘CK的上升邊緣處具有下降邊緣。
[0060]當(dāng)檢測(cè)信號(hào)DETB被低使能時(shí),第四D觸發(fā)器522可以低使能第四輸出節(jié)點(diǎn)Q4的第二重置信號(hào)RST2B。當(dāng)檢測(cè)信號(hào)DETB被高禁用時(shí),第四D觸發(fā)器522可以在釋放信號(hào)RELEASE的上升邊緣處將第四輸入節(jié)點(diǎn)D4的第一重置信號(hào)RSTlB的邏輯值輸出到第四輸出節(jié)點(diǎn)Q4作為第二重置信號(hào)RST2B。
[0061 ] 當(dāng)參考重置信號(hào)RSTB被低使能時(shí),第五D觸發(fā)器523可以低使能第五輸出節(jié)點(diǎn)Q5的第一重置信號(hào)RST1B。當(dāng)參考重置信號(hào)RSTB被高禁用時(shí),第五D觸發(fā)器523可以在參考時(shí)鐘CK的上升邊緣處將第五輸入節(jié)點(diǎn)D5的邏輯高值輸出到第五輸出節(jié)點(diǎn)Q5作為高禁用的第一重置信號(hào)RST1B。
[0062]圖6是示出圖3的時(shí)鐘發(fā)生電路的初始化操作的示圖。
[0063]參照?qǐng)D6,初始化操作可以從參考重置信號(hào)RSTB被低禁用時(shí)的時(shí)間點(diǎn)Tl開始。
[0064]在初始化操作之前,參考重置信號(hào)RSTB、第一重置信號(hào)RSTlB和第二重置信號(hào)RST2B被低使能。第一時(shí)鐘CKl和第二時(shí)鐘CK2被低禁用,而第一反相時(shí)鐘CK3和第二反相時(shí)鐘CK4被高禁用。檢測(cè)信號(hào)DETB被低使能。
[0065]當(dāng)參考重置信號(hào)RSTB被高禁用時(shí),在跟隨的參考時(shí)鐘CK的上升邊緣Rl處,第一重置信號(hào)RSTlB可以被高禁用。當(dāng)?shù)谝恢刂眯盘?hào)RSTlB被高禁用時(shí),第一時(shí)鐘CKl和第二時(shí)鐘CK3可以開始觸發(fā)。當(dāng)?shù)谝粫r(shí)鐘CKl開始觸發(fā)時(shí),檢測(cè)信號(hào)DETB可以在跟隨的第一時(shí)鐘CKl的上升邊緣R2處被高禁用。
[0066]在使能第一時(shí)鐘CKl之前,釋放信號(hào)RELEASE具有參考CK的相反波形。在使能第一時(shí)鐘CKl之后,釋放信號(hào)RELEASE僅在第一時(shí)鐘CKl具有邏輯低值的同時(shí)具有參考時(shí)鐘CK相的反波形。
[0067]當(dāng)檢測(cè)信號(hào)DETB被高禁用時(shí),在跟隨的釋放信號(hào)RELEASE的上升邊緣R3處的第一重置信號(hào)RSTlB可以被輸出作為第二重置信號(hào)RST2B。因此,第二重置信號(hào)RST2B可以被高禁用。當(dāng)?shù)诙刂眯盘?hào)RST2B被高禁用時(shí),第二時(shí)鐘CK2和第四時(shí)鐘CK4可以從跟隨的參考反相時(shí)鐘CKB的上升邊緣R4開始觸發(fā)。圖6示出在第一時(shí)鐘CKl具有邏輯低值時(shí)與參考時(shí)鐘CK的下降邊緣Fl相對(duì)應(yīng)的釋放信號(hào)RELEASE的上升邊緣R3。
[0068]當(dāng)初始化操作完成時(shí),參考重置信號(hào)RSTB、第一重置信號(hào)RSTlB和第二重置信號(hào)RST2B可以全部被高禁用,以及第一時(shí)鐘CKl至第四時(shí)鐘CK4可以以90°的相位差觸發(fā)。當(dāng)檢測(cè)信號(hào)DETB被高禁用時(shí),第二重置信號(hào)RST2B在釋放信號(hào)RELEASE的每個(gè)上升邊緣處可以具有第一重置信號(hào)RSTlB的值。當(dāng)檢測(cè)信號(hào)DETB被低使能時(shí),第二重置信號(hào)RST2B可以被低使能。釋放信號(hào)RELEASE僅在第一時(shí)鐘CKl具有邏輯低值時(shí)具有參考時(shí)鐘CK的相反波形。
[0069]在初始化操作之后的正常操作期間,時(shí)鐘發(fā)生電路可以繼續(xù)產(chǎn)生具有校正的相位差的第一時(shí)鐘CKl和第四時(shí)鐘CK4。
[0070]圖7是示出圖3的時(shí)鐘發(fā)生電路的重置操作的示圖。
[0071]參考圖7,假設(shè)由于特定時(shí)間點(diǎn)處的噪聲而導(dǎo)致第一時(shí)鐘CKl和第二時(shí)鐘CK2的相位失真。圖7示出其中根據(jù)相位失真第二時(shí)鐘CK2領(lǐng)先第一時(shí)鐘CKl 90°的相位量的示例。
[0072]檢測(cè)信號(hào)DETB在時(shí)間點(diǎn)Tl處被低使能,因?yàn)榈诙r(shí)鐘CK2 (或第二反相時(shí)鐘CK4)的邏輯值在第一時(shí)鐘CKl的上升邊緣Rl處被檢測(cè)為高(或低)。當(dāng)檢測(cè)信號(hào)DETB被低使能時(shí),第一重置信號(hào)RST2B可以變成低使能,因此,第二時(shí)鐘CK2和第二反相時(shí)鐘CK4可以變成禁用以分別具有邏輯低值和邏輯高值。在禁用第二時(shí)鐘CK2和第二反相時(shí)鐘CK4期間,繼續(xù)在第一時(shí)鐘CKl的上升邊緣處檢測(cè)第二時(shí)鐘CK2 (或第二反相時(shí)鐘CK4)的邏輯值的操作。因此,當(dāng)?shù)诙r(shí)鐘CK2(或第二反相時(shí)鐘CK4)的邏輯值在第一時(shí)鐘CKl的上升邊緣R2處被檢測(cè)為低(或高)時(shí),檢測(cè)信號(hào)DETB在時(shí)間點(diǎn)T2處被高禁用。在檢測(cè)信號(hào)DETB變成高禁用之后,高禁用(H)的第一重置信號(hào)RSTlB可以在釋放信號(hào)RELEASE的第一上升邊緣R3 (其在第一時(shí)鐘CKl的邏輯低期間對(duì)應(yīng)于參考時(shí)鐘CK的下降邊緣Fl)處被輸出作為第二重置信號(hào)RST2B。因此,第二重置信號(hào)RST2B可以變成高禁用,而第二時(shí)鐘CK2和第二反相時(shí)鐘CK4可以再次變成使能。
[0073]因此,第一時(shí)鐘CKl和第二時(shí)鐘CK2之間的相位關(guān)系可以通過重置操作來恢復(fù)。
[0074]圖8是示出根據(jù)本發(fā)明的另一個(gè)實(shí)施例的時(shí)鐘發(fā)生電路的配置圖。
[0075]參照?qǐng)D8,時(shí)鐘發(fā)生電路可以包括時(shí)鐘發(fā)生單元810、相位比較單元820、時(shí)鐘傳送單元830和重置信號(hào)發(fā)生單元840。
[0076]時(shí)鐘發(fā)生單元810和相位比較單元820可以與參考圖3至圖7描述的時(shí)鐘發(fā)生單元310和檢測(cè)信號(hào)發(fā)生單元510相同。
[0077]除了重置信號(hào)發(fā)生單元840接收參考重置信號(hào)RSTB而不是相位比較單元820的檢測(cè)信號(hào)DETB之外,重置信號(hào)發(fā)生單元840可以與參考圖5至圖7描述的重置信號(hào)發(fā)生單元520相同。
[0078]重置信號(hào)發(fā)生單元840可以產(chǎn)生第一重置信號(hào)RSTlB和第二重置信號(hào)RST2B。當(dāng)參考重置信號(hào)RSTB被高禁用時(shí),重置信號(hào)發(fā)生單元840可以在時(shí)鐘CK的上升邊緣處高禁用第一重置信號(hào)RST1B。當(dāng)參考重置信號(hào)RSTB被低使能時(shí),重置信號(hào)發(fā)生單元840可以低使能第一重置信號(hào)RST1B。當(dāng)參考重置信號(hào)RSTB被低使能時(shí),重置信號(hào)發(fā)生單元840可以低使能第二重置信號(hào)RST2B。當(dāng)參考重置信號(hào)RSTB被高禁用時(shí),重置信號(hào)發(fā)生單元840可以在第一時(shí)鐘CKl具有邏輯低值時(shí)在參考時(shí)鐘CK的下降邊緣處輸出第一重置信號(hào)RSTlB作為第二重置信號(hào)RST2B。S卩,當(dāng)?shù)谝恢刂眯盘?hào)RSTlB在第一時(shí)鐘CKl具有邏輯低值時(shí)在參考時(shí)鐘CK的下降邊緣處被低使能時(shí),重置信號(hào)發(fā)生單元840可以低使能第二重置信號(hào)RST2B,并且當(dāng)?shù)谝恢刂眯盘?hào)RSTlB在第一時(shí)鐘CKl具有邏輯低值時(shí)在參考時(shí)鐘CK的下降邊緣處被高禁用時(shí),重置信號(hào)發(fā)生單元840可以高禁用第二重置信號(hào)RST2B。
[0079]如上所述,參考重置信號(hào)RSTB可以在時(shí)鐘發(fā)生電路的初始化操作之前保持低使能,而在初始化操作期間和之后保持高禁用。參考重置信號(hào)RSTB可以在重置操作期間保持高禁用。在初始化操作期間,時(shí)鐘發(fā)生電路可以被激活。在重置操作期間,時(shí)鐘發(fā)生電路可以基于比較結(jié)果禁用第二時(shí)鐘CK2和第二反相時(shí)鐘CK4 一定時(shí)間量,然后使能它們以便校正第一時(shí)鐘CKl和第二時(shí)鐘CK2之間的相位差的失配。
[0080]重置信號(hào)發(fā)生單元840可以包括NOR門841以及第四D觸發(fā)器842和第五D觸發(fā)器843。除了第四D觸發(fā)器842接收參考重置信號(hào)RSTB而不是相位比較單元820的檢測(cè)信號(hào)DETB之外,NOR門841以及第四D觸發(fā)器842和第五D觸發(fā)器843可以與參考圖5至圖7描述的NOR門521以及第四D觸發(fā)器522和第五D觸發(fā)器523相同。
[0081]當(dāng)參考重置信號(hào)RSTB被低使能時(shí),第四D觸發(fā)器842可以低使能第四輸出節(jié)點(diǎn)Q4的第二重置信號(hào)RST2B。當(dāng)參考重置信號(hào)RSTB被高禁用時(shí),第四D觸發(fā)器842可以在釋放信號(hào)RELEASE的上升邊緣處將第四輸入節(jié)點(diǎn)D4的第一重置信號(hào)RSTlB的邏輯值輸出到第四輸出節(jié)點(diǎn)Q4作為第二重置信號(hào)RST2B。
[0082]時(shí)鐘傳送單元830可以根據(jù)相位比較單元810的檢測(cè)信號(hào)DETB來傳送第一時(shí)鐘CK1、第二時(shí)鐘CK2、第一反相時(shí)鐘CK3和第二反相時(shí)鐘CK4作為第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4ο第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4可以具有90°的相位差。第一輸出時(shí)鐘OCKl可以具有0°相位,第二輸出時(shí)鐘0CK2可以具有90°相位,第三輸出時(shí)鐘0CK3可以具有180°相位,以及第四輸出時(shí)鐘0CK4可以具有270°相位。第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4可以分別表示具有校正的相位差的第一時(shí)鐘CK1、第二時(shí)鐘CK2、第一反相時(shí)鐘CK3和第二反相時(shí)鐘CK4。
[0083]當(dāng)檢測(cè)信號(hào)DETB被高禁用時(shí)(這意味著時(shí)鐘CKl至CK4之中的校正的相位差),時(shí)鐘傳送單元830可以將第一時(shí)鐘CKl輸出作為第一輸出時(shí)鐘0CK1,可以將第二時(shí)鐘CK2輸出作為第二輸出時(shí)鐘0CK2,可以將第一反相時(shí)鐘CK3輸出作為第三輸出時(shí)鐘0CK3,以及可以將第二反相時(shí)鐘CK4輸出作為第四輸出時(shí)鐘CK4。當(dāng)檢測(cè)信號(hào)DETB被低使能時(shí)(這意味著時(shí)鐘CKl至CK4之中的相位差的失真),時(shí)鐘傳送單元830可以輸出分別表示具有校正的相位差的第一時(shí)鐘CK1、第二時(shí)鐘CK2、第一反相時(shí)鐘CK3和第二反相時(shí)鐘CK4的第一輸出時(shí)鐘OCKI至第四輸出時(shí)鐘0CK4。
[0084]下面將描述輸出分別表不具有校正的相位差的第一時(shí)鐘CK1、第二時(shí)鐘CK2、第一反相時(shí)鐘CK3和第二反相時(shí)鐘CK4的第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4的各種方式之中的兩個(gè)示例。示例假設(shè)相位差的失真使第二時(shí)鐘CK2領(lǐng)先第一時(shí)鐘CK190°的相位量。
[0085]在第一示例中,當(dāng)檢測(cè)信號(hào)DETB被低使能時(shí),時(shí)鐘傳送單元830可以輸出第一反相時(shí)鐘CK3作為第一輸出時(shí)鐘0CK1,可以輸出第二時(shí)鐘CK2作為第二輸出時(shí)鐘0CK2,可以輸出第一時(shí)鐘CKl作為第三時(shí)鐘0CK3,以及可以輸出第二反相時(shí)鐘CK4作為第四輸出時(shí)鐘0CK4。即,時(shí)鐘傳送單元830可以通過選擇性地重新排序相位失真的時(shí)鐘CKl至CK4來校正時(shí)鐘CKl至CK4之中的相位差。因此,時(shí)鐘傳送單元830可以輸出分別表示具有校正的相位差的第一時(shí)鐘CK1、第二時(shí)鐘CK2、第一反相時(shí)鐘CK3和第二反相時(shí)鐘CK4的第一輸出時(shí)鐘OCKI至第四輸出時(shí)鐘0CK4。
[0086]在第二示例中,當(dāng)檢測(cè)信號(hào)DETB被低使能時(shí),時(shí)鐘傳送單元830可以輸出第一時(shí)鐘CKl作為第一輸出時(shí)鐘0CK1、可以輸出第二反相時(shí)鐘CK4作為第二輸出時(shí)鐘0CK2、可以輸出第一反相時(shí)鐘CK3作為第三輸出時(shí)鐘0CK3,以及可以輸出第二時(shí)鐘CK2作為第四輸出時(shí)鐘0CK4。即,類似于第一示例,時(shí)鐘傳送單元830可以通過選擇性地重新排序相位失真的時(shí)鐘CKl至CK4來校正時(shí)鐘CKl至CK4之中的相位差。因此,時(shí)鐘傳送單元830可以輸出分別表示具有校正的相位差的第一時(shí)鐘CK1、第二時(shí)鐘CK2、第一反相時(shí)鐘CK3和第二反相時(shí)鐘CK4的第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4。
[0087]時(shí)鐘傳送單元830可以通過基于第一時(shí)鐘CKl的相位和第二時(shí)鐘CK2的相位之間的比較結(jié)果而選擇性地重新排序相位失真的時(shí)鐘CKl至CK4來校正時(shí)鐘CKl至CK4之中的相位差,使得第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4可以分別表不具有校正的相位差的第一時(shí)鐘CK1、第二時(shí)鐘CK2、第一反相時(shí)鐘CK3和第二反相時(shí)鐘CK4。
[0088]以下參考圖9至圖12來描述圖8的時(shí)鐘發(fā)生電路的詳細(xì)配置和操作。
[0089]圖9是示出圖8的時(shí)鐘傳送單元830的第一示例的配置圖。參照?qǐng)D9,時(shí)鐘傳送單元830可以包括第一傳送單元910至第四傳送單元940。
[0090]第一傳送單元910可以在檢測(cè)信號(hào)DETB被禁用時(shí)傳送第一時(shí)鐘CKl作為第一輸出時(shí)鐘0CK1,而在檢測(cè)信號(hào)DETB被使能時(shí)傳送第一反相時(shí)鐘CK3作為第三輸出時(shí)鐘0CK3。第一傳送單元910可以包括反相器IVl以及傳遞門(pass gate) PAl和PA2。
[0091]第二傳送單元920可以傳送第二時(shí)鐘CK2作為第二輸出時(shí)鐘0CK2,而不管檢測(cè)信號(hào)DETB的邏輯值如何。第二傳送單元920可以包括反相器IV2以及傳遞門PA3和PA4。
[0092]第三傳送單元930可以在檢測(cè)信號(hào)DETB被禁用時(shí)傳遞第一反相時(shí)鐘CK3作為第三輸出時(shí)鐘0CK3,并且在檢測(cè)信號(hào)DETB被使能時(shí)傳送第一時(shí)鐘CKl作為第三輸出時(shí)鐘0CK3。第三傳送單元930可以包括反相器IV3以及傳遞門PA5和PA6。
[0093]第四傳送單元940可以傳送第二反相時(shí)鐘CK4作為第二輸出時(shí)鐘0CK4,而不管檢測(cè)信號(hào)DETB的邏輯值如何。第四傳送單元940可以包括反相器IV4以及傳遞門PA7和PA8。
[0094]圖10是示出圖8的時(shí)鐘傳送單元830的第二示例的配置圖。參照?qǐng)D10,時(shí)鐘傳送單元830可以包括第一傳送單元1010至第四傳送單元1040。
[0095]第一傳送單元1010可以傳送第一時(shí)鐘CKl作為第一輸出時(shí)鐘OCKl,而不管檢測(cè)信號(hào)DETB的邏輯值如何。第一傳送單元1010可以包括反相器IVl以及傳遞門PAl和PA2。
[0096]第二傳送單元1020可以在檢測(cè)信號(hào)DETB被禁用時(shí)傳送第二時(shí)鐘CK2作為第二輸出時(shí)鐘0CK2,并且在檢測(cè)信號(hào)DETB被使能時(shí)傳送第二反相時(shí)鐘CK4作為第二輸出時(shí)鐘0CK2。第二傳送單元1020可以包括反相器IV2以及傳遞門PA3和PA4。
[0097]第三傳送單元1030可以傳送第一反相時(shí)鐘CK3作為第三輸出時(shí)鐘0CK3,而不管檢測(cè)信號(hào)DETB的邏輯值如何。第三傳送單元1030可以包括反相器IV3以及傳遞門PA5和PA6。
[0098]第四傳送單元1040可以在檢測(cè)信號(hào)DETB被禁用時(shí)傳送第二反相時(shí)鐘CK4作為第四輸出時(shí)鐘0CK4,并且在檢測(cè)信號(hào)DETB被使能時(shí)傳送第二時(shí)鐘CK2作為第四輸出時(shí)鐘0CK4。第四傳送單元1040可以包括反相器IV4和傳遞門PA7和PA8。
[0099]圖11是示出包括圖8和圖9的時(shí)鐘傳送單元830的第一示例的時(shí)鐘發(fā)生電路的操作的示圖。
[0100]參照?qǐng)D11,在其中檢測(cè)信號(hào)DETB被高禁用的階段SECl期間,第一時(shí)鐘CKl至第四時(shí)鐘CK4可以被分別輸出作為第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4,并且第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4可以維持相應(yīng)的0°相位、90°相位、180°相位和270°相位。當(dāng)?shù)诙r(shí)鐘CK2和第四時(shí)鐘CK4在Tl處由于時(shí)鐘CK和參考反相時(shí)鐘CKB的噪聲而未轉(zhuǎn)換時(shí),第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4之間的相位關(guān)系可以失配。
[0101]在這種情況下,當(dāng)?shù)谝粫r(shí)鐘CKl和第二時(shí)鐘CK2之間的失配的相位關(guān)系被檢測(cè)到時(shí),檢測(cè)信號(hào)DETB可以被低使能。在其中檢測(cè)信號(hào)DETB被低使能的階段SEC2中,第一時(shí)鐘CKl可以被輸出作為第三輸出時(shí)鐘0CK3,第二時(shí)鐘CK2可以被輸出作為第二輸出時(shí)鐘0CK2,第一反相時(shí)鐘CK3可以被輸出作為第一輸出時(shí)鐘0CK1,以及第二反相時(shí)鐘CK4可以被輸出作為第四輸出時(shí)鐘0CK4。因此,第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4維持相應(yīng)的0°相位、90°相位、180°相位和270°相位。
[0102]圖12是示出包括圖8和圖10的時(shí)鐘傳送單元830的第二示例的時(shí)鐘發(fā)生電路的操作的示圖。
[0103]參照?qǐng)D12,在其中檢測(cè)信號(hào)DETB被高禁用的階段SECl中,第一時(shí)鐘CKl至第四時(shí)鐘CK4可以分別被輸出作為第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4,并且第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4可以維持相應(yīng)的0°相位、90°相位、180°相位和270°相位。當(dāng)?shù)诙r(shí)鐘CK2和第四時(shí)鐘CK4在Tl處由于參考時(shí)鐘CK和參考反相時(shí)鐘CKB的噪聲而未轉(zhuǎn)換時(shí),第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4之間的相位關(guān)系失配。
[0104]在這種情況下,當(dāng)?shù)谝粫r(shí)鐘CKl和第二時(shí)鐘CK2之間的失配的相位關(guān)系被檢測(cè)到時(shí),檢測(cè)信號(hào)DETB可以被低使能。在其中檢測(cè)信號(hào)DETB被低使能的階段SEC2中,第一時(shí)鐘CKl可以被輸出為第一輸出時(shí)鐘0CK1,第二時(shí)鐘CK2可以被輸出為第四輸出時(shí)鐘0CK4,第一反相時(shí)鐘CK3可以被輸出為第三輸出時(shí)鐘0CK3,以及第二反相時(shí)鐘CK4可以被輸出作為第二輸出時(shí)鐘0CK2。因此,第一輸出時(shí)鐘OCKl至第四輸出時(shí)鐘0CK4維持相應(yīng)的0°相位、90°相位、180°相位和270°相位。
[0105]在該技術(shù)中,時(shí)鐘發(fā)生電路執(zhí)行具有多個(gè)相位的時(shí)鐘的相位之間的比較,并初始化一些時(shí)鐘,或者當(dāng)相位的順序與所想要的順序不同時(shí)改變一些時(shí)鐘的順序。因此,盡管其由于噪聲已經(jīng)被擾亂,但具有多個(gè)相位的時(shí)鐘的相位的順序可以被如所期望地維持。
[0106]雖然為了說明的目的已經(jīng)描述了各種實(shí)施例,但是對(duì)于本領(lǐng)域技術(shù)人員來說明顯的是,在不脫離如所附權(quán)利要求限定的本發(fā)明的精神和范圍的情況下,可以做出各種變型和修改。
[0107]通過以上實(shí)施例可見,本申請(qǐng)可以提供以下技術(shù)方案。
[0108]技術(shù)方案1.一種時(shí)鐘發(fā)生電路,包括:
[0109]時(shí)鐘發(fā)生單元,適用于產(chǎn)生第一時(shí)鐘、具有與第一時(shí)鐘相反的相位的第一反相時(shí)鐘、具有與第一時(shí)鐘不同的相位的第二時(shí)鐘以及具有與第二時(shí)鐘相反的相位的第二反相時(shí)鐘;以及
[0110]重置控制單元,適用于比較第一時(shí)鐘的相位與第二時(shí)鐘的相位,并且當(dāng)?shù)诙r(shí)鐘領(lǐng)先第一時(shí)鐘時(shí),控制時(shí)鐘發(fā)生單元以禁用第二時(shí)鐘和第二反相時(shí)鐘,然后使能第二時(shí)鐘和第二反相時(shí)鐘。
[0111]技術(shù)方案2.根據(jù)技術(shù)方案I所述的時(shí)鐘發(fā)生電路,其中:
[0112]第一時(shí)鐘通過將參考時(shí)鐘除以2而產(chǎn)生,以及
[0113]第二時(shí)鐘通過將具有與參考時(shí)鐘相反的相位的參考反相時(shí)鐘除以2而產(chǎn)生。
[0114]技術(shù)方案3.根據(jù)技術(shù)方案I所述的時(shí)鐘發(fā)生電路,其中,重置控制單元控制時(shí)鐘發(fā)生單元以在第二時(shí)鐘在第一時(shí)鐘的邊緣處具有第一邏輯值時(shí),禁用第二時(shí)鐘和第二反相時(shí)鐘,然后使能第二時(shí)鐘和第二反相時(shí)鐘。
[0115]技術(shù)方案4.根據(jù)技術(shù)方案I所述的時(shí)鐘發(fā)生電路,其中,重置控制單元控制時(shí)鐘發(fā)生單元以在第二反相時(shí)鐘在第一時(shí)鐘的邊緣處具有第一邏輯值時(shí),禁用第二時(shí)鐘和第二反相時(shí)鐘,然后使能第二時(shí)鐘和第二反相時(shí)鐘。
[0116]技術(shù)方案5.根據(jù)技術(shù)方案I所述的時(shí)鐘發(fā)生電路,其中,時(shí)鐘發(fā)生單元產(chǎn)生第一時(shí)鐘和第二時(shí)鐘以及第一反相時(shí)鐘和第二反相時(shí)鐘,使得第二時(shí)鐘落后于第一時(shí)鐘90°的相位量,第一反相時(shí)鐘落后于第二時(shí)鐘90°的相位量,以及第二反相時(shí)鐘落后于第一反相時(shí)鐘90°的相位量。
[0117]技術(shù)方案6.根據(jù)技術(shù)方案2所述的時(shí)鐘發(fā)生電路,
[0118]其中,在初始化期間,重置控制單元控制時(shí)鐘發(fā)生單元以在參考時(shí)鐘的邊緣處使能第一時(shí)鐘和第一反相時(shí)鐘,以及
[0119]其中,在初始化期間,在第一時(shí)鐘和第一反相時(shí)鐘被使能之后,重置控制單元控制時(shí)鐘發(fā)生單元以在參考反相時(shí)鐘的邊緣處使能第二時(shí)鐘和第二反相時(shí)鐘。
[0120]技術(shù)方案7.—種時(shí)鐘發(fā)生電路,包括:
[0121]第一時(shí)鐘發(fā)生單元,適用于產(chǎn)生第一時(shí)鐘和具有與第一時(shí)鐘相反的相位的第一反相時(shí)鐘,當(dāng)?shù)谝恢刂眯盘?hào)被使能時(shí)禁用第一時(shí)鐘和第一反相時(shí)鐘,以及當(dāng)?shù)谝恢刂眯盘?hào)被禁用時(shí)使能第一時(shí)鐘和第一反相時(shí)鐘;
[0122]第二時(shí)鐘發(fā)生單元,適用于產(chǎn)生具有與第一時(shí)鐘不同的相位的第二時(shí)鐘和具有與第二時(shí)鐘相反的相位的第二反相時(shí)鐘,當(dāng)?shù)诙刂眯盘?hào)被使能時(shí)禁用第二時(shí)鐘和第二反相時(shí)鐘,以及當(dāng)?shù)诙刂眯盘?hào)被禁用時(shí)使能第二時(shí)鐘和第二反相時(shí)鐘;
[0123]檢測(cè)信號(hào)發(fā)生單元,適用于通過在第一時(shí)鐘的邊緣處檢測(cè)第二時(shí)鐘和第二反相時(shí)鐘的邏輯值來產(chǎn)生檢測(cè)信號(hào);以及
[0124]重置信號(hào)發(fā)生單元,適用于在檢測(cè)信號(hào)被使能時(shí),響應(yīng)于參考重置信號(hào)來產(chǎn)生第一重置信號(hào),以及響應(yīng)于第一重置信號(hào)來產(chǎn)生第二重置信號(hào)。
[0125]技術(shù)方案8.根據(jù)技術(shù)方案7所述的時(shí)鐘發(fā)生電路,其中:
[0126]第一時(shí)鐘通過將參考時(shí)鐘除以2而產(chǎn)生,以及
[0127]第二時(shí)鐘通過將具有與參考時(shí)鐘相反的相位的參考反相時(shí)鐘除以2而產(chǎn)生。
[0128]技術(shù)方案9.根據(jù)技術(shù)方案7所述的時(shí)鐘發(fā)生電路,其中:
[0129]當(dāng)?shù)谝恢刂眯盘?hào)被使能時(shí),第一時(shí)鐘發(fā)生單元將第一時(shí)鐘禁用為第一邏輯值并將第一反相時(shí)鐘禁用為第二邏輯值,以及
[0130]當(dāng)?shù)诙刂眯盘?hào)被使能時(shí),第二時(shí)鐘發(fā)生單元將第二時(shí)鐘禁用為第一邏輯值并將第二反相時(shí)鐘禁用為第二邏輯值。
[0131]技術(shù)方案10.根據(jù)技術(shù)方案7所述的時(shí)鐘發(fā)生電路,
[0132]其中,當(dāng)參考重置信號(hào)被使能時(shí),檢測(cè)信號(hào)發(fā)生單元使能檢測(cè)信號(hào),以及
[0133]其中,當(dāng)參考重置信號(hào)被禁用時(shí),檢測(cè)信號(hào)發(fā)生單元在檢測(cè)到的第二時(shí)鐘的邏輯值是第一邏輯值時(shí)使能檢測(cè)信號(hào),而在檢測(cè)到的第二時(shí)鐘的邏輯值是第二邏輯值時(shí)禁用檢測(cè)信號(hào)。
[0134]技術(shù)方案11.根據(jù)技術(shù)方案7所述的時(shí)鐘發(fā)生電路,
[0135]其中,當(dāng)參考重置信號(hào)被使能時(shí),檢測(cè)信號(hào)發(fā)生單元使能檢測(cè)信號(hào),以及
[0136]其中,當(dāng)參考重置信號(hào)被禁用時(shí),檢測(cè)信號(hào)發(fā)生單元在檢測(cè)到的第二反相時(shí)鐘的邏輯值是第一邏輯值時(shí)使能檢測(cè)信號(hào),而在檢測(cè)到的第二反相時(shí)鐘的邏輯值是第二邏輯值時(shí)禁用檢測(cè)信號(hào)。
[0137]技術(shù)方案12.根據(jù)技術(shù)方案7所述的時(shí)鐘發(fā)生電路,
[0138]其中,當(dāng)參考重置信號(hào)被使能時(shí),重置信號(hào)發(fā)生單元使能第一重置信號(hào),以及
[0139]其中,當(dāng)參考重置信號(hào)被禁用時(shí),重置信號(hào)發(fā)生單元在參考時(shí)鐘的邊緣處禁用第一重置信號(hào)。
[0140]技術(shù)方案13.根據(jù)技術(shù)方案12所述的時(shí)鐘發(fā)生電路,
[0141]其中,當(dāng)檢測(cè)信號(hào)被使能時(shí),重置信號(hào)發(fā)生單元使能第二重置信號(hào),以及
[0142]其中,當(dāng)檢測(cè)信號(hào)被禁用時(shí),重置信號(hào)發(fā)生單元在第一時(shí)鐘具有預(yù)定邏輯值時(shí)輸出第一重置信號(hào)作為第二重置信號(hào)。
[0143]技術(shù)方案14.一種時(shí)鐘發(fā)生電路,包括:
[0144]第一 D觸發(fā)器,適用于當(dāng)?shù)谝恢刂眯盘?hào)被禁用時(shí)在參考時(shí)鐘的邊緣處將通過第一輸入節(jié)點(diǎn)輸入的信號(hào)輸出到第一輸出節(jié)點(diǎn),將第一輸出節(jié)點(diǎn)的信號(hào)反相,以及將反相的信號(hào)反饋回第一輸入節(jié)點(diǎn);
[0145]第二 D觸發(fā)器,適用于當(dāng)?shù)诙刂眯盘?hào)被禁用時(shí)在具有與參考時(shí)鐘相反的相位的參考反相時(shí)鐘的邊緣處將通過第二輸入節(jié)點(diǎn)輸入的信號(hào)輸出到第二輸出節(jié)點(diǎn),將第二輸出節(jié)點(diǎn)的信號(hào)反相,以及將反相的信號(hào)反饋回第二輸入節(jié)點(diǎn);
[0146]第三D觸發(fā)器,適用于當(dāng)參考重置信號(hào)被禁用時(shí),在第一輸出節(jié)點(diǎn)的信號(hào)的邊緣處,將第二輸入節(jié)點(diǎn)的信號(hào)或第二輸出節(jié)點(diǎn)的信號(hào)輸出作為檢測(cè)信號(hào);以及
[0147]第四D觸發(fā)器,適用于當(dāng)檢測(cè)信號(hào)被禁用時(shí),在第一輸出節(jié)點(diǎn)的信號(hào)具有預(yù)定邏輯值時(shí),在參考時(shí)鐘的邊緣處,輸出第一重置信號(hào)作為第二重置信號(hào)。
[0148]技術(shù)方案15.根據(jù)技術(shù)方案14所述的時(shí)鐘發(fā)生電路,還包括:第五D觸發(fā)器,適用于當(dāng)參考重置信號(hào)被禁用時(shí),在參考時(shí)鐘的邊緣處輸出預(yù)定邏輯值作為第一重置信號(hào)。
[0149]技術(shù)方案16.根據(jù)技術(shù)方案14所述的時(shí)鐘發(fā)生電路,其中,當(dāng)參考重置信號(hào)被禁用時(shí),第三D觸發(fā)器輸出第二輸入節(jié)點(diǎn)的具有第一邏輯值的信號(hào)作為禁用的檢測(cè)信號(hào),以及輸出第二輸入節(jié)點(diǎn)的具有第二邏輯值的信號(hào)作為使能的檢測(cè)信號(hào)。
[0150]技術(shù)方案17.根據(jù)技術(shù)方案14所述的時(shí)鐘發(fā)生電路,其中,當(dāng)參考重置信號(hào)被禁用時(shí),第三D觸發(fā)器輸出第二輸出節(jié)點(diǎn)的具有第一邏輯值的信號(hào)作為禁用的檢測(cè)信號(hào),以及輸出第二輸出節(jié)點(diǎn)的具有第二邏輯值的信號(hào)作為使能的檢測(cè)信號(hào)。
[0151]技術(shù)方案18.根據(jù)技術(shù)方案14所述的時(shí)鐘發(fā)生電路,其中:
[0152]當(dāng)?shù)谝恢刂眯盘?hào)被使能時(shí),第一 D觸發(fā)器禁用第一輸出節(jié)點(diǎn)的信號(hào),以及
[0153]當(dāng)?shù)诙刂眯盘?hào)被使能時(shí),第二 D觸發(fā)器禁用第二輸出節(jié)點(diǎn)的信號(hào)。
[0154]技術(shù)方案19.根據(jù)技術(shù)方案15所述的時(shí)鐘發(fā)生電路,其中,當(dāng)參考重置信號(hào)被使能時(shí),第五D觸發(fā)器使能第一重置信號(hào)。
[0155]技術(shù)方案20.—種時(shí)鐘發(fā)生電路,包括:
[0156]時(shí)鐘發(fā)生單元,適用于產(chǎn)生第一時(shí)鐘、具有與第一時(shí)鐘相反的相位的第一反相時(shí)鐘、具有與第一時(shí)鐘不同的相位的第二時(shí)鐘以及具有與第二時(shí)鐘相反的相位的第二反相時(shí)鐘;
[0157]相位比較單元,適用于比較第一時(shí)鐘的相位與第二時(shí)鐘的相位;以及
[0158]時(shí)鐘傳送單元,適用于根據(jù)基于比較結(jié)果的關(guān)系,傳送第一時(shí)鐘、第二時(shí)鐘、第一反相時(shí)鐘和第二反相時(shí)鐘作為第一輸出時(shí)鐘至第四輸出時(shí)鐘。
[0159]技術(shù)方案21.根據(jù)技術(shù)方案20的時(shí)鐘發(fā)生單元,
[0160]其中,當(dāng)?shù)谝粫r(shí)鐘領(lǐng)先第二時(shí)鐘時(shí),時(shí)鐘傳送單元傳送第一時(shí)鐘作為第一輸出時(shí)鐘,傳送第二時(shí)鐘作為第二輸出時(shí)鐘,傳送第一反相時(shí)鐘作為第三輸出時(shí)鐘,以及傳送第二反相時(shí)鐘作為第四輸出時(shí)鐘,
[0161]其中,當(dāng)?shù)诙r(shí)鐘領(lǐng)先第一時(shí)鐘時(shí),時(shí)鐘傳送單元傳送第一反相時(shí)鐘作為第一輸出時(shí)鐘,傳送第二時(shí)鐘作為第二輸出時(shí)鐘,傳送第一時(shí)鐘作為第三輸出時(shí)鐘,以及傳送第二反相時(shí)鐘作為第四輸出時(shí)鐘。
[0162]技術(shù)方案22.根據(jù)技術(shù)方案20所述的時(shí)鐘發(fā)生電路,
[0163]其中,當(dāng)?shù)谝粫r(shí)鐘領(lǐng)先第二時(shí)鐘時(shí),時(shí)鐘傳送單元傳送第一時(shí)鐘作為第一輸出時(shí)鐘,傳送第二時(shí)鐘作為第二輸出時(shí)鐘,傳送第一反相時(shí)鐘作為第三輸出時(shí)鐘,以及傳送第二反相時(shí)鐘作為第四輸出時(shí)鐘,
[0164]當(dāng)?shù)诙r(shí)鐘領(lǐng)先第一時(shí)鐘時(shí),時(shí)鐘傳送單元傳送第一時(shí)鐘作為第一輸出時(shí)鐘,傳送第二反相時(shí)鐘作為第二輸出時(shí)鐘,傳送第一反相時(shí)鐘作為第三輸出時(shí)鐘,以及傳送第二時(shí)鐘作為第四輸出時(shí)鐘。
[0165]技術(shù)方案23.根據(jù)技術(shù)方案20所述的時(shí)鐘發(fā)生單元,其中,時(shí)鐘發(fā)生單元產(chǎn)生第一輸出時(shí)鐘到第四輸出時(shí)鐘,使得第二輸出時(shí)鐘落后于第一輸出時(shí)鐘90°的相位量,第三輸出時(shí)鐘落后于第二輸出時(shí)鐘90°的相位量,以及第四輸出時(shí)鐘落后于第三輸出時(shí)鐘90°的相位量。
[0166]技術(shù)方案24.—種時(shí)鐘發(fā)生電路,包括:
[0167]第一時(shí)鐘發(fā)生單元,適用于通過將參考時(shí)鐘除以2來產(chǎn)生第一時(shí)鐘,以及通過將第一時(shí)鐘反相來產(chǎn)生第一反相時(shí)鐘;
[0168]第二時(shí)鐘發(fā)生單元,適用于通過將具有與參考時(shí)鐘相反的相位的參考反相時(shí)鐘除以2來產(chǎn)生第二時(shí)鐘,以及通過將第二時(shí)鐘反相來產(chǎn)生第二反相時(shí)鐘;
[0169]檢測(cè)單元,適用于在第一時(shí)鐘的邊緣處檢測(cè)第二時(shí)鐘的邏輯值或第二反相時(shí)鐘的邏輯值;
[0170]時(shí)鐘傳送單元,適用于根據(jù)基于比較結(jié)果的關(guān)系,傳送第一時(shí)鐘、第二時(shí)鐘、第一反相時(shí)鐘和第二反相時(shí)鐘作為第一輸出時(shí)鐘到第四輸出時(shí)鐘。
[0171]技術(shù)方案25.根據(jù)技術(shù)方案24所述的時(shí)鐘發(fā)生單元,其中:
[0172]檢測(cè)單元在第一時(shí)鐘的邊緣處檢測(cè)第二時(shí)鐘的邏輯值,
[0173]當(dāng)檢測(cè)到的邏輯值是第一邏輯值時(shí),時(shí)鐘傳送單元傳送第一時(shí)鐘作為第一輸出時(shí)鐘,傳送第二時(shí)鐘作為第二輸出時(shí)鐘,傳送第一反相時(shí)鐘作為第三輸出時(shí)鐘,以及傳送第二反相時(shí)鐘作為第四輸出時(shí)鐘,以及
[0174]當(dāng)檢測(cè)到的邏輯值是第二邏輯值時(shí),時(shí)鐘傳送單元傳送第一反相時(shí)鐘作為第一輸出時(shí)鐘,傳送第二時(shí)鐘作為第二輸出時(shí)鐘,傳送第一時(shí)鐘作為第三輸出時(shí)鐘,以及傳送第二反相時(shí)鐘作為第四輸出時(shí)鐘。
[0175]技術(shù)方案26.根據(jù)技術(shù)方案24所述的時(shí)鐘發(fā)生電路,其中:
[0176]檢測(cè)單元在第一時(shí)鐘的邊緣處檢測(cè)第二反相時(shí)鐘的邏輯值,
[0177]當(dāng)檢測(cè)到的邏輯值是第一邏輯值時(shí),時(shí)鐘傳送單元傳送第一時(shí)鐘作為第一輸出時(shí)鐘,傳送第二時(shí)鐘作為第二輸出時(shí)鐘,傳送第一反相時(shí)鐘作為第三輸出時(shí)鐘,以及傳送第二反相時(shí)鐘作為第四輸出時(shí)鐘,以及
[0178]當(dāng)檢測(cè)到的邏輯值是第二邏輯值時(shí),時(shí)鐘傳送單元傳送第一反相時(shí)鐘作為第一輸出時(shí)鐘,傳送第二時(shí)鐘作為第二輸出時(shí)鐘,傳送第一時(shí)鐘作為第三輸出時(shí)鐘,以及傳送第二反相時(shí)鐘作為第四輸出時(shí)鐘。
[0179]技術(shù)方案27.根據(jù)技術(shù)方案24所述的時(shí)鐘發(fā)生電路,其中,時(shí)鐘發(fā)生單元產(chǎn)生第一輸出時(shí)鐘至第四輸出時(shí)鐘,使得第二輸出時(shí)鐘落后于第一輸出時(shí)鐘90°的相位量,第三輸出時(shí)鐘落后于第二輸出時(shí)鐘90°的相位量,以及第四輸出時(shí)鐘落后于第三輸出時(shí)鐘90°的相位量。
【主權(quán)項(xiàng)】
1.一種時(shí)鐘發(fā)生電路,包括: 時(shí)鐘發(fā)生單元,適用于產(chǎn)生第一時(shí)鐘、具有與第一時(shí)鐘相反的相位的第一反相時(shí)鐘、具有與第一時(shí)鐘不同的相位的第二時(shí)鐘以及具有與第二時(shí)鐘相反的相位的第二反相時(shí)鐘;以及 重置控制單元,適用于比較第一時(shí)鐘的相位與第二時(shí)鐘的相位,并且當(dāng)?shù)诙r(shí)鐘領(lǐng)先第一時(shí)鐘時(shí),控制時(shí)鐘發(fā)生單元以禁用第二時(shí)鐘和第二反相時(shí)鐘,然后使能第二時(shí)鐘和第二反相時(shí)鐘。2.根據(jù)權(quán)利要求1所述的時(shí)鐘發(fā)生電路,其中: 第一時(shí)鐘通過將參考時(shí)鐘除以2而產(chǎn)生,以及 第二時(shí)鐘通過將具有與參考時(shí)鐘相反的相位的參考反相時(shí)鐘除以2而產(chǎn)生。3.根據(jù)權(quán)利要求1所述的時(shí)鐘發(fā)生電路,其中,重置控制單元控制時(shí)鐘發(fā)生單元以在第二時(shí)鐘在第一時(shí)鐘的邊緣處具有第一邏輯值時(shí),禁用第二時(shí)鐘和第二反相時(shí)鐘,然后使能第二時(shí)鐘和第二反相時(shí)鐘。4.根據(jù)權(quán)利要求1所述的時(shí)鐘發(fā)生電路,其中,重置控制單元控制時(shí)鐘發(fā)生單元以在第二反相時(shí)鐘在第一時(shí)鐘的邊緣處具有第一邏輯值時(shí),禁用第二時(shí)鐘和第二反相時(shí)鐘,然后使能第二時(shí)鐘和第二反相時(shí)鐘。5.根據(jù)權(quán)利要求1所述的時(shí)鐘發(fā)生電路,其中,時(shí)鐘發(fā)生單元產(chǎn)生第一時(shí)鐘和第二時(shí)鐘以及第一反相時(shí)鐘和第二反相時(shí)鐘,使得第二時(shí)鐘落后于第一時(shí)鐘90°的相位量,第一反相時(shí)鐘落后于第二時(shí)鐘90°的相位量,以及第二反相時(shí)鐘落后于第一反相時(shí)鐘90°的相位量。6.根據(jù)權(quán)利要求2所述的時(shí)鐘發(fā)生電路, 其中,在初始化期間,重置控制單元控制時(shí)鐘發(fā)生單元以在參考時(shí)鐘的邊緣處使能第一時(shí)鐘和第一反相時(shí)鐘,以及 其中,在初始化期間,在第一時(shí)鐘和第一反相時(shí)鐘被使能之后,重置控制單元控制時(shí)鐘發(fā)生單元以在參考反相時(shí)鐘的邊緣處使能第二時(shí)鐘和第二反相時(shí)鐘。7.—種時(shí)鐘發(fā)生電路,包括: 第一時(shí)鐘發(fā)生單元,適用于產(chǎn)生第一時(shí)鐘和具有與第一時(shí)鐘相反的相位的第一反相時(shí)鐘,當(dāng)?shù)谝恢刂眯盘?hào)被使能時(shí)禁用第一時(shí)鐘和第一反相時(shí)鐘,以及當(dāng)?shù)谝恢刂眯盘?hào)被禁用時(shí)使能第一時(shí)鐘和第一反相時(shí)鐘; 第二時(shí)鐘發(fā)生單元,適用于產(chǎn)生具有與第一時(shí)鐘不同的相位的第二時(shí)鐘和具有與第二時(shí)鐘相反的相位的第二反相時(shí)鐘,當(dāng)?shù)诙刂眯盘?hào)被使能時(shí)禁用第二時(shí)鐘和第二反相時(shí)鐘,以及當(dāng)?shù)诙刂眯盘?hào)被禁用時(shí)使能第二時(shí)鐘和第二反相時(shí)鐘; 檢測(cè)信號(hào)發(fā)生單元,適用于通過在第一時(shí)鐘的邊緣處檢測(cè)第二時(shí)鐘和第二反相時(shí)鐘的邏輯值來產(chǎn)生檢測(cè)信號(hào);以及 重置信號(hào)發(fā)生單元,適用于在檢測(cè)信號(hào)被使能時(shí),響應(yīng)于參考重置信號(hào)來產(chǎn)生第一重置信號(hào),以及響應(yīng)于第一重置信號(hào)來產(chǎn)生第二重置信號(hào)。8.—種時(shí)鐘發(fā)生電路,包括: 第一 D觸發(fā)器,適用于當(dāng)?shù)谝恢刂眯盘?hào)被禁用時(shí)在參考時(shí)鐘的邊緣處將通過第一輸入節(jié)點(diǎn)輸入的信號(hào)輸出到第一輸出節(jié)點(diǎn),將第一輸出節(jié)點(diǎn)的信號(hào)反相,以及將反相的信號(hào)反饋回第一輸入節(jié)點(diǎn); 第二 D觸發(fā)器,適用于當(dāng)?shù)诙刂眯盘?hào)被禁用時(shí)在具有與參考時(shí)鐘相反的相位的參考反相時(shí)鐘的邊緣處將通過第二輸入節(jié)點(diǎn)輸入的信號(hào)輸出到第二輸出節(jié)點(diǎn),將第二輸出節(jié)點(diǎn)的信號(hào)反相,以及將反相的信號(hào)反饋回第二輸入節(jié)點(diǎn); 第三D觸發(fā)器,適用于當(dāng)參考重置信號(hào)被禁用時(shí),在第一輸出節(jié)點(diǎn)的信號(hào)的邊緣處,將第二輸入節(jié)點(diǎn)的信號(hào)或第二輸出節(jié)點(diǎn)的信號(hào)輸出作為檢測(cè)信號(hào);以及 第四D觸發(fā)器,適用于當(dāng)檢測(cè)信號(hào)被禁用時(shí),在第一輸出節(jié)點(diǎn)的信號(hào)具有預(yù)定邏輯值時(shí),在參考時(shí)鐘的邊緣處,輸出第一重置信號(hào)作為第二重置信號(hào)。9.一種時(shí)鐘發(fā)生電路,包括: 時(shí)鐘發(fā)生單元,適用于產(chǎn)生第一時(shí)鐘、具有與第一時(shí)鐘相反的相位的第一反相時(shí)鐘、具有與第一時(shí)鐘不同的相位的第二時(shí)鐘以及具有與第二時(shí)鐘相反的相位的第二反相時(shí)鐘;相位比較單元,適用于比較第一時(shí)鐘的相位與第二時(shí)鐘的相位;以及時(shí)鐘傳送單元,適用于根據(jù)基于比較結(jié)果的關(guān)系,傳送第一時(shí)鐘、第二時(shí)鐘、第一反相時(shí)鐘和第二反相時(shí)鐘作為第一輸出時(shí)鐘至第四輸出時(shí)鐘。10.一種時(shí)鐘發(fā)生電路,包括: 第一時(shí)鐘發(fā)生單元,適用于通過將參考時(shí)鐘除以2來產(chǎn)生第一時(shí)鐘,以及通過將第一時(shí)鐘反相來產(chǎn)生第一反相時(shí)鐘; 第二時(shí)鐘發(fā)生單元,適用于通過將具有與參考時(shí)鐘相反的相位的參考反相時(shí)鐘除以2來產(chǎn)生第二時(shí)鐘,以及通過將第二時(shí)鐘反相來產(chǎn)生第二反相時(shí)鐘; 檢測(cè)單元,適用于在第一時(shí)鐘的邊緣處檢測(cè)第二時(shí)鐘的邏輯值或第二反相時(shí)鐘的邏輯值; 時(shí)鐘傳送單元,適用于根據(jù)基于比較結(jié)果的關(guān)系,傳送第一時(shí)鐘、第二時(shí)鐘、第一反相時(shí)鐘和第二反相時(shí)鐘作為第一輸出時(shí)鐘到第四輸出時(shí)鐘。
【文檔編號(hào)】H03K3/02GK105958973SQ201510634298
【公開日】2016年9月21日
【申請(qǐng)日】2015年9月29日
【發(fā)明人】崔海郎, 金龍珠, 權(quán)大漢, 姜信德
【申請(qǐng)人】愛思開海力士有限公司