技術編號:12489553
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本發(fā)明涉及集成電路設計領域,尤其涉及一種用于可編程邏輯器件的時鐘偏斜糾正方法及電路、終端設備。背景技術在集成電路芯片規(guī)模日益增加及設計工藝的不斷提升的大背景下,作為半定制集成電路的FPGA(Field-ProgrammableGateArray,現(xiàn)場可編程門陣列)FPGA(FieldprogrammableGateArray),為滿足不同用戶在應用上更靈活的各種需求,其芯片規(guī)模亦再不斷增大。用戶通過FPGA的配套軟件下載位流文件到FPGA芯片,從而將用戶通過硬件語言編寫的可實現(xiàn)某種功能的電路在F...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
該類技術注重原理思路,無完整電路圖,適合研究學習。