1.一種GOA驅(qū)動(dòng)電路,包括:
輸入控制模塊,用于輸入級(jí)傳信號(hào);
鎖存模塊,用于鎖存輸入的級(jí)傳信號(hào);
處理模塊,用于將所述鎖存模塊輸出的級(jí)傳信號(hào)處理為第一中間信號(hào);
緩存模塊,用于緩存并處理所述第一中間信號(hào)為柵極驅(qū)動(dòng)信號(hào)和第二中間信號(hào),所述第一中間信號(hào)和所述第二中間信號(hào)的相位相反,
其中,由上一級(jí)GOA驅(qū)動(dòng)電路和下一級(jí)GOA驅(qū)動(dòng)電路輸出的所述第一中間信號(hào)和/或所述第二中間信號(hào)控制所述輸入控制模塊來(lái)輸入級(jí)傳信號(hào),以及控制所述鎖存模塊鎖存由所述輸入控制模塊輸入的級(jí)傳信號(hào)。
2.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述輸入控制模塊包括:
第一晶體管,其為P型晶體管,柵極用于輸入下一級(jí)GOA驅(qū)動(dòng)電路輸出的第一中間信號(hào),源極用于輸入第一控制信號(hào),漏極連接所述鎖存模塊;
第二晶體管,其為N型晶體管,柵極用于輸入上一級(jí)GOA驅(qū)動(dòng)電路輸出的第二中間信號(hào),源極用于輸入第二控制信號(hào),漏極連接所述鎖存模塊。
3.根據(jù)權(quán)利要求2所述的電路,其特征在于,所述鎖存模塊包括:
第一反相器,其輸入端連接所述第一晶體管和所述第二晶體管的漏極,輸出端連接所述處理模塊;
第三晶體管,其為P型晶體管,柵極用于輸入上一級(jí)GOA驅(qū)動(dòng)電路輸出的第二中間信號(hào),漏極連接所述第一反相器的輸入端;
第四晶體管,其為N型晶體管,柵極用于輸入下一級(jí)GOA驅(qū)動(dòng)電路輸出的第一中間信號(hào),漏極連接所述第三晶體管的源極;
第二反相器,其輸入端連接所述第一反相器的輸出端,輸出端連接所述第四晶體管的源極。
4.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述輸入控制模塊包括:
第一晶體管,其為P型晶體管,柵極用于輸入上一級(jí)GOA驅(qū)動(dòng)電路輸出的第一中間信號(hào),源極用于輸入第一控制信號(hào),漏極連接所述鎖存模塊;
第二晶體管,其為N型晶體管,柵極用于輸入下一級(jí)GOA驅(qū)動(dòng)電路輸出的第二中間信號(hào),源極用于輸入第二控制信號(hào),漏極連接所述鎖存模塊。
5.根據(jù)權(quán)利要求4所述的電路,其特征在于,所述鎖存模塊包括:
第一反相器,其輸入端連接所述第一晶體管和所述第二晶體管的漏極;
第二反相器,其輸入端連接所述第一反相器的輸出端,輸出端連接所述處理模塊;
第三晶體管,其為N型晶體管,柵極用于輸入上一級(jí)GOA驅(qū)動(dòng)電路輸出的第一中間信號(hào),漏極連接所述第一反相器的輸入端;
第四晶體管,其為P型晶體管,柵極用于輸入下一級(jí)GOA驅(qū)動(dòng)電路輸出的第二中間信號(hào),漏極連接所述第三晶體管的源極,源極連接所述第二反相器的輸出端。
6.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述輸入控制模塊包括:
第一晶體管,其為N型晶體管,柵極用于輸入上一級(jí)GOA驅(qū)動(dòng)電路輸出的第二中間信號(hào),源極用于輸入第二控制信號(hào),漏極連接所述鎖存模塊;
第二晶體管,其為N型晶體管,柵極用于輸入下一級(jí)GOA驅(qū)動(dòng)電路輸出的第二中間信號(hào),源極用于輸入第二控制信號(hào),漏極連接所述鎖存模塊。
7.根據(jù)權(quán)利要求6所述的電路,其特征在于,所述鎖存模塊包括:
第一反相器,其輸入端連接所述第一晶體管的漏極,輸出端連接所述處理模塊;
第三晶體管,其為P型晶體管,柵極用于輸入上一級(jí)GOA驅(qū)動(dòng)電路輸出的第二中間信號(hào),漏極連接所述第一反相器的輸入端;
第四晶體管,其為P型晶體管,柵極用于輸入下一級(jí)GOA驅(qū)動(dòng)電路輸出的第二中間信號(hào),源極連接所述第一反相器的輸出端;
第二反相器,其輸入端連接所述第三晶體管的漏極,輸出端連接所述第四晶體管的源極。
8.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述輸入控制模塊包括:
第一晶體管,其為P型晶體管,柵極用于輸入下一級(jí)GOA驅(qū)動(dòng)電路輸出的第一中間信號(hào),源極用于輸入第一控制信號(hào),漏極連接所述鎖存模塊;
第二晶體管,其為P型晶體管,柵極用于輸入上一級(jí)GOA驅(qū)動(dòng)電路輸出的第一中間信號(hào),源極用于輸入第一控制信號(hào),漏極連接所述鎖存模塊。
9.根據(jù)權(quán)利要求8所述的電路,其特征在于,所述鎖存模塊包括:
第一反相器,其輸入端連接所述第一晶體管的漏極,輸出端連接所述處理模塊;
第三晶體管,其為N型晶體管,柵極用于輸入下一級(jí)GOA驅(qū)動(dòng)電路輸出的第一中間信號(hào),漏極連接所述第一反相器的輸入端;
第四晶體管,其為N型晶體管,柵極用于輸入上一級(jí)GOA驅(qū)動(dòng)電路輸出的第一中間信號(hào),源極連接所述第一反相器的輸出端;
第二反相器,其輸入端連接所述第四晶體管的漏極,輸出端連接所述第三晶體管的源極。
10.根據(jù)權(quán)利要求1所述的電路,其特征在于,
所述處理模塊包括一與非門(mén),其第一輸入端連接所述鎖存模塊的輸出端,第二輸入端連接第一時(shí)序驅(qū)動(dòng)信號(hào),輸出端與所述緩存模塊連接并輸出所述第一中間信號(hào),
所述緩存模塊包括串聯(lián)的第三反相器、第四反相器和第五反相器,其中,
所述第三反相器的輸入端連接所述處理模塊,輸出端連接所述第四反相器的輸入端;
所述第四反相器的輸出端連接所述第五反相器的輸入端,并輸出所述第二中間信號(hào);
所述第五反相器的輸出端輸出柵極驅(qū)動(dòng)信號(hào),
所述復(fù)位模塊包括第六反相器及與所述第六反相器連接的第五晶體管,其中,
所述第六反相器的輸出端連接所述緩存模塊的輸出端,輸入端分別連接所述第五晶體管的漏極和所述第六反相器的輸入端;
所述第五晶體管的源極引入第一控制信號(hào),柵極引入復(fù)位信號(hào)。