亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

輸出驅(qū)動裝置及顯示裝置的制作方法

文檔序號:2582214閱讀:233來源:國知局
專利名稱:輸出驅(qū)動裝置及顯示裝置的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及容性負(fù)載驅(qū)動裝置,特別是用作等離子顯示面板(PDP, Plasma Display Panel)等顯示用驅(qū)動器等的輸出驅(qū)動裝置及顯示裝置。
背景技術(shù)
圖10示出了現(xiàn)有輸出驅(qū)動裝置的整體結(jié)構(gòu)?,F(xiàn)有的輸出驅(qū)動裝置包括: 電平轉(zhuǎn)換器91,其由4個晶體管903、 904、 901、 902構(gòu)成,其中,晶體管 903、 904的漏極、4冊極均為高耐壓(15V以上),晶體管901、 902的漏極 為高耐壓而柵極為^[氐耐壓(10V以下);逆變器92,由晶體管92p、 92n構(gòu) 成;輸出電路93,由晶體管93p、 93n構(gòu)成。
晶體管卯l的源極與第2電位(例如接地電位)連接,柵極4妄收輸入 信號S901。晶體管902的源極與第2電位連接,柵極接收輸入信號S902。 晶體管903的源極與第1電位(例如電源電位)連接,漏極與晶體管901 的漏極及晶體管904的柵極連接,柵極與晶體管卯4的漏極及晶體管902的 漏極連接。晶體管904的源極與第1電位連接,漏極與晶體管卯2的漏極及 晶體管卯3的柵極連接,柵極與晶體管903的漏極及晶體管901的漏4及連接。 晶體管904的漏極電壓為電平轉(zhuǎn)換器91的輸出。
晶體管92p的源極與第1電位連接,漏極與晶體管92n的漏極連接,柵 極接收電平轉(zhuǎn)換器91的輸出。晶體管92n的源極與第2電位連接,漏極與 晶體管92p的漏極連接,柵極接收控制信號S92n。晶體管92p的漏極電壓 Vo為逆變器92的輸出。
晶體管93p的源極與第1電位連接,漏極與晶體管93n的漏極連接,柵 極接收逆變器92的輸出Vo。晶體管93n的源極與第2電位連接,漏極與晶
體管93p的漏極連接,柵極接收控制信號S93n。
下面對圖10示出的輸出驅(qū)動裝置的操作進(jìn)行說明。現(xiàn)有的輸出驅(qū)動裝 置中,當(dāng)輸入信號S901為"低電平(Llevel)"、輸入信號S卯2為"高電 平(H level)"時,晶體管901 "斷開(off)"、晶體管902 "導(dǎo)通(on )", 所以晶體管904的柵極上升(柵極電壓乂人"低電平"變?yōu)?高電平,,),晶 體管903的柵極下降(柵極電壓從"高電平"變?yōu)?低電平")。
接著,當(dāng)輸入信號S901為"高電平"、輸入信號S卯2為"低電平"時, 晶體管901 "導(dǎo)通"、晶體管902 "斷開",所以晶體管903的柵才及上升, 晶體管904的柵極下降。因此,電平轉(zhuǎn)換器91的輸出上升,所以晶體管92p 的柵極上升。另一方面,控制信號S92n為"高電平,,,所以晶體管92n的 柵極上升。其結(jié)果,晶體管93p的柵極下降,晶體管93p的輸出電流增加, 對負(fù)載的充電電流也增加。通過這種方式來驅(qū)動負(fù)載。
專利文獻(xiàn)l:特開2005 - 122107號
專利文獻(xiàn)2:特開2005 _ 321526號
但是,在現(xiàn)有的輸出驅(qū)動裝置中,輸出電路的晶體管柵極受逆變器高速 驅(qū)動,造成輸出電壓依賴于負(fù)載電容(例如顯示面板的負(fù)載電容)而變化。 另外,安裝于顯示面板的多個輸出驅(qū)動裝置各自的輸出電壓,根據(jù)輸入到該 輸出驅(qū)動裝置的顯示數(shù)據(jù)而上升或下降。這里,輸出驅(qū)動裝置各自的輸出電 壓的上升/下降時間根據(jù)端子間電容的耦合效應(yīng)、周圍輸出端子的狀況而變 化。

發(fā)明內(nèi)容
有鑒于此,本發(fā)明的目的在于使輸出電壓的變化不依賴于負(fù)載電容。 根據(jù)本發(fā)明的一個方面,輸出驅(qū)動裝置包括第1電流源和第2電流源, 根據(jù)顯示數(shù)據(jù)而導(dǎo)通或斷開;第l輸入晶體管,具有源極、漏極和^f極,其 源極與第1電位連接,其漏極通過上述第1電流源與第2電位連接,且上述 漏極與上述柵極互相連接;第2輸入晶體管,具有源極、漏極和柵;f及,其源
極與上述第1電位連接,其漏極通過上述第2電流源與上述第2電位連接, 其柵極接收上述第1輸入晶體管的柵極電壓;第l輸出晶體管,具有源極、 漏極和柵極,其源極與上述第1電位連接,其柵極接收上述第2輸入晶體管 的漏極電壓;第2輸出晶體管,具有源極、漏極和柵極,其源極與上述第2 電位連接,其漏極與上述第l輸出晶體管的漏極連接,其柵極接收上述顯示 數(shù)據(jù)對應(yīng)的控制信號。
上述輸出驅(qū)動裝置中,第1輸出晶體管的漏極電壓被作為輸出電壓而輸 出。例如若第1電流源斷開、第2電流源導(dǎo)通,則第1輸出晶體管的柵極 與第2電流源之間流過恒定電流。設(shè)該恒定電流為'T,,第l輸出晶體管 的柵極-漏極間電容為"C",第1輸出晶體管的電流驅(qū)動能力為"i",輸 出負(fù)載電容為"CL,,,則第1輸出晶體管的柵極電壓的壓擺率(slew rate) 為"I/C",第1輸出晶體管的漏極電壓的壓擺率為"i/CL"。這里,壓擺率 "i/CL,,大于壓擺率"I/C,,時,輸出電壓的變化依賴于壓擺率"I/C"。因 為壓擺率"I/C"是固定的,所以輸出電壓以固定速度變化,而不依賴于負(fù) 載電容。據(jù)此,可以實現(xiàn)高質(zhì)量的驅(qū)動。
如上所述,可以使輸出電壓的變化不依賴于負(fù)載電容,輸出電壓以固定 速度變化。據(jù)此,可以實現(xiàn)高質(zhì)量的驅(qū)動。


圖1為本發(fā)明第1實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)示意圖; 圖2為本發(fā)明第2實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)示意圖; 圖3為本發(fā)明第3實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)示意圖; 圖4為本發(fā)明第4實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)示意圖; 圖5為本發(fā)明第5實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)示意圖; 圖6為本發(fā)明第6實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)示意圖; 圖7為本發(fā)明第7實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)示意圖; 圖8為本發(fā)明第8實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)示意圖9為本發(fā)明第9實施方式的顯示裝置的結(jié)構(gòu)示意圖; 圖IO為現(xiàn)有輸出驅(qū)動裝置的結(jié)構(gòu)示意圖。 符號的說明
輸出驅(qū)動裝置 電流鏡電^各 輸出電路 電4立生成電^各 701電流源
輸入晶體管 輸出晶體管 偏置電阻
偏置電壓生成用晶體管 電流緩沖器 二進(jìn)制邏輯電路 電流源晶體管 延遲電路 電容
1
10 20 30
101、 102、 601 103、 104 105p、 105n
201
202
203
204、 205 206、 207 401 501 702
晶體管
具體實施例方式
以下參考附圖詳細(xì)說明本發(fā)明的實施方式。此外,對圖中相同或者相當(dāng) 的部分標(biāo)注相同符號,不再重復(fù)說明。 (第1實施方式) 〔整體結(jié)構(gòu)〕
圖l示出了本發(fā)明第1實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)。該輸出驅(qū)動裝 置1,針對等離子顯示器等顯示裝置的多個顯示行(無圖示)提供數(shù)據(jù)信號, 對輸入的顯示數(shù)據(jù)進(jìn)行電壓電平轉(zhuǎn)換,轉(zhuǎn)換為約80V的高電壓,并將其輸
出到顯示裝置。
該輸出驅(qū)動裝置l包括電流鏡電路IO和輸出電路20。
電流鏡電^各10包含電流源101、 102和輸入晶體管103、 104。電流源 101、 102可以分別實現(xiàn)電流值的可變控制,根據(jù)顯示數(shù)據(jù)對應(yīng)的控制信號 S101、 S102分別導(dǎo)通或斷開。輸入晶體管103的漏極與電流源101連接, 源極與第1電位(例如電源電位)連接。另外,輸入晶體管103的漏極和 柵極互相連接。輸入晶體管104的漏極與電流源102連接,源極與第1電位 連接,柵極與輸入晶體管103的柵極連接。
輸出電路20包含輸出晶體管105p、 105n。輸出晶體管105p、 105n在 第1電位與第2電位(例如接地電位)之間串聯(lián)連接。電流鏡電路10的 輸出(輸入晶體管104的漏極電壓)Vo被提供給輸出晶體管105p的4冊極, 顯示數(shù)據(jù)對應(yīng)的控制信號S105n被提供給輸出晶體管105n的柵極。輸出晶 體管105p的漏極電壓被作為輸出電路20的輸出電壓Vout而輸出。
〔操作〕
下面,對圖1示出的輸出驅(qū)動裝置1的操作進(jìn)行說明。這里,將電流源 102導(dǎo)通時的電流源102的電流設(shè)為'T',輸出電路20的輸出晶體管105p 的柵極-漏極間電容設(shè)為"C",輸出電路20的輸出晶體管105p的電流驅(qū) 動能力設(shè)為"i",顯示裝置的負(fù)載電容設(shè)為"CL"。
首先,當(dāng)顯示數(shù)據(jù)從"高電平"變?yōu)?低電平"時,電流源101響應(yīng)控 制信號S101而從"斷開"變?yōu)?導(dǎo)通",電流源102響應(yīng)控制信號S102 而從"導(dǎo)通',變?yōu)?斷開"。此時,在輸入晶體管103有電流流過,同時, 在形成電流鏡結(jié)構(gòu)的輸入晶體管104也有電流流過。由此,輸入晶體管104 的漏極電壓Vo向作為源極電位的"第1電位"靠近,當(dāng)漏極電壓Vo接近 于"第1電位"時,流過輸入晶體管104的電流停止。由于電流鏡電路10 的輸出電壓Vo接近"第1電位",所以在輸出電路20的輸出晶體管105p 沒有電流流過。此時,控制信號S105n為"高電平",輸出晶體管105n為 "導(dǎo)通,,。因此,輸出電路20的輸出電壓(輸出晶體管105p的漏極電壓)
Vout接近"第2電位"。
接著,當(dāng)顯示數(shù)據(jù)從"低電平"變?yōu)?高電平"時,電流源101響應(yīng)控
制信號S101而從"導(dǎo)通"變?yōu)?斷開",電流源102響應(yīng)控制信號S102 而從"斷開"變?yōu)?導(dǎo)通",流過輸入晶體管103、 104的電流停止。另夕卜, 控制信號S105n為"低電平",輸出晶體管105n為"斷開"。此時,電流 鏡電路10的輸出電壓Vo的壓擺率為"I/C"。這里,輸出電壓Vo的壓擺 率"I/C"小于輸出電壓Vout的壓擺率"i/CL"時,通過輸出晶體管105p 柵極-漏極間電容的反饋,輸出晶體管105p的漏極電壓Vout隨著輸出晶體 管105p的柵極電壓(即,電流鏡電路10的輸出電壓Vo)的變化而變化。 另外,因為輸出電壓Vo的壓擺率"I/C,,是固定的,所以輸出晶體管105p 的漏才及電壓Vout以固定速度變化。 〔效果〕
如上所述,可以使輸出電壓的變化不依賴于負(fù)載電容,輸出電壓以固定 速度變化。據(jù)此,可以實現(xiàn)高質(zhì)量的驅(qū)動。 (第2實施方式) 〔整體結(jié)構(gòu)〕
圖2示出了本發(fā)明第2實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)。該輸出驅(qū)動裝 置1在圖1示出的輸出驅(qū)動裝置1之外還包括電位生成電路30。另外,電 流鏡電路10包含電流源晶體管206、 207以代替電流源101、 102。其他結(jié) 構(gòu)與圖1相同。
電位生成電路30包含偏置電阻(恒流源)201、偏置電壓生成用晶體 管202、電流緩沖器203、 二進(jìn)制邏輯電路204、 205。偏置電阻201和偏置 電壓生成用晶體管202在第1電位與第2電位之間串聯(lián)連接。偏置電壓生成 用晶體管202的柵極與漏極互相連接。電流緩沖器203的一個輸入端子接收 偏置電壓生成用晶體管202的漏極電壓(偏置電壓VB),另一個輸入端子 與輸出端子互相連接。二進(jìn)制邏輯電路204、 205各自有一個電源輸入端子 接收電流緩沖器203的輸出(偏置電壓VB),另一個電源輸入端子接收第
2電位。二進(jìn)制邏輯電路204根據(jù)顯示數(shù)據(jù)對應(yīng)的控制信號S200,輸出"電 流緩沖器203的輸出"和"第2電位"之中的任意一個。二進(jìn)制邏輯電路 205根據(jù)二進(jìn)制邏輯電路204的輸出,輸出"電流緩沖器203的輸出"和"第 2電位"之中的任意一個。
電流鏡電路10中,電流源晶體管206連接于輸入晶體管103與第2電 位之間,其柵極接收二進(jìn)制邏輯電路204的輸出。電流源晶體管207連接于 輸入晶體管104與第2電位之間,其柵極接收二進(jìn)制邏輯電路205的輸出。 此外,在圖2中,二進(jìn)制邏輯電路204、 205各自將"電流緩沖器203 的輸出"作為一個電源接收,將"第2電位"作為另一個電源接收。但二進(jìn) 制邏輯電路204也可以將"第3電位"作為一個電源接收,將"第4電位" 作為另一個電源接收,其中,該"第3電位"用于使電流源晶體管206中流 過任意的恒定電流,該"第4電位"用于使電流源晶體管206中流過O以上 的任意電流。此外,第3電位高于第4電位。另外,二進(jìn)制邏輯電路205也 可以將"第5電位,,作為一個電源接收,將"第6電位,,作為另一個電源接 收,其中,該"第5電位"用于使電流源晶體管207中流過任意的恒定電流, 該"第6電位"用于使電流源晶體管207中流過O以上的任意電流。此外, 第5電位高于第6電位。
另外,第3電位可以等于第5電位,第4電位可以等于第6電位。而且, 由電流緩沖器203可以生成第3電位和第5電位,也可以生成第4電位和第 6電位。
〔操作〕
下面,對圖2示出的輸出驅(qū)動裝置1的操作進(jìn)行說明。 首先,當(dāng)控制信號S200從"偏置電壓VB"變?yōu)?第2電位"(即, 顯示數(shù)據(jù)從"高電平"變?yōu)?低電平")時,二進(jìn)制邏輯電路204的輸出為 "電流緩沖器的輸出(偏置電壓VB)" , 二進(jìn)制邏輯電路205的輸出為"第 2電位"。因此,電流4竟電路10中,在電流源晶體管206有電流流過,該 電流對應(yīng)于二進(jìn)制邏輯電路204的輸出(由偏置電壓VB確定的電流)。另一方面,流過電流源晶體管207的電流停止。在輸入晶體管103,有與電流 源晶體管206的電流具有相同電流值的電流流過,同時,在形成電流鏡結(jié)構(gòu) 的輸入晶體管104也有電流流過。由此,輸入晶體管104的漏極電壓Vo向 作為源極電壓的"第1電位"靠近,當(dāng)漏極電壓Vo接近于"第1電位,,時, 輸入晶體管104的電流停止。由于電流鏡電路10的輸出電壓Vo接近"第1 電位",所以在輸出電路20的輸出晶體管105p沒有電流流過。另夕卜,此時, 控制信號S105n為"高電平",輸出晶體管105n為"導(dǎo)通,,。因此,輸出 電路20的輸出電壓Vout接近"第2電位,,。
接著,當(dāng)控制信號S200從"第2電位"變?yōu)?偏置電壓VB,,(即, 顯示數(shù)據(jù)從"低電平"變?yōu)?高電平")時,二進(jìn)制邏輯電路204的輸出為 "第2電位",二進(jìn)制邏輯電路205的輸出為"電流緩沖器的輸出(偏置電 壓VB),,。在電流4竟電路10中,流過電流源晶體管206的電流停止,所以 流過輸入晶體管103、 104的電流也停止。另一方面,在電流源晶體管207 有電流流過,該電流對應(yīng)于二進(jìn)制邏輯電^各205的輸出(由偏置電壓VB確 定的電流)。另外,控制信號S105n為"低電平",輸出晶體管105n為"斷 開"。此時,電流鏡電路10的輸出電壓Vo的壓擺率為"I/C"。這里,輸 出電壓Vo的壓擺率"I/C,,小于輸出電壓Vout的壓擺率"i/CL"時,通過 輸出晶體管105p的柵極-漏極間電容的反饋,輸出晶體管105p的漏極電壓 Vout隨著輸出晶體管105p的柵極電壓(即,電流鏡電路10的輸出電壓Vo) 的變化而變化。另外,因為輸出電壓Vo的壓擺率"I/C"是固定的,所以輸 出晶體管105p的漏極電壓Vout以固定速度變化。 〔效果〕
如上所述,將"偏置電壓,,和"第2電位"作為電源提供給各二進(jìn)制邏 輯電路,根據(jù)各二進(jìn)制邏輯電路的輸出來控制電流源晶體管的驅(qū)動,從而可 以容易地實現(xiàn)電流導(dǎo)通/斷開控制。
(第3實施方式)
〔整體結(jié)構(gòu)〕
圖3示出了本發(fā)明第3實施方式的輸出驅(qū)動裝置1的結(jié)構(gòu)。該輸出驅(qū)動 裝置1的結(jié)構(gòu)與圖2示出的輸出驅(qū)動裝置l相同,但輸入晶體管103、 104 各自的"溝道寬度/溝道長度(W/L)"互不相同。輸入晶體管103的W/L 小于輸入晶體管104的W/L,輸入晶體管103的W/L與輸入晶體管104的
W/L的比例為"1: N"。 〔操作〕
下面使用圖3,對圖3示出的輸出驅(qū)動裝置1的操作進(jìn)行說明。 首先,當(dāng)顯示數(shù)據(jù)對應(yīng)的控制信號S200從"第2電位,,變?yōu)?偏置電 壓VB"時,二進(jìn)制邏輯電路204的輸出為"第2電位",二進(jìn)制邏輯電路 205的輸出為"電流緩沖器的輸出(偏置電壓VB)"。因此,與圖2示出 的輸出驅(qū)動裝置l相同,流過電流源晶體管206的電流停止,在電流源晶體 管207有電流流過,該電流對應(yīng)于二進(jìn)制邏輯電路205的輸出(由偏置電壓 VB確定的電流)。由此,輸入晶體管104的漏極電壓Vo向作為輸入晶體 管104的源極電位的"第2電位,,靠近,當(dāng)漏極電壓Vo接近于"第2電位" 時,流過電流源晶體管207的電流停止。此時,控制信號S105n為"低電平", 輸出晶體管105n為"斷開"。這里,由于電流鏡電路10的輸出電壓Vo接 近"第2電位",所以在輸出電路20的輸出晶體管105p有電流流過,輸出 電路20的輸出電壓(輸出晶體管105p的漏極電壓)Vout接近"第1電位"。 該輸出電壓Vout驅(qū)動負(fù)載電容CL。
接著,當(dāng)控制信號S200從"偏置電壓VB"變?yōu)?第2電位"時,二 進(jìn)制邏輯電路204的輸出為"電流緩沖器的輸出(偏置電壓VB) " , 二進(jìn) 制邏輯電路205的輸出為"第2電位"。因此,電流鏡電路10中,在電流 源晶體管206有電流流過,該電流對應(yīng)于二進(jìn)制邏輯電路204的輸出(由偏 置電壓VB確定的電流)。另一方面,流過電流源晶體管207的電流停止。 此時,若電流源晶體管206 、 207各自的電流驅(qū)動能力相同,則流過輸入晶 體管104的電流相當(dāng)于流過輸入晶體管103的電流的N倍,所以與圖2示 出的輸出驅(qū)動裝置相比,能夠使輸入晶體管104的漏極電壓Vo以N倍的速
度向"笫1電位"變動。當(dāng)輸入晶體管104的漏極電壓VO接近于"第1電
位"時,輸出晶體管105p停止,同時,流過輸入晶體管104的電流停止。 〔效果〕
如上所述,可以高速斷開輸出電路的輸出晶體管。
(第4實施方式) 〔整體結(jié)構(gòu)〕
圖4示出了本發(fā)明第4實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)。該輸出驅(qū)動裝 置1在圖2示出的輸出驅(qū)動裝置1之外還包括延遲電路401。延遲電路401 延遲二進(jìn)制邏輯電路205的輸出。輸出晶體管105n的柵極接收延遲電路401 的輸出以代替控制信號S105n。其他結(jié)構(gòu)與圖2相同。 〔操作〕
下面對圖4示出的輸出驅(qū)動裝置1的操作進(jìn)行說明。
首先,當(dāng)顯示數(shù)據(jù)對應(yīng)的控制信號S200從"第2電位"變?yōu)?偏置電 壓VB"時,二進(jìn)制邏輯電路204的輸出為"第2電位",二進(jìn)制邏輯電路 205的輸出為"電流緩沖器的輸出(偏置電壓VB)"。因此,與圖2示出 的輸出驅(qū)動裝置l相同,流過電流源晶體管206的電流停止,在電流源晶體 管207有電流流過,該電流對應(yīng)于二進(jìn)制邏輯電路205的輸出(由偏置電壓 VB確定的電流)。由此,輸入晶體管104的漏極電壓Vo向作為電流源晶 體管207的源極電位的"第2電位,,靠近,當(dāng)漏極電壓Vo接近于"第2電 位"時,流過電流源晶體管207的電流停止。由于電流鏡電路10的輸出電 壓Vo接近"第2電位",延遲電路401的輸出為"第2電位,,,所以電流 僅流過輸出電路20的輸出晶體管105p,而流過輸出晶體管105n的電流停 止。因此,輸出電路20的輸出電壓(輸出晶體管105p的漏極電壓)Vout 接近"第1電位"。該輸出電壓Vout驅(qū)動負(fù)載電容CL。
接著,當(dāng)控制信號S200從"偏置電壓VB"變?yōu)?第2電位"時,二 進(jìn)制邏輯電路204的輸出為"電流緩沖器的輸出(偏置電壓VB)" , 二進(jìn) 制邏輯電路205的輸出為"第2電位"。因此,電流鏡電路10中,在電流
源晶體管206有電流流過,該電流對應(yīng)于二進(jìn)制邏輯電路204的輸出(由偏 置電壓VB決定的電流)。另一方面,流過電流源晶體管207的電流停止。 此時,雖然輸入晶體管104的漏極電壓Vo向"第1電位"靠近,但是輸出 電路20的輸出晶體管105p不會立刻"斷開',。這里,如果在輸出晶體管 105p未斷開時輸出晶體管105n導(dǎo)通,則輸出晶體管105p、 105n之間流過 直通電流。但是,這里可以通過延遲電路401延遲輸出晶體管105n/人"斷 開"到"導(dǎo)通"的時間,所以能夠防止直通電流流過。 〔效果〕
如上所述,可以延遲輸出電路的輸出晶體管從"斷開"到"導(dǎo)通"的時 間,所以能夠防止直通電流。 (第5實施方式) 〔整體結(jié)構(gòu)〕
圖5示出了本發(fā)明第5實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)。該輸出驅(qū)動裝 置1在圖2示出的輸出電路20之外還包括電容501。電容501連接于輸出 晶體管105p的柵極與漏極之間。 〔操作〕
下面對圖5示出的輸出驅(qū)動裝置1的操作進(jìn)行說明。這里,將電容501 的電容值設(shè)為"Cf'。
首先,當(dāng)顯示數(shù)據(jù)對應(yīng)的控制信號S200從"偏置電壓VB"變?yōu)?第2 電位"時,二進(jìn)制邏輯電路204的輸出為"電流緩沖器的輸出(偏置電壓 VB) " , 二進(jìn)制邏輯電路205的輸出為"第2電位"。因此,電流鏡電路 10中,在電流源晶體管206有電流流過,該電流對應(yīng)于二進(jìn)制邏輯電路204 的輸出(由偏置電壓VB確定的電流)。另一方面,流過電流源晶體管207 的電流停止。在輸入晶體管103 ,有與電流源晶體管206的電流具有相同電 流值的電流流過,同時,在形成電流鏡結(jié)構(gòu)的輸入晶體管104也有電流流過。 由此,輸入晶體管104的漏極電壓Vo向作為源極電壓的"第1電位,,靠近, 當(dāng)漏極電壓Vo接近于"第1電位,,時,輸入晶體管104的電流停止。由于
電流鏡電路10的輸出電壓VO接近"第1電位,,,所以在輸出電路20的輸
出晶體管105p沒有電流流過。另外,此時,控制信號S105n為"高電平,,, 輸出晶體管105n為"導(dǎo)通"。因此,輸出電路20的輸出電壓Vout接近"第
2電位"。
接著,當(dāng)控制信號S200從"第2電位"變?yōu)?偏置電壓VB,,時,二 進(jìn)制邏輯電路204的輸出為"第2電位",二進(jìn)制邏輯電路205的輸出為"電 流緩沖器的輸出(偏置電壓VB)"。電流鏡電路10中,流過電流源晶體管 206的電流4f止,所以流過輸入晶體管103 、 104的電流也4f止。另 一 方面, 在電流源晶體管207有電流流過,該電流對應(yīng)于二進(jìn)制邏輯電路205的輸出 (由偏置電壓VB確定的電流)。另外,控制信號S105n為"低電平",輸 出晶體管105n為"斷開"。此時,電流鏡電路10的輸出電壓Vo的壓擺率 為"1/ (C+Cf)"。這里,輸出電壓Vo的壓擺率"1/ (C+Cf)"小于輸出 電壓Vout的壓擺率"i/CL"時,通過輸出晶體管105p的柵極-漏極間電容 的反饋,輸出晶體管105p的漏極電壓Vout隨著輸出晶體管105p的柵極電 壓(輸出電壓Vo)的變化而變化。另外,因為輸出電壓Vo的壓擺率"I/(C+Cf)" 是固定的,所以輸出晶體管105p的漏極電壓Vout以固定速度變化。 〔效果〕
如上所述,可以將壓擺率設(shè)為"l/(C+Cf)"。這里,雖然輸出晶體管 的柵極-漏極間電容"C,,具有電壓依賴性,但是可以將新設(shè)電容(="Cf')
的特性設(shè)置為不具有電壓依賴性,或具有任意的電壓依賴性。據(jù)此,能夠進(jìn) 行更適當(dāng)?shù)膲簲[率控制。
(第6實施方式) 〔整體結(jié)構(gòu)〕
圖6示出了本發(fā)明第6實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)。該輸出驅(qū)動裝 置1在圖1示出的電流鏡電路10之外還包括電流源601。電流源601可以 實現(xiàn)電流值的可變控制,根據(jù)顯示數(shù)據(jù)對應(yīng)的控制信號S601而導(dǎo)通/斷開。 另外,電流源601連接于輸入晶體管103的漏極與第2電位之間。與電流源
101相比,電流源601導(dǎo)通時所流過電流的電流值小。電流源101當(dāng)顯示數(shù) 據(jù)從"高電平"變?yōu)?低電平,,時"導(dǎo)通,,,經(jīng)過規(guī)定時間(足以使輸入晶
體管104的漏極電壓穩(wěn)定的時間)后"斷開"。
〔操作〕
下面對圖6示出的輸出驅(qū)動裝置1的操作進(jìn)行說明。
首先,當(dāng)顯示數(shù)據(jù)從"低電平"變?yōu)?高電平"時,電流源101、 601 從"導(dǎo)通"變?yōu)?斷開",電流源102從"斷開,,變?yōu)?導(dǎo)通,,。因此,流 過輸入晶體管103的電流停止,同時,流過形成電流鏡結(jié)構(gòu)的輸入晶體管 104的電流也停止。由此,電流源102將輸入晶體管104的漏極電壓Vo向 "第2電位"側(cè)拉動,漏極電壓Vo接近于"第2電位"。另外,此時,控 制信號S105n為"低電平",輸出晶體管105n為"斷開"。這里,由于電 流鏡電路10的輸出電壓Vo接近"第2電位",所以在輸出電路20的輸出 晶體管105p有電流流過,輸出電路20的輸出電壓(輸出晶體管105p的漏 極電壓)Vout接近"第1電位"。
接著,當(dāng)顯示數(shù)據(jù)從"高電平',變?yōu)?低電平,,時,電流源101、 102、 601接收控制信號SlOl、 S102、 S601,電流源101、 601從"斷開,,變?yōu)?導(dǎo) 通",電流源102從"導(dǎo)通',變?yōu)?斷開"。因此,在輸入晶體管103、 104 均有電流流過。此時,輸入晶體管104的漏極電壓Vo向作為源極電壓的"第 1電位,'靠近,當(dāng)漏極電壓Vo接近于"第1電位"時,流過輸入晶體管104 的電流停止。另外,控制信號S105n為"高電平",輸出晶體管105n為"導(dǎo) 通,,。這里,由于電流鏡電路10的輸出電壓Vout接近"第1電位",所以 在輸出電路20的輸出晶體管105p沒有電流流過,輸出電路20的輸出電壓 Vout接近"第2電位"。另一方面,為了防止電流繼續(xù)流過輸入晶體管103, 輸入晶體管104的漏極電壓Vo接近"第1電位"并穩(wěn)定后,電流源101根 據(jù)控制信號S101停止。此時,電流源601仍然流過電流,所以輸入晶體管 104的漏極電壓Vo止于"第1電位,,附近。
〔效果〕
如上所述,輸入晶體管103的漏極連接電流源601,該電流源601比電 流源101的電流值少,從而可以減少來自電流源101的直通電流,構(gòu)成低功 率的輸出驅(qū)動裝置。
(第7實施方式)
〔整體結(jié)構(gòu)〕
圖7示出了本發(fā)明第7實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)。該輸出驅(qū)動裝 置1在圖1示出的輸出電路20之外還包括電流源701和晶體管702。電流 源701可以實現(xiàn)電流值的可變控制,根據(jù)顯示數(shù)據(jù)對應(yīng)的控制信號S701而 導(dǎo)通/斷開。晶體管702的源極與輸出晶體管105p的柵才及連接,漏極與電流 源701連接,柵極與輸出晶體管105p的漏極連接。 〔操作〕
下面對圖7示出的輸出驅(qū)動裝置1的操作進(jìn)行說明。這里,將電流源 701導(dǎo)通時電流源701的電流設(shè)為"Is"。
首先,當(dāng)顯示數(shù)據(jù)從"高電平"變?yōu)?低電平"時,電流源101從"斷 開"變?yōu)?導(dǎo)通",電流源102、 701從"導(dǎo)通"變?yōu)?斷開',。因此,在 輸入晶體管103有電流流過,同時,在形成電流鏡結(jié)構(gòu)的輸入晶體管104也 有電流流過。由此,輸入晶體管104的漏極電壓Vo向作為源極電位的"第 1電位"靠近,當(dāng)漏極電壓Vo接近于"第1電位"時,流過輸入晶體管104 的電流停止。另外,此時,控制信號S105n為"高電平",輸出晶體管105n 為"導(dǎo)通"。這里,由于電流鏡電路10的輸出電壓Vo接近"第1電位", 所以在輸出電路20的輸出晶體管105p沒有電流流過。因此,輸出電路20 的輸出電壓(輸出晶體管105p的漏極電壓)Vout接近"第2電位"。
接著,當(dāng)顯示數(shù)據(jù)從"低電平"變?yōu)?高電平"時,電流源101從"導(dǎo) 通',變?yōu)?斷開,,,電流源102、 701從"斷開"變?yōu)?導(dǎo)通"。因此,流 過輸入晶體管103、 104的電流停止。另一方面,控制信號S105n為M氐電 平,,,輸出晶體管105n為"斷開"。此時,電流鏡電路10的輸出電壓Vo 的壓擺率為"(I+Is) /C"。然后,根據(jù)晶體管702的源極電壓(電流鏡電
路IO的輸出電壓Vo)與柵極電壓(輸出電路20的輸出電壓Vout)的關(guān)系, 晶體管702的導(dǎo)通條件不成立時(即,晶體管702為"斷開"時),輸出電 壓Vo的壓擺率為"I/C"。這里,負(fù)載電容CL小且輸出電路20的輸出電 壓Vout變化快時,相比負(fù)載電容CL大的情況,由于電流^;電if各10的輸出
電壓Vo的壓擺率在短時間內(nèi)減小,所以可以抑制輸出負(fù)載依賴性。另外, 輸出電壓Vo的壓擺率"I/C',小于輸出電壓Vout的壓擺率"i/CL"時,通 過輸出晶體管105p的柵極-漏極間電容的反饋,輸出晶體管105p的漏極電 壓Vout隨著輸出晶體管105p的柵極電壓的變化(輸出電壓Vo)而變化。 另外,因為輸出電壓Vo的壓擺率"I/C"是固定的,所以輸出晶體管105p 的漏才及電壓Vout以固定速度變化。 〔效果〕
如上所述,負(fù)載電容小且輸出電路的輸出電壓變化快時,相比負(fù)載電容 大的情況,由于電流鏡電路的輸出電壓的壓擺率在短時間內(nèi)減小,所以可以 抑制輸出負(fù)載依賴性。
(第8實施方式)
〔整體結(jié)構(gòu)〕
圖8示出了本發(fā)明第8實施方式的輸出驅(qū)動裝置的結(jié)構(gòu)。該輸出驅(qū)動裝 置1的結(jié)構(gòu)與圖2示出的輸出驅(qū)動裝置l相同,但輸出電路20的連接關(guān)系 不同。輸出晶體管105p的柵極接收控制信號S105p,以代替電流鏡電路IO 的輸出電壓Vo。輸出晶體管105n的4冊極接收電流鏡電路10的輸出電壓Vo, 以代替控制信號S105p。 〔操作〕
下面對圖8示出的輸出驅(qū)動裝置1的操作進(jìn)行說明。這里,將電流源晶 體管207導(dǎo)通時流過電流源晶體管207的電流設(shè)為"I",將輸出電^各20的 輸出晶體管105n的柵極-漏極間電容設(shè)為"C",將輸出電路20的輸出晶 體管105n的電流驅(qū)動能力設(shè)為"i,,,將顯示裝置的負(fù)載電容設(shè)為"CL"。
首先,當(dāng)控制信號S200從"第2電位"變?yōu)?偏置電壓VB"(即,
顯示數(shù)據(jù)從"低電平"變?yōu)?高電平")時,二進(jìn)制邏輯電路204的輸出為
"第2電位",二進(jìn)制邏輯電路205的輸出為"偏置電壓VB"。由此,流 過電流源晶體管206的電流停止,所以流過輸入晶體管103 、 104的電流也 停止。另一方面,在電流源晶體管207有電流流過,該電流對應(yīng)于二進(jìn)制邏 輯電路205的輸出(由偏置電壓VB確定的電流)。由此,電流源晶體管207 的漏極電壓Vo向作為源極電壓的"第2電位"靠近,當(dāng)漏極電壓Vo接近 于"第2電位,,時,流過電流源晶體管207的電流停止。另外,此時,控制 信號S105p為"低電平',,輸出晶體管105p為"導(dǎo)通"。這里,由于電流 鏡電路10的輸出電壓Vo接近"第2電位",所以在輸出電路20的輸出晶 體管105n沒有電流流過,輸出電路20的輸出電壓(輸出晶體管105n的漏 極電壓)Vout接近"第1電位,,。
接著,當(dāng)控制信號S200從"偏置電壓VB,,變?yōu)?第2電位"(即, 顯示數(shù)據(jù)從"高電平,,變?yōu)?低電平,,)時,二進(jìn)制邏輯電路204的輸出為 "偏置電壓VB" , 二進(jìn)制邏輯電^各205的輸出為"第2電位',。由此,流 過電流源晶體管207的電流停止。另一方面,在電流源晶體管206有電流流 過,該電流對應(yīng)于二進(jìn)制邏輯電路204的輸出(由偏置電壓VB確定的電流), 所以在輸入晶體管103,有與電流源晶體管206的電流具有相同電流值的電 流流過,同時,在形成電流鏡結(jié)構(gòu)的輸入晶體管104也有電流流過。另外, 控制信號S105p為"高電平,,,輸出晶體管105p為"斷開"。此時,電流 鏡電路10的輸出電壓Vo的壓擺率為"I/C"。這里,輸出電壓Vo的壓擺 率"I/C,,小于輸出電壓Vout的壓擺率"i/CL,,時,通過輸出晶體管105n 的柵極-漏極間電容的反饋,輸出晶體管105n的漏極電壓Vout隨著輸出晶 體管105n的柵極電壓(輸出電壓Vo)的變化而變化。另外,因為輸出電壓 Vo的壓擺率"I/C,,是固定的,所以輸出晶體管105n的漏極電壓Vout以固 定速度變化。
如上所述,不僅在將電流鏡電路的輸出電壓提供給輸出電路的P溝道晶
體管時,而且在提供給輸出電路的N溝道晶體管時,輸出電路的輸出電壓 的變化也不依賴于負(fù)載電容。據(jù)此,可以實現(xiàn)高質(zhì)量的驅(qū)動。
(第9實施方式)
〔整體結(jié)構(gòu)〕
圖9示出了本發(fā)明第9實施方式的顯示裝置的結(jié)構(gòu)。該顯示裝置包括 多個輸出驅(qū)動IC2、顯示面板3。每個輸出驅(qū)動1C2內(nèi)置有多個圖1~圖8 示出的輸出驅(qū)動裝置1,并具有與內(nèi)置的輸出驅(qū)動裝置1相同數(shù)量的輸出端 子。各輸出驅(qū)動IC2被安裝于顯示面板3時,這些輸出端子與顯示面板3連 接。
〔操作〕
下面對圖9示出的顯示裝置的操作進(jìn)行說明。輸出驅(qū)動IC的輸出端子 被布線于顯示面板3的各像素,所以布線之間距離短,會產(chǎn)生線間電容耦合。 另外,相鄰的輸出端子各自根據(jù)對應(yīng)的輸出驅(qū)動裝置l提供的顯示數(shù)據(jù)執(zhí)行 操作,因此相鄰端子間電容的影響會不同。例如,某個輸出端子及其相鄰的 輸出端子均向同一方向變化時(兩者都從"高電平,,向"低電平"變化時), 各輸出端子的負(fù)載電容相對減少;向相反方向變化時(某個輸出端子從"高 電平"向"低電平"變化,與其相鄰的輸出端子從"低電平"向"高電平" 變化時),各輸出端子的負(fù)載電容相對增加。另外, 一個輸出端子的兩側(cè)各 有一個輸出端子,所以相鄰端子造成的影響變?yōu)?倍(即,容性負(fù)載的減少 /增加有時為2倍)。為了得到高質(zhì)量的顯示,需要使輸出波形不隨這種負(fù) 載條件的變化而變化。因此,利用圖1~圖8示出的輸出驅(qū)動裝置1,可以 實現(xiàn)負(fù)載依賴性小的驅(qū)動。 〔效果〕
如上所述,由于可以實現(xiàn)負(fù)載依賴性小的驅(qū)動,所以能夠?qū)崿F(xiàn)無論顯示 數(shù)據(jù)的布線負(fù)載耦合電容的大小如何、輸出波形都很穩(wěn)定的驅(qū)動,從而可以 實現(xiàn)能顯示高質(zhì)量圖像的顯示裝置。
本發(fā)明的輸出驅(qū)動裝置及顯示裝置涉及容性負(fù)載驅(qū)動裝置,特別對等離
子顯示面板(PDP, Plasma Display Panel)等顯示用驅(qū)動器等是有用的。另 夕卜,可以作為使用高耐壓工藝的液晶面板用驅(qū)動器等來應(yīng)用。
權(quán)利要求
1、一種輸出驅(qū)動裝置,其特征在于,該裝置包括第1電流源和第2電流源,根據(jù)顯示數(shù)據(jù)而導(dǎo)通on或斷開off;第1輸入晶體管,具有源極、漏極和柵極,其源極與第1電位連接,其漏極通過所述第1電流源與第2電位連接,且所述漏極與所述柵極互相連接;第2輸入晶體管,具有源極、漏極和柵極,其源極與所述第1電位連接,其漏極通過所述第2電流源與所述第2電位連接,其柵極接收所述第1輸入晶體管的柵極電壓;第1輸出晶體管,具有源極、漏極和柵極,其源極與所述第1電位連接,其柵極接收所述第2輸入晶體管的漏極電壓;第2輸出晶體管,具有源極、漏極和柵極,其源極與所述第2電位連接,其漏極與所述第1輸出晶體管的漏極連接,其柵極接收所述顯示數(shù)據(jù)對應(yīng)的控制信號。
2、 根據(jù)權(quán)利要求1所述的輸出驅(qū)動裝置,其特征在于, 所述顯示數(shù)據(jù)具有第1狀態(tài)和第2狀態(tài);所述顯示數(shù)據(jù)為第1狀態(tài)時,所述第1電流源導(dǎo)通,所述第2電流源斷開, 所述第2輸出晶體管導(dǎo)通;所述顯示數(shù)據(jù)為第2狀態(tài)時,所述第1電流源斷開,所述第2電流源導(dǎo)通, 所述第2輸出晶體管斷開。
3、 根據(jù)權(quán)利要求1所述的輸出驅(qū)動裝置,其特征在于,所述第1電流源為具有源極、漏極和柵極的第1電流源晶體管,其源極與 所述第2電位連接,其漏極與所述第1輸入晶體管的漏極連接,其柵極接收任 意的恒定電壓;所述第2電流源為具有源極、漏極和柵極的第2電流源晶體管,其源極與 所述第2電位連接,其漏極與所述第2輸入晶體管的漏極連接,其柵極接收任 意的恒定電壓。
4、 根據(jù)權(quán)利要求3所述的輸出驅(qū)動裝置,其特征在于,該裝置包括第1 二進(jìn)制邏輯電路,將第3電位作為一個電源接收,同時,將第4電位 作為另一個電源接收,根據(jù)所述顯示數(shù)據(jù)對應(yīng)的第1控制信號輸出第3電位或 者第4電位之中的任何一個,其中,所述第3電位用于使所述第1電流源晶體管中流過任意的恒定電流,所述第4電位用于使該第1電流源晶體管中流過0 以上的^f壬意電流;第2二進(jìn)制邏輯電路,將第5電位作為一個電源接收,同時,將第6電位 作為另一個電源接收,根據(jù)所述顯示數(shù)據(jù)對應(yīng)的第2控制信號輸出第5電位或 者第6電位,其中,所述第5電位用于使所述第2電流源晶體管中流過^f壬意的 恒定電流,所述第6電位用于使該第2電流源晶體管中流過0以上的《壬意電流;其中,所述第1電流源晶體管的柵極接收所述第1二進(jìn)制邏輯電路的輸出; 所述第2電流源晶體管的柵極接收所述第2二進(jìn)制邏輯電路的輸出; 所述第3電位高于所述第4電位; 所述第5電位高于所述第6電位。
5、 根據(jù)權(quán)利要求4所述的輸出驅(qū)動裝置,其特征在于, 所述第3電位和所述第5電位互為同電位;所述第4電位和所述第6電位互為同電位。
6、 才艮據(jù)權(quán)利要求4所述的輸出驅(qū)動裝置,其特征在于,該裝置進(jìn)一步包括 恒流源;偏置電壓生成用晶體管,具有源極、漏極和柵極,其源極與所述第2電位 連接,其漏極通過所述恒流源與所述第1電位連接,且所述漏極與所述對冊極互 相連接;電流緩沖器電路,用于放大所述偏置電壓生成用晶體管的柵極電壓,將放 大的片冊極電壓作為所述第3電位和所述第5電位輸出。
7、 根據(jù)權(quán)利要求4所述的輸出驅(qū)動裝置,其特征在于,該裝置進(jìn)一步包括 恒流源; 偏置電壓生成用晶體管,具有源極、漏極和柵極,其源極與所述第2電位 連接,其漏極通過所述恒流源與所述第1電位連接,且所述漏極與所述4冊極互相連接;電流緩沖器電路,用于放大所述偏置電壓生成用晶體管的柵極電壓,將放大的柵極電壓作為所述第4電位和所述第6電位輸出。
8、 根據(jù)權(quán)利要求4所述的輸出驅(qū)動裝置,其特征在于,所述第1控制信號和所述第2控制信號具有第1狀態(tài)和第2狀態(tài);所述第1二進(jìn)制邏輯電路,當(dāng)所述第1控制信號為第1狀態(tài)時,輸出所述第4電位,當(dāng)所述第l控制信號為第2狀態(tài)時,輸出所述第3電位;所述第2二進(jìn)制邏輯電路,當(dāng)所述第2控制信號為第1狀態(tài)時,輸出所述第6電位,當(dāng)所述第2控制信號為第2狀態(tài)時,輸出所述第5電位。
9、 根據(jù)權(quán)利要求1所述的輸出驅(qū)動裝置,其特征在于,所述第1輸入晶體管的溝道寬度/溝道長度小于所述第2輸入晶體管的溝道 寬度/溝道長度。
10、 根據(jù)權(quán)利要求8所述的輸出驅(qū)動裝置,其特征在于, 該裝置進(jìn)一步包括延遲電路,用于延遲所述第l二進(jìn)制邏輯電路的輸出; 所述第2二進(jìn)制邏輯電路,將所述第1二進(jìn)制邏輯電路的輸出作為所述第2控制信號接收,當(dāng)所述第1二進(jìn)制邏輯電路的輸出為所述第4電位時,輸出 所述第5電位,當(dāng)所述第1二進(jìn)制邏輯電路的輸出為所述第3電位時,輸出所 述第6電位;所述第2輸出晶體管,其柵極將所述延遲電路的輸出作為所述控制信號接 收,當(dāng)所述延遲電路的輸出為所述第3電位時導(dǎo)通,當(dāng)所述延遲電路的輸出為 所述笫4電位時斷開。
11、 根據(jù)權(quán)利要求1所述的輸出驅(qū)動裝置,其特征在于,該裝置進(jìn)一步包括電容,連接于所述第1輸出晶體管的柵極與漏極之間。
12、 根據(jù)權(quán)利要求2所述的輸出驅(qū)動裝置,其特征在于, 該裝置進(jìn)一步包括第3電流源,連接于所述第1輸入晶體管的漏;改與所述 第2電位之間,且,根據(jù)所述顯示數(shù)據(jù)而導(dǎo)通或斷開,并提供電流值小于所述 第1電流源的電流;所述第3電流源,當(dāng)所述顯示數(shù)據(jù)為第1狀態(tài)時導(dǎo)通,當(dāng)所述顯示^t據(jù)為第2狀態(tài)時斷開;所述第1電流源,當(dāng)所述顯示數(shù)據(jù)從第2狀態(tài)變?yōu)榈?狀態(tài)時導(dǎo)通,在經(jīng) 過使所述第2輸入晶體管的漏極電壓穩(wěn)定所需要的規(guī)定時間后斷開。13、 根據(jù)權(quán)利要求1所述的輸出驅(qū)動裝置,其特征在于,該裝置進(jìn)一步包括第4電流源,才艮據(jù)所述顯示數(shù)據(jù)而導(dǎo)通或斷開;晶體管,具有源極、漏極和柵極,其源極與所述第l輸出晶體管的^^冊極連 接,其漏極通過所述第4電流源與所述第2電位連接,其柵極與所述第1輸出 晶體管的漏極連接。14、 一種輸出驅(qū)動裝置,其特征在于,該裝置包括第1電流源和第2電流源,根據(jù)顯示數(shù)據(jù)而導(dǎo)通或斷開;第l輸入晶體管,具有源極、漏極和柵極,其源極與第1電位連^:,其 漏極通過所述第1電流源與第2電位連4妄,且所述漏才及與所述柵極互相連接;第2輸入晶體管,具有源極、漏極和柵極,其源極與所述第1電位連接, 其漏極通過所述第2電流源與所述第2電位連接,其柵極接收所述第1輸入 晶體管的柵極電壓;第1輸出晶體管,具有源極、漏極和柵極,其源極與所述第1電位連接, 其柵極接收所述顯示數(shù)據(jù)對應(yīng)的控制信號;第2輸出晶體管,具有源極、漏極和柵極,其源極與所述第2電位連接, 其漏極與所述第1輸出晶體管的漏極連接,其柵極接收所述第2輸入晶體管 的漏極電壓。15、 一種顯示裝置,其特征在于,該裝置包括 多個輸出驅(qū)動裝置,用于根據(jù)顯示數(shù)據(jù)進(jìn)行驅(qū)動; 顯示面板,用于接收所述多個輸出驅(qū)動裝置的輸出;其中,所述多個輸出驅(qū)動裝置分別包括第1電流源和第2電流源,根據(jù)所述顯示數(shù)據(jù)而導(dǎo)通或斷開;第l輸入晶體管,具有源極、漏極和柵極,其源極與第1電位連4妾,其 漏極通過所述第l電流源與第2電位連接,且所述漏極與所述柵極互相連接;第2輸入晶體管,具有源極、漏極和柵極,其源極與所述第l電位連接, 其漏極通過所述第2電流源與所述第2電位連接,其柵極接收所述第1輸入 晶體管的柵極電壓;第1輸出晶體管,具有源極、漏極和柵極,其源極與所述第1電位連接, 其柵極接收所述第2輸入晶體管的漏極電壓;第2輸出晶體管,具有源極、漏極和柵極,其源極與所述第2電位連接, 其漏極與所述第l輸出晶體管的漏極連接,其柵極接收所述顯示數(shù)據(jù)對應(yīng)的 控制信號。
全文摘要
本發(fā)明欲抑制由于周圍輸出端子的狀況造成的上升/下降時間的變化。當(dāng)電流源(101)為“斷開”、電流源(102)為“導(dǎo)通”時,流過電流鏡結(jié)構(gòu)的輸入晶體管(103、104)的電流停止。因此,在輸出晶體管(105p)的柵極電壓接近“第2電位”之前,輸出晶體管(105p)的柵極與電流源(102)之間流過恒定電流。由輸出晶體管(105p)的電流驅(qū)動能力“i”與負(fù)載電容“CL”規(guī)定的電壓(Vout)的壓擺率“i/CL”大于由恒定電流“I”與輸出晶體管(105p)的柵極-漏極間電容“C”規(guī)定的電壓(Vo)的壓擺率“I/C”時,輸出晶體管(105p)的漏極電壓(Vout)隨著柵極電壓(Vo)的變化(壓擺率“I/C”)而變化。
文檔編號G09G3/28GK101114421SQ20071013633
公開日2008年1月30日 申請日期2007年7月24日 優(yōu)先權(quán)日2006年7月26日
發(fā)明者大森哲郎, 末永純一, 清家守 申請人:松下電器產(chǎn)業(yè)株式會社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1