專利名稱:加速器聯(lián)鎖處理裝置的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種加速器聯(lián)鎖處理裝置,屬于醫(yī)療器械領(lǐng)域。
背景技術(shù):
現(xiàn)有的醫(yī)用加速器的聯(lián)鎖處理技術(shù)為傳感器產(chǎn)生信號后,經(jīng)電平轉(zhuǎn)換直接傳輸給控制 電路,由控制電路判斷后處理。存在的問題是當(dāng)產(chǎn)生的聯(lián)鎖信號是脈沖式的,控制電路有 可能采集不到產(chǎn)生漏檢,不能產(chǎn)生正確的判斷,不能保護(hù)患者、操作者和設(shè)備,安全性差。
實(shí)用新型內(nèi)容
本實(shí)用新型的目的在于提供一種改進(jìn)的加速器聯(lián)鎖處理裝置,安全可靠。 本實(shí)用新型所述的加速器聯(lián)鎖處理裝置,包括計算機(jī)和設(shè)置在計算機(jī)輸出端的執(zhí)行單
元,設(shè)置聯(lián)鎖信號檢測電路和鎖存電路,聯(lián)鎖信號檢測電路的輸出端連接鎖存電路的輸入
端,鎖存電路的輸出端連接計算機(jī)的輸入端。
聯(lián)鎖信號檢測電路連接設(shè)置在各個位置的檢測單元,由檢測單元的信號判斷聯(lián)鎖狀
態(tài),并由鎖存電路鎖存聯(lián)鎖狀態(tài),送入計算機(jī),計算機(jī)輸出控制信號,執(zhí)行單元切斷高壓,
加速器停止出束。
聯(lián)鎖信號檢測電路和鎖存電路之間可通過邏輯芯片連接,并且設(shè)置復(fù)位信號輸入端。 聯(lián)鎖信號檢測電路包括電阻RN1A、 RN2A、 RN4A、電容Cl、 二極管CR1和光電隔 離器U1A,檢測單元的輸出端通過電阻RN1A連接光電隔離器U1A的輸入端的2腳,光電隔 離器U1A的輸入端的2腳通過電阻RN2A連接+24V電源,光電隔離器U1A的輸入端的1腳 和2腳之間連接并聯(lián)有電容Cl和二極管CR1,光電隔離器U1A的輸出端的一端通過電阻 RN4A連接+5V電源,另一端連接邏輯芯片。
其中的檢測單元、計算機(jī)和執(zhí)行單元為普通現(xiàn)有技術(shù)。
本實(shí)用新型加速器聯(lián)鎖處理裝置,通過設(shè)置聯(lián)鎖信號檢測電路和鎖存電路,聯(lián)鎖信號 檢測電路連接設(shè)置在各個位置的檢測單元,由檢測單元的信號判斷聯(lián)鎖狀態(tài),并由鎖存電 路鎖存聯(lián)鎖狀態(tài),送入計算機(jī),計算機(jī)實(shí)時檢測鎖存器判斷聯(lián)鎖狀態(tài)。當(dāng)聯(lián)鎖產(chǎn)生時,計 算機(jī)發(fā)出指令,停止執(zhí)行機(jī)構(gòu)執(zhí)行,保護(hù)功能啟用,同時在計算機(jī)屏幕顯示,告知用戶,提高了加速器的安全性和穩(wěn)定性。
圖l、本實(shí)用新型實(shí)施例的原理方框圖。
圖2、本實(shí)用新型實(shí)施例中的鎖存電路示意圖。
圖3、鎖存電路原理圖。
圖l-3為本實(shí)用新型的最佳施例,圖中RN1A-RN5A、電阻 Cl、 C2、電容 CR1、 二極管 Dl、發(fā)光二極管 U1A、光電隔離器 U2A、邏輯芯片 U3A、鎖存器。
具體實(shí)施方式
下面結(jié)合實(shí)施例附圖對本實(shí)用新型進(jìn)一步說明。
如圖1所示,設(shè)置聯(lián)鎖信號檢測電路和鎖存電路,聯(lián)鎖信號檢測電路的輸出端連接鎖 存電路的輸入端,鎖存電路的輸出端連接計算機(jī)的輸入端,執(zhí)行單元設(shè)置在計算機(jī)的輸出 端。
分別位于不同位置的多路(如21路)的檢測單元聯(lián)鎖傳輸?shù)铰?lián)鎖信號檢測電路后, 每一路聯(lián)鎖信號分別傳送到相應(yīng)的鎖存電路,聯(lián)鎖信號在鎖存電路中鎖存,減少漏檢的情 況。計算機(jī)判根據(jù)鎖存器輸出的信號斷有無聯(lián)鎖,當(dāng)有聯(lián)鎖時切斷高壓,加速器停止出束, 并在顯示器上顯示相應(yīng)的聯(lián)鎖代碼。
如圖2所示,聯(lián)鎖信號通過邏輯芯片輸入鎖存電路,復(fù)位信號在聯(lián)鎖狀態(tài)清除后輸出, 對鎖存電路進(jìn)行復(fù)位,清除鎖存器內(nèi)鎖存的聯(lián)鎖狀態(tài)。此復(fù)位信號只有在操作人員進(jìn)行操 作后計算機(jī)發(fā)出,不能自行復(fù)位,更好的完成保護(hù)功能。
如圖3所示,檢測單元的輸出端通過電阻RN1A連接光電隔離器U1A的輸入端的2腳。 光電隔離器U1A的輸入端的2腳通過電阻RN2A連接+24V電源,光電隔離器U1A的輸入端 的1腳和2腳之間連接并聯(lián)有電容Cl和二極管CR1,光電隔離器U1A的輸出端的一端通過 電阻RN4A連接+5V電源,另一端連接邏輯芯片。
邏輯芯片U2A的2腳連接復(fù)位信號,還通過電阻RN3A連接+5V電源,邏輯芯片U2A 的輸出端連接鎖存器U3A的3腳。
鎖存電路主要有鎖存器U3A構(gòu)成,鎖存器U3A的1腳連接復(fù)位信號,3腳和LGND之間 連接電容C2, 2腳、4腳連接+5V電源,5腳作為輸出連接計算機(jī),6腳和4腳之間連接了 一個串聯(lián)的電阻RN5A和發(fā)光二極管Dl
工作原理及過程
本實(shí)用新型的鎖存電路原理圖,當(dāng)加速器開機(jī)時聯(lián)鎖復(fù)位,復(fù)位信號輸出一定脈沖寬度的低電平脈沖,鎖存器U3A的CD端低電平清零,鎖存器使U3A的5腳Q二0,鎖存器U3A 的6腳AH1,發(fā)光二極管D1熄滅,鎖存器U3A的5腳輸入計算機(jī),9=0時計算機(jī)檢測判 斷沒有聯(lián)鎖狀態(tài)。
正常沒有聯(lián)鎖時聯(lián)鎖檢測信號輸入-12VDC,此信號使光電隔離器U1A輸入端導(dǎo)通,則 光電隔離器U1A的輸出端導(dǎo)通,l腳為低電平。正常狀態(tài)時復(fù)位信號為高電平(清除聯(lián)鎖 時輸出低電平)2腳為高電平,則輸出為低電平。
當(dāng)出現(xiàn)聯(lián)瑣時,-12VDC被切斷,聯(lián)鎖檢測信號輸出0VDC,使光電隔離器U1A截止, 則光電隔離器U1A的16腳也截止,1腳為高電平,邏輯芯片U2A的3腳由低電平跳變?yōu)楦?電平。由于鎖存器U3A的CLK端有一個上跳沿,將使鎖存器U3A的5腳Q=D (2腳),即Q=l , /Q=0,發(fā)光二極管Dl變亮。此時聯(lián)鎖被鎖存,只有再通過復(fù)位才能清除聯(lián)鎖狀態(tài),從而 保證不會漏檢聯(lián)鎖。
當(dāng)聯(lián)鎖被清除后,計算機(jī)輸出復(fù)位信號為低電平。鎖存器U3A的CD端低電平清零, 使鎖存器U3A的5腳Q=0, 6腳/Q-l,發(fā)光二極管D1熄滅。
權(quán)利要求1、一種加速器聯(lián)鎖處理裝置,包括計算機(jī)和設(shè)置在計算機(jī)輸出端的執(zhí)行單元,其特征在于設(shè)置聯(lián)鎖信號檢測電路和鎖存電路,聯(lián)鎖信號檢測電路的輸出端連接鎖存電路的輸入端,鎖存電路的輸出端連接計算機(jī)的輸入端。
2、 根據(jù)權(quán)利要求1所述的加速器聯(lián)鎖處理裝置,其特征在于聯(lián)鎖信號檢測電路和鎖 存電路之間通過邏輯芯片連接,并且設(shè)置復(fù)位信號輸入端。
3、 根據(jù)權(quán)利要求1或2所述的加速器聯(lián)鎖處理裝置,其特征在于聯(lián)鎖信號檢測電路 包括電阻RN1A、 RN2A、 RN4A、電容Cl、 二極管CR1和光電隔離器U1A,檢測單元的 輸出端通過電阻RN1A連接光電隔離器U1A的輸入端的2腳,光電隔離器U1A的輸入端的2 腳通過電阻RN2A連接+24V電源,光電隔離器U1A的輸入端的1腳和2腳之間連接并聯(lián)有 電容C1和二極管CR1,光電隔離器U1A的輸出端的一端通過電阻RN4A連接+5V電源,另 一端連接邏輯芯片。
專利摘要本實(shí)用新型涉及一種加速器聯(lián)鎖處理裝置,屬于醫(yī)療器械領(lǐng)域,包括計算機(jī)和設(shè)置在計算機(jī)輸出端的執(zhí)行單元,增設(shè)聯(lián)鎖信號檢測電路和鎖存電路,聯(lián)鎖信號檢測電路的輸出端連接鎖存電路的輸入端,鎖存電路的輸出端連接計算機(jī)的輸入端。聯(lián)鎖信號檢測電路連接設(shè)置在各個位置的檢測單元,由檢測單元的信號判斷聯(lián)鎖狀態(tài),并由鎖存電路鎖存聯(lián)鎖狀態(tài),送入計算機(jī),計算機(jī)實(shí)時檢測鎖存器判斷聯(lián)鎖狀態(tài)。當(dāng)聯(lián)鎖產(chǎn)生時,計算機(jī)發(fā)出指令,停止執(zhí)行機(jī)構(gòu)執(zhí)行,保護(hù)功能啟用,同時在計算機(jī)屏幕顯示,告知用戶,提高了加速器的安全性和穩(wěn)定性。
文檔編號A61N5/10GK201223646SQ20082002486
公開日2009年4月22日 申請日期2008年7月1日 優(yōu)先權(quán)日2008年7月1日
發(fā)明者馬宗國 申請人:山東新華醫(yī)療器械股份有限公司