1.一種芯片內(nèi)部邏輯驗證系統(tǒng),其特征在于,包括:用于根據(jù)控制指令向被測芯片發(fā)送控制信號并接收被測芯片的反饋信號的主控模塊、用于在被測芯片與主控模塊之間進行電平轉(zhuǎn)換的電平轉(zhuǎn)換模塊、至少一個用于連接被測芯片的I/O模塊;其中所述I/O模塊通過電平轉(zhuǎn)換模塊連接所述主控模塊。
2.根據(jù)權(quán)利要求1所述的芯片內(nèi)部邏輯驗證系統(tǒng),其特征在于,所述I/O模塊包括防插反電路,所述防插反電路包括單片機(U1)、第一三極管(Q1)、第二三極管(Q2)、指示燈(D1);其中單片機的第一I/O端口通過電阻(R4)連接第一三極管(Q1)的基極,且第二I/O端口通過電阻(R1)連接指示燈(D1),第三I/O端口通過連接上拉電阻(R2),并連接第二三極管(Q2)的集電極;其中第一三極管(Q1)的發(fā)射極連接芯片內(nèi)部邏輯驗證系統(tǒng)的電源開關(guān)(S1),并連接并聯(lián)的電容(C1)和電容(C2);且第一三極管(Q1)的集電極通過并聯(lián)的電容(C4)和電容(C5)連接被測芯片工作電源(VCC);其中第二三極管(Q2)的發(fā)射極和基極之間通過電阻(R3)連接。
3.根據(jù)權(quán)利要求1所述的芯片內(nèi)部邏輯驗證系統(tǒng),其特征在于,所述主控模塊包括主微處理器和輔助微處理器;所述主微處理器為ARM9K60處理器;所述輔助微處理器為CPLD EPM1270芯片;其中主微處理器和輔助微處理器之間通過總線接口通信,主微處理器用于完成電平匹配與通信,并接收到的控制指令進行解析并相應發(fā)送控制信號以控制輔助微處理器工作,并接收輔助微處理器的反饋信號以對接收到的所述控制指令進行反饋;其中所述主微處理器通過輔助微處理器連接電平轉(zhuǎn)換模塊。
4.根據(jù)權(quán)利要求1所述的芯片內(nèi)部邏輯驗證系統(tǒng),其特征在于,還包括用于供電的電源模塊,所述電源模塊連接外接電源以為所述芯片內(nèi)部邏輯驗證系統(tǒng)和被測芯片供電;其中所述芯片內(nèi)部邏輯驗證系統(tǒng)的所有芯片采用同一供電電路供電,且每一被測芯片各自采用獨立的供電電路供電;該供電電路包括TPS5420_D_8降壓轉(zhuǎn)換器;該TPS5420_D_8降壓轉(zhuǎn)換器一端連接24V輸入電壓,另一端輸出5V輸出電壓;其中24V輸入電壓通過兩個并聯(lián)的電容連接TPS5420_D_8降壓轉(zhuǎn)換器的VIN管腳;且TPS5420_D_8降壓轉(zhuǎn)換器的輸出端BOOT管腳連接電容和電感以輸出5V電壓;且且TPS5420_D_8降壓轉(zhuǎn)換器的VSENSE管腳通過二極管連接電感的一端,并通過并聯(lián)的電容和電阻連接電感的另一端,且VSENSE管腳通過電阻接地。
5.根據(jù)權(quán)利要求4所述的芯片內(nèi)部邏輯驗證系統(tǒng),其特征在于,還包括U7AMS1117-3.3穩(wěn)壓芯片,該U7AMS1117-3.3穩(wěn)壓芯片的輸入Vin管腳連接5V輸入電壓,并通過電容接地;且U7AMS1117-3.3穩(wěn)壓芯片的輸出Vout管腳通過電容接地。
6.根據(jù)權(quán)利要求1所述的芯片內(nèi)部邏輯驗證系統(tǒng),其特征在于,所述I/O模塊包括信號配置電路和匯總電路;
所述信號配置電路通過數(shù)據(jù)線和地址線連接匯總電路以接收匯總模塊傳來的測試信號來產(chǎn)生相應的模擬信號;其中所述信號配置電路包括晶振電路、復位電路、去耦濾波電路、JTAG調(diào)試電路;
所述匯總電路連接所述輔助微處理器及被測芯片的串口。
7.根據(jù)權(quán)利要求1所述的芯片內(nèi)部邏輯驗證系統(tǒng),其特征在于,所述電平轉(zhuǎn)換模塊為自動電平轉(zhuǎn)換芯片,所述一端的端口電壓為5V,另一端的端口電壓為3.3V。
8.根據(jù)權(quán)利要求1所述的芯片內(nèi)部邏輯驗證系統(tǒng),其特征在于,所述主控模塊通過FT232RL芯片連接上位機。
9.一種利用如權(quán)利要求1-8任一項所述的芯片內(nèi)部邏輯驗證系統(tǒng)對芯片進行測試的方法,其特征在于,包括:
確定測試任務(wù)、測試模式和通訊串口;系統(tǒng)自檢以確定正確連接了被測芯片;
獲取測試指令并對所述測試指令進行驗證;
主微處理器對測試指令進行解析以生成控制信號,以使輔助微處理器根據(jù)控制信號對被測芯片進行測試;所述輔助微處理器開引腳中斷,并將測試結(jié)果反饋給主微處理器,主微處理器將測試結(jié)果反饋給上位機。