1.一種dc-dc變換器的占空比匹配控制電路,其特征在于,包括時鐘發(fā)生電路、第一鋸齒載波發(fā)生電路、第二鋸齒載波發(fā)生電路、第一驅(qū)動信號發(fā)生電路、第二驅(qū)動信號發(fā)生電路、逐周期限流電路、第一占空比匹配邏輯電路和第二占空比匹配邏輯電路;
2.根據(jù)權(quán)利要求1所述的一種dc-dc變換器的占空比匹配控制電路,其特征在于,所述的信號iprim為變壓器的電流波形信號。
3.根據(jù)權(quán)利要求2所述的一種dc-dc變換器的占空比匹配控制電路,其特征在于,所述的信號ilimit為電流限值信號。
4.根據(jù)權(quán)利要求3所述的一種dc-dc變換器的占空比匹配控制電路,其特征在于,所述時鐘信號clk為pwm控制的時鐘信號,為變換器一個完整開關(guān)頻率的二倍,時鐘信號clk1和時鐘信號clk2為時鐘信號clk信號的二分頻且交錯180°的時鐘信號。
5.根據(jù)權(quán)利要求4所述的一種dc-dc變換器的占空比匹配控制電路,其特征在于,所述斜坡信號ramp1和斜坡信號ramp2為兩路交錯180°的鋸齒載波,與時鐘信號clk1和時鐘信號clk2的時序?qū)?yīng)。