1.一種抗干擾集成電路,適用于避免一鄰近集成電路所帶來(lái)的干擾作用,所導(dǎo)致一頻率脈波的誤動(dòng)作,其特征在于,該抗干擾集成電路輸出一第一時(shí)間信號(hào),該鄰近集成電路輸出一第二時(shí)間信號(hào),該抗干擾集成電路包括:
一邏輯電路,接收該第二時(shí)間信號(hào),根據(jù)該第二時(shí)間信號(hào)的時(shí)序,輸出一柵極脈波;
一加法器,連接至該邏輯電路,疊加一第一信號(hào)及該柵極脈波;以及
一比較器,連接至該加法器,根據(jù)該加法器的信號(hào)疊加結(jié)果,該比較器輸出該頻率脈波,其中該頻率脈波的周期同于該第一時(shí)間信號(hào)的周期。
2.如權(quán)利要求1所述的抗干擾集成電路,其特征在于,該第一信號(hào)即為該第一時(shí)間信號(hào),該加法器疊加該第一時(shí)間信號(hào)及該柵極脈波,以輸出一疊加信號(hào),該比較器比較一參考信號(hào)與該疊加信號(hào),當(dāng)該參考信號(hào)的電壓值大于或等于該疊加信號(hào),該比較器即輸出該頻率脈波。
3.如權(quán)利要求2所述的抗干擾集成電路,更包括:
一恒定時(shí)間控制電路,根據(jù)該頻率脈波的周期,輸出一第一原始時(shí)間信號(hào),其中該第一原始時(shí)間信號(hào)為一數(shù)字信號(hào),其為該抗干擾集成電路尚未受到該鄰近集成電路所帶來(lái)的干擾時(shí),所原始產(chǎn)生的時(shí)間信號(hào)。
4.如權(quán)利要求3所述的抗干擾集成電路,更包括:
一功率級(jí)電路,連接至該恒定時(shí)間控制電路,接收該第一原始時(shí)間信號(hào);以及
一第一電阻,連接至該功率級(jí)電路,該第一原始時(shí)間信號(hào)透過(guò)該功率級(jí)電路及該第一電阻的波型轉(zhuǎn)換,輸出該第一時(shí)間信號(hào),其中該第一時(shí)間信號(hào)為一三角波信號(hào)。
5.如權(quán)利要求2所述的抗干擾集成電路,其特征在于,更包括:
一參考電壓產(chǎn)生器,連接至該比較器,產(chǎn)生該參考信號(hào),該參考電壓產(chǎn)生器是一電源供應(yīng)器。
6.如權(quán)利要求1所述的抗干擾集成電路,其特征在于,該第一信號(hào)為一參考信號(hào),該加法器疊加該參考信號(hào)及該柵極脈波,以輸出該疊加信號(hào),該比較器比較該第一時(shí)間信號(hào)與該疊加信號(hào),當(dāng)該疊加信號(hào)的電壓值大于或等于該第一時(shí)間信號(hào)的電壓值,該比較器即輸出該頻率脈波。
7.如權(quán)利要求6所述的抗干擾集成電路,其特征在于,更包括:
一恒定時(shí)間控制電路,根據(jù)該頻率脈波的周期,輸出一第一原始時(shí)間信號(hào),其中該第一原始時(shí)間信號(hào)為一數(shù)字信號(hào),其為該抗干擾集成電路尚未受到該鄰近集成電路所帶來(lái)的干擾時(shí),所原始產(chǎn)生的時(shí)間信號(hào)。
8.如權(quán)利要求7所述的抗干擾集成電路,其特征在于,更包括:
一功率級(jí)電路,連接至該恒定時(shí)間控制電路,接收該第一原始時(shí)間信號(hào);以及
一第一電阻,連接至該功率級(jí)電路,該第一原始時(shí)間信號(hào)透過(guò)該功率級(jí)電路及該第一電阻的波型轉(zhuǎn)換,輸出該第一時(shí)間信號(hào),其中該第一時(shí)間信號(hào)為一三角波信號(hào)。
9.如權(quán)利要求6所述的抗干擾集成電路,其特征在于,更包括:
一參考電壓產(chǎn)生器,透過(guò)該加法器連接至該比較器,產(chǎn)生該參考信號(hào),該參考電壓產(chǎn)生器是一電源供應(yīng)器。
10.一種抗干擾集成電路,適用于避免一鄰近集成電路所帶來(lái)的干擾作用,所導(dǎo)致一頻率脈波的誤動(dòng)作,其特征在于,該抗干擾集成電路輸出一第一時(shí)間信號(hào),該鄰近集成電路輸出一第二時(shí)間信號(hào),該抗干擾集成電路包括:
一邏輯電路,接收該第二時(shí)間信號(hào),根據(jù)該第二時(shí)間信號(hào)的時(shí)序,輸出一柵極脈波;
一比較器,比較一參考信號(hào)與該第一時(shí)間信號(hào),當(dāng)該參考信號(hào)的電壓值大于或等于該第一時(shí)間信號(hào)的電壓值,輸出一特定頻率脈波;以及
一邏輯控制器,接收該柵極脈波及該特定頻率脈波,并將該柵極脈波及該特定頻率脈波兩者進(jìn)行異或運(yùn)算,運(yùn)算結(jié)果即為該頻率脈波,其中該頻率脈波的周期同于該第一時(shí)間信號(hào)的周期。
11.如權(quán)利要求10所述的抗干擾集成電路,其特征在于,更包括:
一恒定時(shí)間控制電路,根據(jù)該頻率脈波的周期,輸出一第一原始時(shí)間信號(hào),其中該第一原始時(shí)間信號(hào)為一數(shù)字信號(hào),其為該抗干擾集成電路尚未受到該鄰近集成電路所帶來(lái)的干擾時(shí),所原始產(chǎn)生的時(shí)間信號(hào)。
12.如權(quán)利要求11所述的抗干擾集成電路,其特征在于,更包括:
一功率級(jí)電路,連接至該恒定時(shí)間控制電路,接收該第一原始時(shí)間信號(hào);以及
一第一電阻,連接至該功率級(jí)電路,該第一原始時(shí)間信號(hào)透過(guò)該功率級(jí)電路及該第一電阻的波型轉(zhuǎn)換,輸出該第一時(shí)間信號(hào),其中該第一時(shí)間信號(hào)為一三角波信號(hào)。
13.如權(quán)利要求10所述的抗干擾集成電路,其特征在于,更包括:
一參考電壓產(chǎn)生器,連接至該比較器,產(chǎn)生該參考信號(hào),該參考電壓產(chǎn)生器是一電源供應(yīng)器。