專利名稱:一種半導(dǎo)體結(jié)構(gòu)及其形成方法
技術(shù)領(lǐng)域:
本發(fā)明涉及半導(dǎo)體技術(shù)領(lǐng)域,具體來說,涉及一種半導(dǎo)體結(jié)構(gòu)及其形成方法。
背景技術(shù):
隨著半導(dǎo)體結(jié)構(gòu)的臨界尺寸越來越小,由于結(jié)構(gòu)及性能上的特殊性,納米線在半導(dǎo)體結(jié)構(gòu)方面的應(yīng)用前景得以顯現(xiàn),使其成為當(dāng)前國際前沿的研究熱點。特別地,在 VLSI (超大規(guī)模集成電路)領(lǐng)域,由于納米線具有高度比例縮小的特性以及短溝道控制特性,而被高度重視。但是,目前,制得的各所述納米線都是直接形成于半導(dǎo)體基底上,使得對所述半導(dǎo)體基底的利用相對有限,為更好地應(yīng)用納米線利于縮小比例的特性,如果除了形成于半導(dǎo)體基底上的納米線之外,還有一種形成于半導(dǎo)體基底上方的納米線,即可減小承載相同數(shù)目納米線所需的半導(dǎo)體基底的面積,利于在具有同樣面積的半導(dǎo)體基底上制造更多的半導(dǎo)體結(jié)構(gòu),增加集成度。
發(fā)明內(nèi)容
為了解決上述問題,本發(fā)明提供了一種半導(dǎo)體結(jié)構(gòu)及其形成方法,利于增加集成度。本發(fā)明提供的一種半導(dǎo)體結(jié)構(gòu),所述半導(dǎo)體結(jié)構(gòu)形成于第一半導(dǎo)體層上,所述半導(dǎo)體結(jié)構(gòu)包括納米線組和兩個半導(dǎo)體基體;各所述半導(dǎo)體基體包括至少兩個第二半導(dǎo)體層,各所述第二半導(dǎo)體層形成于絕緣層上;在各所述半導(dǎo)體基體之間,各所述第二半導(dǎo)體層及各所述絕緣層一一對應(yīng);所述納米線組包括至少兩個納米線,各所述納米線分立且包含第三半導(dǎo)體層,所述第二半導(dǎo)體層與所述第一半導(dǎo)體層和/或所述第三半導(dǎo)體層材料不同,各所述納米線與各對應(yīng)的所述第二半導(dǎo)體層一一相接,各所述納米線在所述第一半導(dǎo)體層上的投影重合。本發(fā)明提供的一種半導(dǎo)體結(jié)構(gòu),所述半導(dǎo)體結(jié)構(gòu)形成于第一半導(dǎo)體層上,所述半導(dǎo)體結(jié)構(gòu)包括兩個納米線組和兩個半導(dǎo)體基體;各所述半導(dǎo)體基體包括至少兩個第二半導(dǎo)體層,各所述第二半導(dǎo)體層形成于絕緣層上,在各所述半導(dǎo)體基體之間,各所述第二半導(dǎo)體層及各所述絕緣層一一對應(yīng);各所述納米線組包括至少兩個納米線,各所述納米線分立且包含第三半導(dǎo)體層,所述第二半導(dǎo)體層與所述第一半導(dǎo)體層和/或所述第三半導(dǎo)體層材料不同,在各所述納米線組之間,各所述納米線一一對應(yīng);各對應(yīng)的所述第二半導(dǎo)體層與各對應(yīng)的所述納米線一一相接;在同一所述納米線組中,各所述納米線在所述第一半導(dǎo)體層上的投影重合。本發(fā)明提供的一種半導(dǎo)體結(jié)構(gòu)的形成方法,包括在第一半導(dǎo)體層上確定納米線區(qū)并形成半導(dǎo)體基體及第三半導(dǎo)體層,所述第三半導(dǎo)體層覆蓋所述納米線區(qū)且嵌入所述半導(dǎo)體基體中;所述半導(dǎo)體基體包含至少三個第二半導(dǎo)體層,各所述第二半導(dǎo)體層夾于絕緣層之間;所述第二半導(dǎo)體層與所述第一半導(dǎo)體層和/或所述第三半導(dǎo)體層材料不同,在接于所述納米線區(qū)中一組相對側(cè)面的所述半導(dǎo)體基體上形成有第一硬掩膜;形成第二硬掩膜,所述第二硬掩膜附著于所述第一硬掩膜中接于所述相對側(cè)面的側(cè)壁且暴露部分所述第三半導(dǎo)體層;去除暴露的部分所述第三半導(dǎo)體層,以形成凹槽;形成第三硬掩膜,所述第三硬掩膜覆蓋所述凹槽的側(cè)壁,所述第一硬掩膜、所述第二硬掩膜和所述第三硬掩膜與所述絕緣層材料不同;去除遠(yuǎn)離所述納米線區(qū)的部分所述半導(dǎo)體基體,以使所述半導(dǎo)體基體中接于所述相對側(cè)面處的寬度小于接于其他側(cè)面處的寬度,以暴露所述第一半導(dǎo)體層、各所述絕緣層和各所述第二半導(dǎo)體層;去除接于所述半導(dǎo)體基體中接于所述相對側(cè)面處的所述絕緣層,并暴露承載所述第一硬掩膜的部分所述第三半導(dǎo)體層的表面,在去除所述第一硬掩膜、所述第二硬掩膜和所述第三硬掩膜后,在所述表面的法線方向上,以所述第二半導(dǎo)體層為掩膜,去除所述第三半導(dǎo)體層,再去除作為掩膜的所述第二半導(dǎo)體層。與現(xiàn)有技術(shù)相比,采用本發(fā)明提供的技術(shù)方案具有如下優(yōu)點通過使所述納米線組包括至少兩個納米線,各所述納米線分立,且各所述納米線在所述第一半導(dǎo)體層上的投影重合(或者,通過使所述器件包括兩個納米線組,每一所述納米線組包括至少兩個納米線,各所述納米線分立,且各所述納米線在所述第一半導(dǎo)體層上的投影重合,在各所述納米線組之間,各所述納米線一一對應(yīng)),可在所述半導(dǎo)體基底上方形成納米線;此外,由于各所述第二半導(dǎo)體層借由各所述絕緣層已形成堆疊結(jié)構(gòu),通過使各所述納米線與各對應(yīng)的所述第二半導(dǎo)體層一一相接,繼而,以各所述納米線為基礎(chǔ)形成器件的溝道區(qū),以各對應(yīng)的所述第二半導(dǎo)體層為基礎(chǔ)形成器件的源漏區(qū),利于形成器件的堆疊,即,利于減小承載相同數(shù)目所述納米線所需的所述半導(dǎo)體基底的面積,而在具有同樣面積的所述半導(dǎo)體基底上制造更多的器件,增加集成度。通過使所述柵極接于各所述納米線,S卩,使各器件共用一個所述柵極,利于進一步增加集成度。通過使所述側(cè)墻位于所述納米線組上方,利于在形成所述側(cè)墻后,能夠暴露各所述納米線,繼而,在后續(xù)步驟中,以所述側(cè)墻為掩膜,可對各所述納米線進行金屬化處理,利于減小器件的電阻。通過使所述接觸孔與各所述第二半導(dǎo)體層中上表面的部分區(qū)域相接,可以分別控制各所述第二半導(dǎo)體層,繼而分別控制包含各所述第二半導(dǎo)體層的不同器件,利于工藝設(shè)計。通過使所述納米線具有光滑表面,利于在所述納米線表面形成均勻的鈍化層(如鉿基氧化層或Al203、La203、Zr02、LaAW中的一種或其組合),可在利用所述納米線形成器件且以所述鈍化層作為柵介質(zhì)層時,提供均勻的所述柵介質(zhì)層,利于優(yōu)化器件性能。
圖1至圖6為本發(fā)明半導(dǎo)體結(jié)構(gòu)第一實施例的俯視圖和分別沿AA,、BB’、CC’、DD’ 和EE’方向的剖視圖7至圖13為本發(fā)明半導(dǎo)體結(jié)構(gòu)第二實施例的俯視圖和分別沿AA’、BB’、CC’、 DD,、EE,和FF,方向的剖視圖;圖14分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中形成半導(dǎo)體基體后的剖視圖;圖15至圖17分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中形成第一硬掩膜后的俯視圖和沿AA’、BB’方向的剖視圖;圖18至圖20分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中形成第三半導(dǎo)體層后的俯視圖和沿AA’、BB’方向的剖視圖;圖21至圖23分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中形成第二硬掩膜后的俯視圖和沿AA’、BB’方向的剖視圖;圖M至圖沈分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中形成凹槽后的俯視圖和沿AA’、BB’方向的剖視圖;圖27至圖四分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中形成第三硬掩膜后的俯視圖和沿AA’、BB’方向的剖視圖;圖30至圖32分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中去除所述半導(dǎo)體基體中遠(yuǎn)離所述納米線區(qū)的部分后的俯視圖和沿AA’、BB’方向的剖視圖;圖33至圖34分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中形成異質(zhì)區(qū)后沿AA’、 BB'方向的剖視圖;圖35至圖37分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中形成的器件結(jié)構(gòu)的俯視圖和沿AA’、BB’方向的剖視圖;圖38分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中執(zhí)行退火操作后沿AA’方向的剖視圖;圖39至圖42分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中暴露各第二半導(dǎo)體層的部分上表面后的俯視圖和沿BB’、CC’、DD’方向的剖視圖;圖43至圖46分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中形成第一柵極后沿 BB,、CC,、DD,、EE,方向的剖視圖;圖47至圖50分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中形成第一層間介質(zhì)層后沿BB,、CC,、DD,、EE,方向的剖視圖;圖51至圖M分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中形成側(cè)墻后沿BB’、 CC’、DD’、EE’方向的剖視圖;圖55至圖58分別為本發(fā)明半導(dǎo)體結(jié)構(gòu)的形成方法實施例中形成接觸孔后沿BB’、 CC,、DD,、FF,方向的剖視圖。
具體實施例方式下文的公開提供了許多不同的實施例或例子用來實現(xiàn)本發(fā)明提供的技術(shù)方案。雖然下文中對特定例子的部件和設(shè)置進行了描述,但是,它們僅僅為示例,并且目的不在于限制本發(fā)明。此外,本發(fā)明可以在不同實施例中重復(fù)參考數(shù)字和/或字母。這種重復(fù)是為了簡化和清楚的目的,其本身不指示所討論的各種實施例和/或設(shè)置之間的關(guān)系。
本發(fā)明提供了各種特定工藝和/或材料的例子,但是,本領(lǐng)域普通技術(shù)人員可以意識到的其他工藝和/或其他材料的替代應(yīng)用,顯然未脫離本發(fā)明要求保護的范圍。需強調(diào)的是,本文件內(nèi)所述的各種區(qū)域的邊界包含由于工藝或制程的需要所作的必要的延展。本發(fā)明提供了一種半導(dǎo)體結(jié)構(gòu),如圖1至圖6所示,所述半導(dǎo)體結(jié)構(gòu)形成于第一半導(dǎo)體層100上,所述半導(dǎo)體結(jié)構(gòu)包括納米線組140 (如圖2中虛框所標(biāo)示)和兩個半導(dǎo)體基體120 (如圖3中虛框所標(biāo)示);各所述半導(dǎo)體基體120包括至少兩個第二半導(dǎo)體層122,各所述第二半導(dǎo)體層122形成于絕緣層IM上;在各所述半導(dǎo)體基體120之間,各所述第二半導(dǎo)體層122及各所述絕緣層IM —一對應(yīng);所述納米線組140包括至少兩個納米線142,各所述納米線142分立且包含第三半導(dǎo)體層,所述第二半導(dǎo)體層122與所述第一半導(dǎo)體層100 和/或所述第三半導(dǎo)體層材料不同,各所述納米線142與各對應(yīng)的所述第二半導(dǎo)體層122 一一相接,各所述納米線142在所述第一半導(dǎo)體層100上的投影重合。其中,所述第一半導(dǎo)體層100可為硅襯底,優(yōu)選地,所述第一半導(dǎo)體層100為硅外延層,所述第一半導(dǎo)體層100也可為絕緣體上硅(SOI);此時,所述第三半導(dǎo)體材料可為硅或摻雜硅,所述摻雜硅包括經(jīng)離子注入工藝已完成離子摻雜的硅材料(可以是N型或P型的硅材料,如,摻雜B、P或As的硅材料)以及經(jīng)外延生長工藝(如在生成硅的反應(yīng)物中摻入包含摻雜離子成分的反應(yīng)物)直接形成摻雜的硅材料(如對于PMOS器件,所述硅材料可為SigGex,其中,X的取值范圍可為0. 1 0.7,如0. 2、0. 3、0. 4、0. 5或0. 6 ;對于NMOS器件,所述硅材料可為Si: C,其中,C的原子數(shù)百分比的取值范圍可為0. 2% 2%,如0. 5%、
或1. 5% )。需說明的是,所述第一半導(dǎo)體層100材料也可為摻雜硅,所述摻雜硅與上述摻雜硅相同,不再贅述。所述第一半導(dǎo)體層100材料或所述第三半導(dǎo)體層材料為硅或摻雜硅時,所述第二半導(dǎo)體層122材料為摻雜或未摻雜的多晶硅或非晶硅。優(yōu)選為摻雜的多晶硅(摻雜元素可為B、P或As等),既利于在圖形化所述第二半導(dǎo)體層122時獲得優(yōu)質(zhì)圖形,也利于在以所述第二半導(dǎo)體層122為基礎(chǔ)提供源漏區(qū)時優(yōu)化器件性能。所述絕緣層IM可為氧化硅層。本文件中,“在各所述半導(dǎo)體基體120之間,各所述第二半導(dǎo)體層122及各所述絕緣層IM —一對應(yīng)”意指在所述器件中包含兩個所述半導(dǎo)體基體120(分別記為第一半導(dǎo)體基體和第二半導(dǎo)體基體)時,所述第一半導(dǎo)體基體包括兩個所述絕緣層124(沿遠(yuǎn)離所述第一半導(dǎo)體層100的方向,分別標(biāo)為1241和1243 ;需說明的是,為兼顧附圖中標(biāo)號的簡明和清楚,各所述第二半導(dǎo)體層、各所述絕緣層及后續(xù)各所述納米線的區(qū)分僅在圖6中予以示范性的具體標(biāo)號,在其他附圖中,不作區(qū)分),且各所述絕緣層1 之間共夾有兩個所述第二半導(dǎo)體層122(沿遠(yuǎn)離所述第一半導(dǎo)體層100的方向,分別標(biāo)為1221和122 時,所述第二半導(dǎo)體基體也包括兩個所述絕緣層124(沿遠(yuǎn)離所述第一半導(dǎo)體層100的方向,分別標(biāo)為1242和1M4)且各所述絕緣層IM之間也共夾有兩個所述第二半導(dǎo)體層122(沿遠(yuǎn)離所述第一半導(dǎo)體層100的方向,分別標(biāo)為1222和12M)。所述第一半導(dǎo)體基體中的所述絕緣層IM和所述第二半導(dǎo)體基體中的所述絕緣層124的材料和厚度相同,如1241與1M2, 1243與1244 ;所述第一半導(dǎo)體基體中的第二半導(dǎo)體層122和所述第二半導(dǎo)體基體中的第二半導(dǎo)體層122的材料和厚度相同,如1221與1222,1223與12M?!案鲗?yīng)的所述第二半導(dǎo)體層122”意指所述第一半導(dǎo)體基體中任一所述第二半導(dǎo)體層122與所述第二半導(dǎo)體基體中一個所述第二半導(dǎo)體層122構(gòu)成的組合,二者的材料和厚度相同(如1221與1222及1223與1224),每一所述第二半導(dǎo)體層122只能屬于某一確定的組合?!案魉黾{米線142與各對應(yīng)的所述第二半導(dǎo)體層122 —一相接”意指每一所述納米線142接于任一所述組合;對于任一所述組合,只與唯一的所述納米線142相接,如,所述納米線組包含2個所述納米線時(沿遠(yuǎn)離所述第一半導(dǎo)體層100的方向,分別標(biāo)為1421 和1423),納米線1421接于1221與1222,納米線1423接于1223與12240所述半導(dǎo)體結(jié)構(gòu)還包括柵極160,所述柵極160可采用先柵(gatef irst)或后柵 (gate last)工藝形成;采用先柵工藝時,所述柵極160可為多晶硅柵極或金屬柵極(所述金屬柵極材料可為Ti、Co、Ni、Al、W中的一種或其組合,所述金屬柵極形成于功函數(shù)金屬層上,所述功函數(shù)金屬層可為TiN、TiAlN、TaN、TaAlN、TaC中的一種或其組合);采用后柵工藝時,所述柵極160包括功函數(shù)金屬層和金屬層,所述金屬層形成于所述功函數(shù)金屬層上(所述功函數(shù)金屬層和所述金屬層圖中均未示出),其中,所述功函數(shù)金屬層可為TiN、TiAlN, TaN, TaAlN, TaC中的一種或其組合;所述金屬層可為Ti、Co、Ni、Al、W中的一種或其組合。在本實施例中,所述柵極160經(jīng)柵介質(zhì)層164接于各所述納米線142。所述柵介質(zhì)層 164 可為高介電常數(shù)材料 HfO2, HfSiO, HfSiON, HfTaO, HfTiO, HfZrO, A1203、La2O3> ZrO2, LaAW中的一種或其組合。在以各所述納米線142為基礎(chǔ)形成器件的溝道區(qū)、以各對應(yīng)的所述第二半導(dǎo)體層122為基礎(chǔ)形成器件的源漏區(qū)而形成器件的堆疊后,再使所述柵極160接于各所述納米線142,S卩,可使各器件共用一個所述柵極160,利于進一步增加集成度。所述半導(dǎo)體結(jié)構(gòu)還包括側(cè)墻162,所述側(cè)墻162接于所述柵極160中相對的兩側(cè)。 所述側(cè)墻162可以包括氮化硅、氧化硅、氮氧化硅或碳化硅中的一種或其組合。所述側(cè)墻 162可以具有多層結(jié)構(gòu)。在本實施例中,所述側(cè)墻162位于所述納米線組140上方;利于在形成所述側(cè)墻162后,暴露各所述納米線142,繼而,在后續(xù)工藝中,以所述側(cè)墻162為掩膜, 可對各所述納米線142進行金屬化處理,利于減小器件的電阻。特別地,各所述納米線142 還包括金屬化半導(dǎo)體層,所述金屬化半導(dǎo)體層位于所述側(cè)墻162和所述第二半導(dǎo)體層122 之間所夾區(qū)域的下方且接于所述第二半導(dǎo)體層122,利于減小器件的電阻。所述半導(dǎo)體結(jié)構(gòu)還包括接觸孔(圖示實施例中,每一所述半導(dǎo)體基體上形成有2 個接觸孔,分別記為182和184),所述接觸孔與各所述第二半導(dǎo)體層122中上表面的部分區(qū)域(經(jīng)金屬硅化物層180)相接,各所述部分區(qū)域位于所述納米線組140的同側(cè);利于分別控制各所述第二半導(dǎo)體層122,繼而分別控制包含各所述第二半導(dǎo)體層122的不同器件,利于工藝設(shè)計。所述納米線142可具有光滑表面。本文件內(nèi),所述光滑表面意指所述納米線142中垂直于其長度方向的截面沒有凸出的尖角。即,所述截面可為圖2所示的圓形,也可為橢圓形,還可為將矩形或方形進行圓角化所獲得的圖形。所述納米線142具有光滑表面,利于在所述納米線142表面形成均勻的鈍化層(如鉿基氧化層或Al203、La203、&02、LaAW中的一種或其組合),可在利用所述納米線142形成半導(dǎo)體結(jié)構(gòu)且以所述鈍化層作為柵介質(zhì)層164 時,提供均勻的所述柵介質(zhì)層164,以優(yōu)化所述半導(dǎo)體結(jié)構(gòu)的性能。其中,本文件內(nèi),各所述納米線142、各所述半導(dǎo)體基體、所述柵極160、所述側(cè)墻 162以及所述接觸孔均嵌于層間介質(zhì)層190中。本發(fā)明還提供了一種半導(dǎo)體結(jié)構(gòu),如圖7至圖13所示,所述半導(dǎo)體結(jié)構(gòu)形成于第一半導(dǎo)體層100上,所述半導(dǎo)體結(jié)構(gòu)包括兩個納米線組140和兩個半導(dǎo)體基體120 ;各所述半導(dǎo)體基體120包括至少兩個第二半導(dǎo)體層122,各所述第二半導(dǎo)體層122形成于絕緣層 124上,在各所述半導(dǎo)體基體120之間,各所述第二半導(dǎo)體層122及各所述絕緣層IM —一對應(yīng);各所述納米線組140包括至少兩個納米線142,各所述納米線142分立且包含第三半導(dǎo)體層,在各所述納米線組140之間,各所述納米線142 —一對應(yīng);所述第二半導(dǎo)體層122 與所述第一半導(dǎo)體層100和/或所述第三半導(dǎo)體層材料不同,各對應(yīng)的所述第二半導(dǎo)體層 122與各對應(yīng)的所述納米線142 —一相接;在同一所述納米線組140中,各所述納米線142 在所述第一半導(dǎo)體層100上的投影重合。本文件中,“在各所述納米線組140之間,各所述納米線142 —一對應(yīng)”意指在所述器件中包含兩個所述納米線組140 (分別記為第一納米線組和第二納米線組),且所述第一納米線組包括兩個所述納米線142(沿遠(yuǎn)離所述第一半導(dǎo)體層100的方向,分別標(biāo)為1421 和1423)時,所述第二納米線組也包括兩個所述納米線142(沿遠(yuǎn)離所述第一半導(dǎo)體層100 的方向,分別標(biāo)為1422和1424)。“各對應(yīng)的所述納米線142”意指所述第一納米線組中的一個所述納米線142與所述第二納米線組中的一個所述納米線142構(gòu)成的組合,二者與所述第一半導(dǎo)體層100距離相同(如1421與1422,1423與1似4),每一所述納米線142只能屬于某一確定的組合。本實施例中,“各對應(yīng)的所述第二半導(dǎo)體層122”意指1221與1224、1222與1225 及1223與12 構(gòu)成的組合?!案鲗?yīng)的所述第二半導(dǎo)體層I22與各對應(yīng)的所述納米線142 —一相接”意指每一所述納米線142接于任一所述第二半導(dǎo)體層122組合;如納米線1421和1422均可接于 1221與1224,納米線1423接于1222與1225,納米線1424接于1223與12260此時,各所述納米線142、各所述半導(dǎo)體基體、所述柵極160、所述側(cè)墻162以及所述接觸孔均與前述實施例中相同,不再贅述。上述實施例中,只示范性地給出了每一所述納米線組140中包含兩個所述納米線142的例子,根據(jù)上述實施例的教導(dǎo),本領(lǐng)域技術(shù)人員能夠知悉每一所述納米線組140中包含多于兩個所述納米線142的其他實施方式,不再贅述。本發(fā)明還提供了一種半導(dǎo)體結(jié)構(gòu)的形成方法,包括首先,如圖14所示,在第一半導(dǎo)體層200上間隔形成絕緣層202和第二半導(dǎo)體層204(以形成半導(dǎo)體基體),所述第二半導(dǎo)體層204的數(shù)目至少為三個(本實施例中為三個),各所述第二半導(dǎo)體層204夾于絕緣層202之間,隨后,在所述半導(dǎo)體基體上(即在遠(yuǎn)離所述第一半導(dǎo)體層200的所述絕緣層202上)形成第一硬掩膜層206。所述第一半導(dǎo)體層200可為硅襯底,優(yōu)選地,所述第一半導(dǎo)體層200為硅外延層, 所述第一半導(dǎo)體層200也可為絕緣體上硅(SOI)。所述第二半導(dǎo)體層204可為摻雜或未摻雜的多晶硅或非晶硅。優(yōu)選為摻雜的多晶硅(摻雜元素可為B、P或As等),既利于在圖形化所述第二半導(dǎo)體層204時獲得優(yōu)質(zhì)圖形,也利于在以所述第二半導(dǎo)體層204為基礎(chǔ)提供源漏區(qū)時優(yōu)化器件性能。所述絕緣層202可為氧化硅層。所述第一硬掩膜層206可為氮化硅層??梢猿练e工藝形成所述半導(dǎo)體基體和所述第一硬掩膜層206??刹捎没瘜W(xué)氣相淀積(CVD)、物理氣相淀積(PVD)、脈沖激光沉積(PLD)、原子層淀積(ALD)、等離子體增強原子層淀積(PEALD)或其他適合的工藝執(zhí)行所述沉積操作。
11
然后,如圖15至17所示,去除部分區(qū)域的所述第一硬掩膜層206(以形成第一硬掩膜208),如圖示的條形區(qū)域,以暴露所述區(qū)域內(nèi)的所述絕緣層202 ;再在預(yù)先確定的用以形成納米線的區(qū)域(即納米線區(qū))內(nèi),去除所述半導(dǎo)體基體,以暴露所述第一半導(dǎo)體層200。 可利用各向異性刻蝕工藝(如RIE)執(zhí)行所述去除操作。此時,只在接于所述納米線區(qū)中一組相對側(cè)面的所述半導(dǎo)體基體上形成有所述第一硬掩膜208 ;而接于所述納米線區(qū)中另一組相對側(cè)面的所述半導(dǎo)體基體僅暴露所述絕緣層202。再后,如圖18至20所示,在暴露的所述第一半導(dǎo)體層200上形成第三半導(dǎo)體層 220,可以外延生長工藝形成所述第三半導(dǎo)體層220,所述第三半導(dǎo)體層220材料可為硅或摻雜硅;隨后,再去除部分高度的所述第三半導(dǎo)體層220,使所述第三半導(dǎo)體層220的上表面低于所述第一硬掩膜208的上表面,以暴露所述第一硬掩膜208中接于所述相對側(cè)面的側(cè)壁;可以化學(xué)機械研磨(CMP)工藝執(zhí)行所述去除操作。本實施例中,所述第三半導(dǎo)體層220的上表面可與上述條形區(qū)域暴露的所述絕緣層202的上表面平齊;本文件內(nèi),術(shù)語“上表面”意指所述第三半導(dǎo)體層220材料或暴露的所述半導(dǎo)體基體中平行于所述第一半導(dǎo)體層200的側(cè)面;術(shù)語“平齊”意指二者的高度差在工藝誤差允許的范圍內(nèi)。再后,如圖21至23所示,形成第二硬掩膜218,所述第二硬掩膜218附著于所述第一硬掩膜208中接于所述相對側(cè)面的側(cè)壁且暴露部分所述第三半導(dǎo)體層220??梢猿练e-刻蝕工藝形成所述第二硬掩膜218 ;所述第二硬掩膜218材料可為氮化硅。隨后,如圖M至沈所示,去除暴露的部分所述第三半導(dǎo)體層220,以形成凹槽 M0,所述凹槽240暴露所述第一半導(dǎo)體層200??梢訰IE工藝執(zhí)行所述去除操作。然后,如圖27至四所示,形成第三硬掩膜228,所述第三硬掩膜2 覆蓋所述凹槽 240的側(cè)壁??梢猿练e-刻蝕工藝形成所述第三硬掩膜228 ;所述第三硬掩膜2 材料可為氮化硅。隨后,如圖30至32所示,去除所述半導(dǎo)體基體中遠(yuǎn)離所述納米線區(qū)的部分,以使所述半導(dǎo)體基體中承載所述第一硬掩膜208處的寬度小于接于所述納米線區(qū)其他處的寬度,以暴露所述第一半導(dǎo)體層200、各所述絕緣層202和各所述第二半導(dǎo)體層204。在本文件內(nèi),所述寬度意指任一區(qū)域在垂直于所述納米線區(qū)側(cè)面的方向上所占的線狀空間??梢?RIE工藝執(zhí)行所述去除操作。再后,如圖33至34所示,去除承載所述第一硬掩膜208的所述半導(dǎo)體基體中的所述絕緣層202(該部分所述絕緣層202接于所述納米線區(qū)一相對側(cè)面;此時,所述半導(dǎo)體基體中接于另一相對側(cè)面處的各所述絕緣層202也被部分去除;對于未被所述第一硬掩膜 208覆蓋的所述半導(dǎo)體基體,其暴露的所述絕緣層202也被去除,進而,使未被所述第一硬掩膜208覆蓋的所述半導(dǎo)體基體暴露所述第二半導(dǎo)體層204),并暴露承載所述第一硬掩膜 208的部分所述第三半導(dǎo)體層220的表面;繼而,執(zhí)行氧化操作,以在暴露的所述第三半導(dǎo)體層220上形成異質(zhì)區(qū)222 (此時,所述第二半導(dǎo)體層204可防止其覆蓋的所述第三半導(dǎo)體層220被氧化,即,所述第二半導(dǎo)體層204可起到掩膜的作用),所述異質(zhì)區(qū)222材料與所述第二半導(dǎo)體層204材料和所述第三半導(dǎo)體層220材料不同,本實施例中,所述異質(zhì)區(qū)222材料為氧化硅;此時,作為掩膜的所述第二半導(dǎo)體層204也被部分(表層2046被氧化)氧化為氧化硅;此外,所述半導(dǎo)體基體中暴露的所述第二半導(dǎo)體層204也被氧化為異質(zhì)區(qū)222(即氧化硅)。繼而,去除所述第一硬掩膜208、所述第二硬掩膜218和所述第三硬掩膜228,再以所述第二半導(dǎo)體層204為掩膜,去除所述異質(zhì)區(qū)222,在所述表面的法線方向(如箭頭所示)上,所述異質(zhì)區(qū)222貫穿所述第三半導(dǎo)體層220 ;進而,去除作為掩膜的所述第二半導(dǎo)體層204,獲得如圖35至37所示的器件結(jié)構(gòu)。先使待去除的部分所述第三半導(dǎo)體層220形成所述異質(zhì)區(qū)222,再去除所述異質(zhì)區(qū)222以去除部分所述第三半導(dǎo)體層220進而圖形化所述第三半導(dǎo)體層220,可使所述異質(zhì)區(qū)222主要形成于所述掩膜暴露的區(qū)域,而對所述掩膜覆蓋的區(qū)域只產(chǎn)生較小影響,利于在去除所述異質(zhì)區(qū)222后,對所述掩膜覆蓋的區(qū)域只產(chǎn)生較小的側(cè)蝕,利于較精確地在所述第三半導(dǎo)體層220上轉(zhuǎn)移掩膜圖形。需說明的是,在其他實施例中,在暴露承載所述第一硬掩膜208的部分所述第三半導(dǎo)體層220的表面之后,以所述第二半導(dǎo)體層204為掩膜,在所述表面的法線方向(如箭頭所示)上,采用各向同性刻蝕(如濕法刻蝕)工藝去除所述第三半導(dǎo)體層220,也可獲得類似圖35至37所示的器件結(jié)構(gòu)(只是此時所述半導(dǎo)體基體中暴露的所述第二半導(dǎo)體層 204未被氧化為異質(zhì)區(qū)222,形成的器件結(jié)構(gòu)中,包含三個所述第三半導(dǎo)體層220),本領(lǐng)域技術(shù)人員可根據(jù)實際需要靈活選取具體工藝。隨后,如圖38所示,對所述器件結(jié)構(gòu)執(zhí)行退火操作。具體地,可在H2或He氣氛下,執(zhí)行所述退火操作。利于使所述器件結(jié)構(gòu)中暴露的部分(如,用以形成納米線的第三半導(dǎo)體層220)具有光滑表面,利于在所述納米線表面形成均勻的鈍化層(如鉿基氧化層或 Al2O3^ La203> ZrO2^LaAlO中的一種或其組合),可在利用所述納米線形成器件且以所述鈍化層作為柵介質(zhì)層時,提供均勻的所述柵介質(zhì)層,利于優(yōu)化器件性能。然后,再在所述器件結(jié)構(gòu)上形成柵極結(jié)構(gòu)和接觸孔,即可形成半導(dǎo)體結(jié)構(gòu)。其中, 形成所述柵極結(jié)構(gòu)和所述接觸孔的順序可根據(jù)工藝設(shè)計靈活選擇。具體地,形成所述柵極結(jié)構(gòu)的步驟包括首先,如圖39至42所示,去除部分所述第二半導(dǎo)體層204,以暴露各所述第二半導(dǎo)體層204的部分上表面。其中,去除部分所述第二半導(dǎo)體層204的步驟包括先去除暴露的第一層所述第二半導(dǎo)體層204上部分區(qū)域,以暴露第二層所述第二半導(dǎo)體層204的部分區(qū)域;直至去除暴露的第N層所述第二半導(dǎo)體層204上部分區(qū)域,以暴露第N+1層所述第二半導(dǎo)體層204的部分區(qū)域,N為大于或等于1的自然數(shù)。在本實施例中,N等于1。由于所述第三半導(dǎo)體層220接于所述第二半導(dǎo)體層204,在去除相應(yīng)的所述第二半導(dǎo)體層204時,夾于相應(yīng)的所述第二半導(dǎo)體層204之間的所述第三半導(dǎo)體層220也將被去除,而所述第三半導(dǎo)體層220將在后續(xù)形成的半導(dǎo)體結(jié)構(gòu)中提供以納米線形式存在的溝道區(qū),因此,為盡量多地利用所述第三半導(dǎo)體層220,在去除各所述第二半導(dǎo)體層204中部分區(qū)域時,接于所述第三半導(dǎo)體層220的部分區(qū)域傾向于予以保留。S卩,在本實施例中,為去除兩層所述第二半導(dǎo)體層204中的部分區(qū)域,每一完整的所述第二半導(dǎo)體層204可被分成3個區(qū)域(分別記為2041、2042和204 ,使得在去除第一層所述第二半導(dǎo)體層204的部分區(qū)域(剩余區(qū)域2041和區(qū)域204 時,區(qū)域2042被去除, 并暴露第二層所述第二半導(dǎo)體層204的區(qū)域2042 (各層所述第二半導(dǎo)體層之間的絕緣層可用相應(yīng)的工藝去除,不再贅述)??赏ㄟ^在所述第二半導(dǎo)體層204上形成抗蝕劑層,并采用光刻及刻蝕工藝圖形化所述抗蝕劑層的方式,執(zhí)行所述去除操作。在暴露的各區(qū)域2041、2042和2043上,可分別形成接觸孔,利于分別控制各所述第二半導(dǎo)體層204,繼而分別控制包含各所述第二半導(dǎo)體層204的不同器件,利于工藝設(shè)計??紤]到,各所述第二半導(dǎo)體層204在后續(xù)形成的半導(dǎo)體結(jié)構(gòu)中被用作源漏極,而柵極結(jié)構(gòu)的上表面通常高于所述源漏極的上表面,二者的高度差由層間介質(zhì)層填充,則在形成所述柵極結(jié)構(gòu)之前,預(yù)先按照設(shè)計要求處理各所述第二半導(dǎo)體層204,利于在去除各所述第二半導(dǎo)體層204的部分區(qū)域時,減少所述層間介質(zhì)層的高度對曝光、光刻精度的影響。需強調(diào)的是,為分別控制各所述第二半導(dǎo)體層204,在暴露的任一區(qū)域Q041、 2042或2043)上,需形成至少一個接觸孔,特別地,對于區(qū)域2042,由于其與兩個所述第三半導(dǎo)體層220(即納米線)相連,包含此兩個所述第三半導(dǎo)體層220的半導(dǎo)體器件將被同步控制,為分別控制各半導(dǎo)體器件,在區(qū)域2042上可形成至少兩個接觸孔,且在切割(如沿 BB,切割)所述區(qū)域2042以獲得區(qū)域2044、2045時,每一區(qū)域(2044或204 上可形成至少一個接觸孔且每一區(qū)域均與相應(yīng)的所述第二半導(dǎo)體層204相連。隨后,如圖43至圖46所示,形成第一柵極沈0,所述第一柵極260經(jīng)柵介質(zhì)層262 接于所述第三半導(dǎo)體層220。在采用先柵工藝形成所述第一柵極260時,所述第一柵極260 材料可為摻雜的多晶硅;在采用后柵工藝形成所述第一柵極260時,所述第一柵極260材料可為摻雜或未摻雜的多晶硅或非晶硅。所述柵介質(zhì)層262材料可為鉿基氧化層或A1203、 La203> ZrO2, LaAlO中的一種或其組合。再后,如圖47至圖50所示,形成平坦化的第一層間介質(zhì)層沈4,以使所述平坦化的第一層間介質(zhì)層264覆蓋所述第三半導(dǎo)體層220并暴露所述第一柵極260的上表面和部分側(cè)壁,所述部分側(cè)壁由所述上表面向下延伸而成。形成所述平坦化的第一層間介質(zhì)層沈4的步驟可包括形成第一層間介質(zhì)層,所述第一層間介質(zhì)層覆蓋所述第一柵極;平坦化所述第一層間介質(zhì)層,以暴露所述第一柵極 260 ;刻蝕所述第一層間介質(zhì)層,以暴露所述第一柵極沈0的上表面和部分側(cè)壁??梢訡MP 工藝執(zhí)行所述平坦化操作,以RIE工藝執(zhí)行所述刻蝕操作。此時,所述平坦化的第一層間介質(zhì)層264覆蓋各所述第二半導(dǎo)體層204和各所述第三半導(dǎo)體層220。然后,如圖51至圖M所示,形成側(cè)墻沈6,所述側(cè)墻266形成于所述平坦化的第一層間介質(zhì)層264上并附著于所述部分側(cè)壁上??刹捎贸练e-刻蝕工藝形成所述側(cè)墻沈6。所述側(cè)墻266可以包括氮化硅、氧化硅、氮氧化硅或碳化硅中的一種或其組合。所述側(cè)墻266 可以具有多層結(jié)構(gòu)。在本實施例中,所述側(cè)墻266位于各所述第三半導(dǎo)體層220(即,納米線組)上方;利于在形成所述側(cè)墻266后,能夠暴露各所述納米線,繼而,在后續(xù)工藝中,以所述側(cè)墻266為掩膜,可對各所述納米線進行金屬化處理,利于減小器件的電阻。進一步地,以所述側(cè)墻沈6為掩膜,去除部分所述平坦化的第一層間介質(zhì)層沈4, 以暴露所述第三半導(dǎo)體層220;金屬化所述第三半導(dǎo)體層220。利于減小器件的電阻。其中,金屬化所述第三半導(dǎo)體層220的步驟可包括先形成第一金屬層(如Ti、Co、Cu、Ni中的一種或其組合),以覆蓋所述器件結(jié)構(gòu);再執(zhí)行熱處理操作,使所述器件結(jié)構(gòu)中被所述第一金屬層覆蓋的所述第三半導(dǎo)體層形成金屬硅化物層(此時,所述第一柵極及各所述第二半導(dǎo)體層的表層也都形成有金屬硅化物層);去除未反應(yīng)的所述第一金屬層。如圖55至圖58所示,在形成所述柵極結(jié)構(gòu)后,可繼續(xù)形成接觸孔觀0,具體包括首先,形成第二層間介質(zhì)層268,所述第二層間介質(zhì)層268覆蓋所述第一層間介質(zhì)層(即, 覆蓋各所述第二半導(dǎo)體層204和各所述第三半導(dǎo)體層220);需說明的是,采用后柵工藝時, 在形成所述第二介質(zhì)層268后,還包括以第二柵極替代所述第一柵極,所述第二柵極材料為金屬材料。所述第二柵極包括功函數(shù)金屬層和第二金屬層,所述第二金屬層形成于所述功函數(shù)金屬層上(所述功函數(shù)金屬層和所述第二金屬層圖中均未示出),其中,所述功函數(shù)金屬層可為TiN、TiAlN, TaN, TaAlN, TaC中的一種或其組合;所述第二金屬層可為Ti、Co、 Ni、Al、W中的一種或其組合;隨后,在所述第二層間介質(zhì)層沈8內(nèi)形成接觸孔,所述接觸孔 (經(jīng)金屬硅化物觀幻接于各所述第二半導(dǎo)體層204上表面的部分區(qū)域。其中,形成所述接觸孔觀0的步驟包括在所述第二層間介質(zhì)層沈8內(nèi)形成溝槽,所述溝槽暴露各所述第二半導(dǎo)體層204上表面的部分區(qū)域;以第三金屬層填充所述溝槽。所述第三金屬層包括墊層 (Ta、TaN、Ti、TiN中的一種或其組合)和填充金屬層(W、Al、Cu、TiAl中的一種或其組合), 所述填充金屬層形成于所述墊層上。需說明的是,在上述各實施例的描述中,第二半導(dǎo)體層 204涵蓋第二半導(dǎo)體層2041、第二半導(dǎo)體層2042和/或第二半導(dǎo)體層2043。此外,在其他實施例中,在所述器件結(jié)構(gòu)上形成所述接觸孔的步驟包括首先,去除部分所述第二半導(dǎo)體層,以暴露各所述第二半導(dǎo)體層的部分上表面(與前述實施例中步驟相同,不再贅述);然后,形成第三層間介質(zhì)層,所述第三層間介質(zhì)層覆蓋各所述第二半導(dǎo)體層;再后,在所述第三層間介質(zhì)層內(nèi)形成接觸孔,所述接觸孔接于暴露的各所述上表面的部分區(qū)域(與前述實施例中步驟相同,不再贅述)。此時,可以任何傳統(tǒng)的工藝形成所述柵極結(jié)構(gòu)。本文件中,可以采用如CVD及/或其他合適的工藝形成各層間介質(zhì)層(如第一層間介質(zhì)層、第二層間介質(zhì)層和第三層間介質(zhì)層),各所述層間介質(zhì)層材料可包括氧化硅玻璃、氟硅玻璃、硼硅玻璃、磷硅玻璃、硼磷硅玻璃、碳硅玻璃、低k電介質(zhì)材料(如黑鉆石、 coral等)中的一種或其組合。各所述層間介質(zhì)層可以具有多層結(jié)構(gòu)。需強調(diào)的是,本發(fā)明的應(yīng)用范圍不局限于說明書中描述的特定實施例的工藝、結(jié)構(gòu)、制造、物質(zhì)組成、手段、方法及步驟。根據(jù)本發(fā)明的公開內(nèi)容,本領(lǐng)域技術(shù)人員將容易地理解,對于目前已存在或者以后即將開發(fā)出的工藝、機構(gòu)、制造、物質(zhì)組成、手段、方法或步驟,它們在執(zhí)行與本發(fā)明描述的對應(yīng)實施例大體相同的功能或者獲得大體相同的結(jié)果時, 依照本發(fā)明的教導(dǎo),可以對它們進行應(yīng)用,而不脫離本發(fā)明所要求保護的范圍。
權(quán)利要求
1.一種半導(dǎo)體結(jié)構(gòu),其特征在于所述半導(dǎo)體結(jié)構(gòu)形成于第一半導(dǎo)體層上,所述半導(dǎo)體結(jié)構(gòu)包括納米線組和兩個半導(dǎo)體基體;各所述半導(dǎo)體基體包括至少兩個第二半導(dǎo)體層, 各所述第二半導(dǎo)體層形成于絕緣層上;在各所述半導(dǎo)體基體之間,各所述第二半導(dǎo)體層及各所述絕緣層一一對應(yīng);所述納米線組包括至少兩個納米線,各所述納米線分立且包含第三半導(dǎo)體層,所述第二半導(dǎo)體層與所述第一半導(dǎo)體層和/或所述第三半導(dǎo)體層材料不同, 各所述納米線與各對應(yīng)的所述第二半導(dǎo)體層一一相接,各所述納米線在所述第一半導(dǎo)體層上的投影重合。
2.根據(jù)權(quán)利要求1所述的半導(dǎo)體結(jié)構(gòu),其特征在于所述半導(dǎo)體結(jié)構(gòu)還包括柵極,所述柵極經(jīng)柵介質(zhì)層接于各所述納米線。
3.根據(jù)權(quán)利要求2所述的半導(dǎo)體結(jié)構(gòu),其特征在于所述半導(dǎo)體結(jié)構(gòu)還包括側(cè)墻,所述側(cè)墻接于所述柵極中相對的兩側(cè),所述側(cè)墻位于所述納米線組上方。
4.根據(jù)權(quán)利要求3所述的半導(dǎo)體結(jié)構(gòu),其特征在于各所述納米線還包括金屬化半導(dǎo)體層,所述金屬化半導(dǎo)體層位于所述側(cè)墻和所述第二半導(dǎo)體層之間所夾區(qū)域的下方且接于所述第二半導(dǎo)體層。
5.根據(jù)權(quán)利要求1所述的半導(dǎo)體結(jié)構(gòu),其特征在于所述半導(dǎo)體結(jié)構(gòu)還包括接觸孔,所述接觸孔與各所述第二半導(dǎo)體層中上表面的部分區(qū)域相接,各所述部分區(qū)域位于所述納米線組的同側(cè)。
6.根據(jù)權(quán)利要求1所述的半導(dǎo)體結(jié)構(gòu),其特征在于所述第一半導(dǎo)體層材料為硅或摻雜硅時,所述第二半導(dǎo)體層為摻雜或未摻雜的多晶硅或非晶硅,所述第三半導(dǎo)體層為硅或摻雜硅。
7.根據(jù)權(quán)利要求1所述的半導(dǎo)體結(jié)構(gòu),其特征在于所述納米線具有光滑表面。
8.一種半導(dǎo)體結(jié)構(gòu),其特征在于所述半導(dǎo)體結(jié)構(gòu)形成于第一半導(dǎo)體層上,所述半導(dǎo)體結(jié)構(gòu)包括兩個納米線組和兩個半導(dǎo)體基體;各所述半導(dǎo)體基體包括至少兩個第二半導(dǎo)體層,各所述第二半導(dǎo)體層形成于絕緣層上,在各所述半導(dǎo)體基體之間,各所述第二半導(dǎo)體層及各所述絕緣層一一對應(yīng);各所述納米線組包括至少兩個納米線,各所述納米線分立且包含第三半導(dǎo)體層,所述第二半導(dǎo)體層與所述第一半導(dǎo)體層和/或所述第三半導(dǎo)體層材料不同,在各所述納米線組之間,各所述納米線一一對應(yīng);各對應(yīng)的所述第二半導(dǎo)體層與各對應(yīng)的所述納米線一一相接;在同一所述納米線組中,各所述納米線在所述第一半導(dǎo)體層上的投影重合。
9.根據(jù)權(quán)利要求8所述的半導(dǎo)體結(jié)構(gòu),其特征在于所述半導(dǎo)體結(jié)構(gòu)還包括柵極,所述柵極經(jīng)柵介質(zhì)層接于各所述納米線。
10.根據(jù)權(quán)利要求9所述的半導(dǎo)體結(jié)構(gòu),其特征在于所述半導(dǎo)體結(jié)構(gòu)還包括側(cè)墻,所述側(cè)墻接于所述柵極中相對的兩側(cè),所述側(cè)墻位于所述納米線組上方。
11.根據(jù)權(quán)利要求10所述的半導(dǎo)體結(jié)構(gòu),其特征在于各所述納米線還包括金屬化半導(dǎo)體層,所述金屬化半導(dǎo)體層位于所述側(cè)墻和所述第二半導(dǎo)體層之間所夾區(qū)域的下方且接于所述第二半導(dǎo)體層。
12.根據(jù)權(quán)利要求8所述的半導(dǎo)體結(jié)構(gòu),其特征在于所述半導(dǎo)體結(jié)構(gòu)還包括接觸孔, 所述接觸孔與各所述第二半導(dǎo)體層中上表面的部分區(qū)域相接,各所述部分區(qū)域位于各所述納米線組之間。
13.根據(jù)權(quán)利要求8所述的半導(dǎo)體結(jié)構(gòu),其特征在于所述第一半導(dǎo)體層材料為硅或摻雜硅時,所述第二半導(dǎo)體層為摻雜或未摻雜的多晶硅或非晶硅,所述第三半導(dǎo)體層為硅或摻雜硅。
14.根據(jù)權(quán)利要求8所述的半導(dǎo)體結(jié)構(gòu),其特征在于所述納米線具有光滑表面。
15.一種半導(dǎo)體結(jié)構(gòu)的形成方法,其特征在于,包括在第一半導(dǎo)體層上確定納米線區(qū)并形成半導(dǎo)體基體及第三半導(dǎo)體層,所述第三半導(dǎo)體層覆蓋所述納米線區(qū)且嵌入所述半導(dǎo)體基體中;所述半導(dǎo)體基體包含至少三個第二半導(dǎo)體層,各所述第二半導(dǎo)體層夾于絕緣層之間;所述第二半導(dǎo)體層與所述第一半導(dǎo)體層和/或所述第三半導(dǎo)體層材料不同,在接于所述納米線區(qū)中一組相對側(cè)面的所述半導(dǎo)體基體上形成有第一硬掩膜;形成第二硬掩膜,所述第二硬掩膜附著于所述第一硬掩膜中接于所述相對側(cè)面的側(cè)壁且暴露部分所述第三半導(dǎo)體層;去除暴露的部分所述第三半導(dǎo)體層,以形成凹槽;形成第三硬掩膜,所述第三硬掩膜覆蓋所述凹槽的側(cè)壁,所述第一硬掩膜、所述第二硬掩膜和所述第三硬掩膜與所述絕緣層材料不同;去除遠(yuǎn)離所述納米線區(qū)的部分所述半導(dǎo)體基體,以使所述半導(dǎo)體基體中接于所述相對側(cè)面處的寬度小于接于其他側(cè)面處的寬度,以暴露所述第一半導(dǎo)體層、各所述絕緣層和各所述第二半導(dǎo)體層;去除接于所述半導(dǎo)體基體中接于所述相對側(cè)面處的所述絕緣層,并暴露承載所述第一硬掩膜的部分所述第三半導(dǎo)體層的表面,在去除所述第一硬掩膜、所述第二硬掩膜和所述第三硬掩膜后,在所述表面的法線方向上,以所述第二半導(dǎo)體層為掩膜,去除所述第三半導(dǎo)體層,再去除作為掩膜的所述第二半導(dǎo)體層。
16.根據(jù)權(quán)利要求15所述的方法,其特征在于,還包括去除部分所述第二半導(dǎo)體層,所述部分第二半導(dǎo)體層位于接于所述凹槽的區(qū)域內(nèi),以暴露各所述第二半導(dǎo)體層的部分上表面;形成第一柵極,所述第一柵極經(jīng)柵介質(zhì)層接于所述第三半導(dǎo)體層,所述第一柵極材料為半導(dǎo)體材料且與所述第三半導(dǎo)體層材料不同;形成平坦化的第一層間介質(zhì)層,以使所述平坦化的第一層間介質(zhì)層覆蓋所述第三半導(dǎo)體層并暴露所述第一柵極的上表面和部分側(cè)壁,所述部分側(cè)壁由所述上表面向下延伸而成;形成側(cè)墻,所述側(cè)墻形成于所述平坦化的第一層間介質(zhì)層上并附著于所述部分側(cè)壁上。
17.根據(jù)權(quán)利要求16所述的方法,其特征在于,還包括以所述側(cè)墻為掩膜,去除部分所述平坦化的第一層間介質(zhì)層,以暴露所述第三半導(dǎo)體層;金屬化所述第三半導(dǎo)體層。
18.根據(jù)權(quán)利要求17所述的方法,其特征在于,還包括形成第二層間介質(zhì)層,所述第二層間介質(zhì)層覆蓋各所述第二半導(dǎo)體層和各所述第三半導(dǎo)體層;在所述第二層間介質(zhì)層內(nèi)形成接觸孔,所述接觸孔接于各所述第二半導(dǎo)體層上表面的部分區(qū)域。
19.根據(jù)權(quán)利要求16至18中任一項所述的方法,其特征在于,在形成所述側(cè)墻至暴露所述第三半導(dǎo)體層之間,還包括以第二柵極替代所述第一柵極,所述第二柵極材料為金屬材料。
20.根據(jù)權(quán)利要求15所述的方法,其特征在于,還包括去除部分所述第二半導(dǎo)體層,以暴露各所述第二半導(dǎo)體層的部分上表面; 形成第三層間介質(zhì)層,所述第三層間介質(zhì)層覆蓋各所述第二半導(dǎo)體層; 在所述第三層間介質(zhì)層內(nèi)形成接觸孔,所述接觸孔接于暴露的各所述上表面的部分區(qū)域。
21.根據(jù)權(quán)利要求16或20所述的方法,其特征在于,去除部分所述第二半導(dǎo)體層的步驟包括去除暴露的第一層所述第二半導(dǎo)體層上部分區(qū)域,以暴露第二層所述第二半導(dǎo)體層的部分區(qū)域;直至去除暴露的第N層所述第二半導(dǎo)體層上部分區(qū)域,以暴露第N+1層所述第二半導(dǎo)體層的部分區(qū)域,N為大于或等于1的自然數(shù)。
22.根據(jù)權(quán)利要求16或20所述的方法,其特征在于,還包括沿平行于所述第三半導(dǎo)體層且垂直于所述第一半導(dǎo)體層的方向切割所述第一半導(dǎo)體層,以獲得兩個半導(dǎo)體結(jié)構(gòu), 在各所述半導(dǎo)體結(jié)構(gòu)中,所述接觸孔接于各所述上表面的部分區(qū)域。
23.根據(jù)權(quán)利要求15所述的方法,其特征在于,在第一半導(dǎo)體層上確定納米線區(qū)并形成半導(dǎo)體基體及所述第三半導(dǎo)體層的步驟包括在第一半導(dǎo)體層上順序形成半導(dǎo)體基體和第一硬掩膜層,所述半導(dǎo)體基體包括至少三個第二半導(dǎo)體層,各所述第二半導(dǎo)體層夾于絕緣層之間,所述第一硬掩膜層形成于所述半導(dǎo)體基體上;確定納米線區(qū),并去除部分所述第一硬掩膜層及所述納米線區(qū)內(nèi)的所述半導(dǎo)體基體, 以在接于所述納米線區(qū)中一組相對側(cè)面的所述半導(dǎo)體基體上形成第一硬掩膜,并暴露所述第一半導(dǎo)體層;在暴露的所述第一半導(dǎo)體層上形成第三半導(dǎo)體層,所述第三半導(dǎo)體層的上表面低于所述第一硬掩膜的上表面,以暴露所述第一硬掩膜中接于所述相對側(cè)面的側(cè)壁,所述第二半導(dǎo)體層與所述第一半導(dǎo)體層和/或所述第三半導(dǎo)體層材料不同。
24.根據(jù)權(quán)利要求15所述的方法,其特征在于,去除部分所述第三半導(dǎo)體層的步驟包括在暴露的所述第三半導(dǎo)體層上形成異質(zhì)區(qū),所述異質(zhì)區(qū)材料與所述第二半導(dǎo)體層材料和所述第三半導(dǎo)體層材料不同;以所述第二半導(dǎo)體層為掩膜,去除所述異質(zhì)區(qū),在所述表面的法線方向上,所述異質(zhì)區(qū)貫穿所述第二半導(dǎo)體層。
25.根據(jù)權(quán)利要求M所述的方法,其特征在于以氧化工藝形成所述異質(zhì)區(qū)。
26.根據(jù)權(quán)利要求15所述的方法,其特征在于,還包括執(zhí)行退火操作。
27.根據(jù)權(quán)利要求沈所述的方法,其特征在于在壓或徹氣氛下,執(zhí)行所述退火操作。
28.根據(jù)權(quán)利要求15所述的方法,其特征在于所述第一半導(dǎo)體層材料為硅或摻雜硅時,所述第二半導(dǎo)體層為摻雜或未摻雜的多晶硅或非晶硅,所述第三半導(dǎo)體層為硅或摻雜娃。
全文摘要
一種半導(dǎo)體結(jié)構(gòu),所述半導(dǎo)體結(jié)構(gòu)形成于第一半導(dǎo)體層上,所述半導(dǎo)體結(jié)構(gòu)包括納米線組和兩個半導(dǎo)體基體;各所述半導(dǎo)體基體包括至少兩個第二半導(dǎo)體層,各所述第二半導(dǎo)體層形成于絕緣層上;在各所述半導(dǎo)體基體之間,各所述第二半導(dǎo)體層及各所述絕緣層一一對應(yīng);所述納米線組包括至少兩個納米線,各所述納米線分立且包含第三半導(dǎo)體層,所述第二半導(dǎo)體層與所述第一半導(dǎo)體層和/或所述第三半導(dǎo)體層材料不同,各所述納米線與各對應(yīng)的所述第二半導(dǎo)體層一一相接,各所述納米線在所述第一半導(dǎo)體層上的投影重合。以及,一種半導(dǎo)體結(jié)構(gòu)的形成方法。利于增加集成度。
文檔編號H01L27/04GK102446951SQ20101050168
公開日2012年5月9日 申請日期2010年9月30日 優(yōu)先權(quán)日2010年9月30日
發(fā)明者徐秋霞, 朱慧瓏, 梁擎擎, 鐘匯才 申請人:中國科學(xué)院微電子研究所