亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

發(fā)光控制電路、發(fā)光控制方法和移位寄存器的制作方法

文檔序號:6739451閱讀:101來源:國知局
專利名稱:發(fā)光控制電路、發(fā)光控制方法和移位寄存器的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及有機發(fā)光顯示領(lǐng)域,尤其涉及一種發(fā)光控制電路、發(fā)光控制方法和移位寄存器。
背景技術(shù)
有機發(fā)光顯示二極管(OLED)由于具有高亮度、寬視角、較快的響應速度等優(yōu)點,已越來越多地被應用于高性能顯示中。傳統(tǒng)的無源矩陣有機發(fā)光顯示二極管(PMOLED)隨著顯示尺寸的增大,需要更短的單個像素的驅(qū)動時間,因而需要增大瞬態(tài)電流,增加功耗;同時大電流的應用會造成ITO線上壓降過大,并使OLED工作電壓過高,進而降低其效率。而有源矩陣有機發(fā)光顯示二極管(AMOLED)通過開關(guān)管逐行掃描輸入OLED電流,可以很好地解決這些問題。
·
對于AMOLED (有源矩陣有機發(fā)光二極管)顯示,不僅需要產(chǎn)生行選通信號,控制與該柵線相連像素的開/關(guān)狀態(tài),還需要對于有機發(fā)光顯示二極管的開/關(guān)狀態(tài)進行控制,該有機發(fā)光顯示二極管的狀態(tài)控制信號對于P型晶體管構(gòu)成的AMOLED顯示背板是一正電平信號,來確保在顯示數(shù)據(jù)寫入像素單元的過程中,OLED器件處于關(guān)閉狀態(tài),而當顯示數(shù)據(jù)寫入像素單元之后,OLED器件開啟發(fā)光,以此來確保顯示圖像不會由于像素電路在數(shù)據(jù)的寫入時的不穩(wěn)定狀態(tài)發(fā)生閃爍。

發(fā)明內(nèi)容
本發(fā)明的主要目的在于提供一種發(fā)光控制電路、發(fā)光控制方法和移位寄存器,可以確保在顯示數(shù)據(jù)寫入像素單元的過程中,OLED器件處于關(guān)閉狀態(tài),而顯示數(shù)據(jù)寫入像素單元后,OLED器件開啟發(fā)光,從而確保顯示圖像不會由于像素電路在數(shù)據(jù)的寫入的不穩(wěn)定狀態(tài)發(fā)生閃爍。為了達到上述目的,本發(fā)明提供了一種發(fā)光控制電路,用于產(chǎn)生在AMOLED中控制OLED發(fā)光的發(fā)光控制信號,所述發(fā)光控制信號與柵極驅(qū)動信號反相;所述發(fā)光控制電路包括輸入端、輸入采樣單元、輸出單元、復位單元和發(fā)光控制信號輸出端,其中,所述輸入米樣單兀,分別與所述輸入端、第一時鐘信號輸入端和所述發(fā)光控制信號輸出端連接,用于在第一時鐘信號的控制下對輸入信號進行采樣,并將采樣得到的信號傳送至所述發(fā)光控制信號輸出端;所述輸出單元,分別與所述輸入采樣單元、第二時鐘信號輸入端和所述發(fā)光控制信號輸出端連接,用于在所述輸入采樣單元對輸入信號進行采樣后,在第二時鐘信號的控制下產(chǎn)生發(fā)光控制信號,并將該發(fā)光控制信號傳送至所述發(fā)光控制信號輸出端;所述復位單元,分別與所述輸出單元、第三時鐘信號輸入端和所述發(fā)光控制信號輸出端連接,用于在所述輸出單元產(chǎn)生發(fā)光控制信號后,在第三時鐘信號的控制下對所述發(fā)光控制信號進行復位。
實施時,所述輸入采樣單元包括第一薄膜晶體管、第二薄膜晶體管、第三薄膜晶體管、第四薄膜晶體管和第一電容;所述第一薄膜晶體管,柵極與第一時鐘信號輸入端連接,源極與所述復位單元連接,漏極與所述輸入端連接;所述第二薄膜晶體管,柵極與第一時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與所述輸出單元連接;所述第三薄膜晶體管,柵極與第一時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與所述輸出單元連接;
所述第四薄膜晶體管,柵極與第一時鐘信號輸入端連接,源極與復位單元連接,漏極與驅(qū)動電源的低電平輸出端連接;所述第一電容,連接于所述第四薄膜晶體管的源極與所述發(fā)光控制信號輸出端之間。實施時,所述輸出單元包括第五薄膜晶體管、第六薄膜晶體管、第七薄膜晶體管、第八薄膜晶體管和第二電容;所述第五薄膜晶體管,柵極與所述第一薄膜晶體管的源極連接,源極分別與所述第二薄膜晶體管的漏極和所述第六薄膜晶體管的柵極連接,漏極與第二時鐘信號輸入端連接;所述第六薄膜晶體管,源極與分別與所述第三薄膜晶體管的漏極和所述八薄膜晶體管的柵極連接,漏極與驅(qū)動電源的低電平輸出端連接;所述第七薄膜晶體管,柵極與第二時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與第十三薄膜晶體管的柵極連接;所述第八薄膜晶體管,源極與驅(qū)動電源的高電平輸出端連接;所述第二電容連接于所述第五薄膜晶體管的柵極與源極之間。實施時,所述復位單元包括第九薄膜晶體管、第十薄膜晶體管、第十一薄膜晶體管、第十二薄膜晶體管和第十三薄膜晶體管;所述第九薄膜晶體管,柵極與第三時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與第一薄膜晶體管的源極連接;所述第十薄膜晶體管,柵極與第三時鐘信號端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與所述第五薄膜晶體管的源極連接;所述第十一薄膜晶體管,柵極與第三時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與所述第六薄膜晶體管的源極連接;所述第十二薄膜晶體管,柵極與第三時鐘信號輸入端連接,源極與所述第十三薄膜晶體管的柵極連接,漏極與驅(qū)動電源的低電平輸出端連接;所述第十三薄膜晶體管,柵極與所述第四薄膜晶體管的源極連接,源極與所述第八薄膜晶體管的漏極連接,漏極與驅(qū)動電源的低電平輸出端連接;所述第十三薄膜晶體管的源極與所述發(fā)光控制信號輸出端連接。實施時,本發(fā)明所述的發(fā)光控制電路還包括反相輸出端;所述第六薄膜晶體管的柵極與所述反相輸出端連接;從所述反相輸出端輸出的信號與所述發(fā)光控制信號反相。
實施時,所述輸出單元還包括第三電容,所述復位單元還包括第四電容;所述第三電容,連接于所述第六薄膜晶體管的源極與驅(qū)動電源的低電平輸出端之間;所述第四電容,連接于所述第十三薄膜晶體管的源極和驅(qū)動電源的低電平輸出端之間。實施時,第一薄膜晶體管、第二薄膜晶體管、第三薄膜晶體管、第四薄膜晶體管、第五薄膜晶體管、第六薄膜晶體管、第七薄膜晶體管、第八薄膜晶體管、第九薄膜晶體管、第十薄膜晶體管、第十一薄膜晶體管、第十二薄膜晶體管和第十三薄膜晶體管是p型TFT。本發(fā)明還提供了一種發(fā)光控制方法,用于產(chǎn)生在AMOLED中控制OLED發(fā)光的發(fā)光控制信號,所述發(fā)光控制信號與柵極驅(qū)動信號反相;所述發(fā)光控制方法包括以下步驟 輸入采樣步驟輸入采樣單元對輸入信號進行采樣,并將采樣得到的信號傳送至發(fā)光控制信號輸出端;輸出步驟輸出單元產(chǎn)生發(fā)光控制信號,并將該發(fā)光控制信號傳送至所述發(fā)光控制信號輸出端;復位步驟復位單元對所述發(fā)光控制信號進行復位。本發(fā)明還提供了一種移位寄存器,包括多級上述的發(fā)光控制電路;除了第一級發(fā)光控制電路和第二級發(fā)光控制電路之外,第n級發(fā)光控制電路的輸入信號為與第(n-2)級發(fā)光控制電路的發(fā)光控制信號反相的信號;第一級發(fā)光控制電路的輸入信號和第二級發(fā)光控制電路的輸入信號為起始信號;n為大于2而小于等于N的整數(shù),N為所述移位寄存器包括的發(fā)光控制電路的級數(shù)。與現(xiàn)有技術(shù)相比,本發(fā)明所述的發(fā)光控制電路、發(fā)光控制方法和移位寄存器,與產(chǎn)生柵極驅(qū)動信號反相的發(fā)光控制信號,以使得在顯示數(shù)據(jù)寫入像素單元的過程中,OLED器件處于關(guān)閉狀態(tài),而顯示數(shù)據(jù)寫入像素單元后,OLED器件開啟發(fā)光,從而確保顯示圖像不會由于像素電路在數(shù)據(jù)的寫入的不穩(wěn)定狀態(tài)發(fā)生閃爍。


圖I是本發(fā)明第一實施例所述的發(fā)光控制電路的電路圖;圖2是本發(fā)明第二實施例所述的發(fā)光控制電路的電路圖;圖3是本發(fā)明一實施例所述的移位寄存器的電路圖;圖4是本發(fā)明第二實施例所述的發(fā)光控制電路中的工作時序圖;圖5是如圖3所示的移位寄存器的工作時序圖。
具體實施例方式
為了使本發(fā)明實施例的目的、技術(shù)方案和優(yōu)點更加明白,下面結(jié)合實施例和附圖,對本發(fā)明的實施例做進一步詳細的說明。在此,本發(fā)明的示意性實施例以及說明用于解釋本發(fā)明,但不作為對本發(fā)明的限定。
對于有源矩陣液晶顯示器(AMIXD),柵極驅(qū)動電路用于產(chǎn)生像素電路陣列的行選通控制。然而對于AMOLED (有源矩陣有機發(fā)光二極管)顯示器,OLED為電流驅(qū)動器件,因此控制流入OLED的電流通路,即可以控制OLED器件的發(fā)光。所以為了在AMOLED (有源矩陣有機發(fā)光二極管)顯示器中對OLED的發(fā)光進行準確的控制,本發(fā)明提供了一種發(fā)光控制電路、發(fā)光控制方法和移位寄存器。本發(fā)明所述的發(fā)光控制電路與傳統(tǒng)的柵極驅(qū)動電路配合工作,用于完成OLED和像素電路工作狀態(tài)的分別控制。如圖I所示,本發(fā)明第一實施例所述的發(fā)光控制電路,用于產(chǎn)生在AMOLED中控制OLED發(fā)光的發(fā)光控制信號,所述發(fā)光控制信號與柵極驅(qū)動信號反相;所述發(fā)光控制電路包括輸入端Input、輸入采樣單元11、輸出單元12、復位單元13和發(fā)光控制信號輸出端EM[n],其中,所述輸入采樣單元11,分別與所述輸入端Input、第一時鐘信號輸入端和所述發(fā) 光控制信號輸出端EM[n]連接,用于在第一時鐘信號CKl的控制下對輸入信號進行采樣,并將采樣得到的信號傳送至所述發(fā)光控制信號輸出端EM[n];所述輸出單元12,分別與所述輸入采樣單元11、第二時鐘信號輸入端和所述發(fā)光控制信號輸出端EM[n]連接,用于在所述輸入采樣單元11對輸入信號進行采樣后,在第二時鐘信號CK2的控制下產(chǎn)生發(fā)光控制信號,并將該發(fā)光控制信號傳送至所述發(fā)光控制信號輸出端EM[n];所述復位單元13,分別與所述輸出單元12、第三時鐘信號輸入端和所述發(fā)光控制信號輸出端EM[n]連接,用于在所述輸出單元12產(chǎn)生發(fā)光控制信號后,在第三時鐘信號CK3的控制下對所述發(fā)光控制信號進行復位;從第一時鐘信號輸入端輸入第一時鐘信號CKl,從第二時鐘信號輸入端輸入第二時鐘信號CK2,從第三時鐘信號輸入端輸入第三時鐘信號CK3。本發(fā)明第一實施例所述的發(fā)光控制電路能產(chǎn)生在AMOLED中控制OLED發(fā)光的發(fā)光控制信號,所述發(fā)光控制信號與柵極驅(qū)動信號反相,可以在AMOLED (有源矩陣有機發(fā)光二極管)顯示器中對OLED的發(fā)光進行準確的控制,以使得在顯示數(shù)據(jù)寫入像素單元的過程中,OLED器件處于關(guān)閉狀態(tài),而顯示數(shù)據(jù)寫入像素單元后,OLED器件開啟發(fā)光,從而確保顯示圖像不會由于像素電路在數(shù)據(jù)的寫入的不穩(wěn)定狀態(tài)發(fā)生閃爍。圖2是本發(fā)明第二實施例所述的發(fā)光控制電路的電路圖。如圖2所示,本發(fā)明第二實施例所述的發(fā)光控制電路基于本發(fā)明第一實施例所述的發(fā)光控制電路。在本發(fā)明第二實施例所述的發(fā)光控制電路中,所述輸入采樣單元11包括第一薄膜晶體管Tl、第二薄膜晶體管T2、第三薄膜晶體管T3、第四薄膜晶體管T4和第一電容Cl ;所述輸出單元包括第五薄膜晶體管T5、第六薄膜晶體管T6、第七薄膜晶體管17、第八薄膜晶體管T8、第二電容C2和第三電容C3 ;所述復位單元包括第九薄膜晶體管T9、第十薄膜晶體管T10、第十一薄膜晶體管Tl I、第十二薄膜晶體管T12、第十三薄膜晶體管T13和第四電容C4 ;所述發(fā)光控制電路還包括反相輸出端EM_0ut ;所述第一薄膜晶體管Tl,柵極與第一時鐘信號輸入端連接,源極與所述第九薄膜晶體管T9的漏極連接,漏極與所述輸入端INPUT連接;
所述第二薄膜晶體管T2,柵極與第一時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與所述第五薄膜晶體管T5的源極連接;所述第三薄膜晶體管T3,柵極與第一時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與所述第六薄膜晶體管T6的源極連接;所述第四薄膜晶體管T4,柵極與第一時鐘信號輸入端連接,源極與所述第十三薄膜晶體管T13的柵極連接,漏極與驅(qū)動電源的低電平輸出端連接;所述第五薄膜晶體管T5,柵極與所述第一薄膜晶體管Tl的源極連接,源極與所述第六薄膜晶體管T6的柵極連接,漏極與第二時鐘信號輸入端連接;所述第六薄膜晶體管T6,源極與所述八薄膜晶體管T8的柵極連接,漏極與驅(qū)動電源的低電平輸出端連接;所述第七薄膜晶體管17,柵極與第二時鐘信號輸入端連接,源極與驅(qū)動電源的高 電平輸出端連接,漏極與第十三薄膜晶體管T13的柵極連接;所述第八薄膜晶體管T8,源極與驅(qū)動電源的高電平輸出端連接;所述第九薄膜晶體管T9,柵極與第三時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接;所述第十薄膜晶體管T10,柵極與第三時鐘信號端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與所述第五薄膜晶體管T5的源極連接;所述第十一薄膜晶體管T11,柵極與第三時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與所述第六薄膜晶體管T6的源極連接;所述第十二薄膜晶體管T12,柵極與第三時鐘信號輸入端連接,源極與所述第十三薄膜晶體管T13的柵極連接,漏極與驅(qū)動電源的低電平輸出端連接;所述第十三薄膜晶體管T13,源極與所述第八薄膜晶體管T8的漏極連接,漏極與驅(qū)動電源的低電平輸出端連接;所述第一電容Cl,連接于所述第十三薄膜晶體管T13的柵極和源極之間;所述第二電容C2連接于所述第五薄膜晶體管T5的柵極與源極之間;所述第三電容C3,連接于所述第六薄膜晶體管T6的源極與驅(qū)動電源的低電平輸出端之間;所述第四電容C4,連接于所述第十三薄膜晶體管T13的源極和驅(qū)動電源的低電平輸出端之間;所述第十三薄膜晶體管T13的源極與所述發(fā)光控制信號輸出端EM[n]連接;所述第六薄膜晶體管T6的柵極與所述反相輸出端EM_0ut連接;從第一時鐘信號輸入端輸入第一時鐘信號CKl,從第二時鐘信號輸入端輸入第二時鐘信號CK2,從第三時鐘信號輸入端輸入第三時鐘信號CK3;驅(qū)動電源的高電平輸出端的輸出電壓為VGH,驅(qū)動電源的低電平輸出端的輸出電壓為VGL ;NI點是與所述第五薄膜晶體管T5的柵極連接的節(jié)點;N2點是與所述第六薄膜晶體管T6的柵極連接的節(jié)點;N3點是與所述第八薄膜晶體管T8的柵極連接的節(jié)點;N4點是與所述第十三薄膜晶體管T13的柵極連接的節(jié)點;
N2點(即反相輸出端EM_0ut)與下一級發(fā)光控制電路連接;從所述反相輸出端EM_0ut輸出的信號與所述發(fā)光控制信號反相;其中,Cl和C2是自舉電容,C3用于維持N3點的電平,C4用于維持所述發(fā)光控制信號輸出端EM [η]的電平;第一薄膜晶體管Tl、第二薄膜晶體管Τ2、第三薄膜晶體管Τ3、第四薄膜晶體管Τ4、第五薄膜晶體管Τ5、第六薄膜晶體管Τ6、第七薄膜晶體管Τ7、第八薄膜晶體管Τ8、第九薄膜晶體管T9、第十薄膜晶體管Τ10、第十一薄膜晶體管TH、第十二薄膜晶體管Τ12和第十三薄膜晶體管Τ13是P型TFT。如圖3所示,本發(fā)明一實施例所述的移位寄存器包括多級本發(fā)明第二實施例所述的發(fā)光控制電路;除了第一級發(fā)光控制電路和第二級發(fā)光控制電路之外,第η級發(fā)光控制電路的輸 入端Input為與第(n-2)級發(fā)光控制電路的反相輸出端EM_0ut連接;第一級發(fā)光控制電路的輸入端Input和第二級發(fā)光控制電路的輸入端Input與起始信號輸入端連接;從所述起始信號輸入端輸入起始信號STV ;η為大于2而小于等于N的整數(shù),N為所述移位寄存器包括的發(fā)光控制電路的級數(shù);在圖3 中,STAGE_1、STAGE_2、STAGE_3、STAGE_4、STAGE_5、STAGE_6、STAGE_7、STAGE_8指示的分別是第一級發(fā)光控制電路、第二級發(fā)光控制電路、第一級發(fā)光控制電路、第二級發(fā)光控制電路、第三級發(fā)光控制電路、第四級發(fā)光控制電路、第五級發(fā)光控制電路、第六級發(fā)光控制電路、第七級發(fā)光控制電路、第八級發(fā)光控制電路;并且,與奇數(shù)級發(fā)光控制電路連接的第一時鐘信號、第二時鐘信號、第三時鐘信號分別為CLKl-l、CLKl-2、CLKl-3;與偶數(shù)級發(fā)光控制電路連接的第一時鐘信號、第二時鐘信號、第三時鐘信號分別為CLK2-l、CLK2-2、CLK2-3。圖4是本發(fā)明第二實施例所述的發(fā)光控制電路中的工作時序圖,該發(fā)光控制電路為移位寄存器中的第一級發(fā)光控制電路;STV的脈寬是CKl的脈寬、CK2的脈寬和CK3的脈寬的兩倍;CKl的第一個下降沿和STV的下降沿對齊;CK2的第一個下降沿與CKl的第一個上升沿對齊;CK3的第一個下降沿與STV的上升沿對齊;CKl的占空比、CK2的占空比和CK3的占空比為1/3。如圖4所示,tl階段為輸入采樣階段此時從輸入端Input輸入的起始信號STV為低電平,同時第一時鐘信號CKl為低電平,第一薄膜晶體管Tl導通,同時第二時鐘信號CK2為高電平,第九薄膜晶體管T9關(guān)閉,則此時NI點的電平被拉低為VGL+ I Vthp ;同時由于第一時鐘信號CKl為低電平,第二薄膜晶體管T2導通,N2點為高電平,確保第六薄膜晶體管T6關(guān)閉,不影響N3點的電平,此時由于第三薄膜晶體管T3導通,N3點為高電平,確保第八薄膜晶體管T8關(guān)閉,不影響輸入EM[n];第四薄膜晶體管T4由于CKl為低電平導通,N4點的電平被拉低為VGL+ I Vthp I,第十三薄膜晶體管T13導通,發(fā)光控制信號此時為低電平;其中,Vthp是P型薄膜晶體管的閾值電壓;t2階段為輸出階段CK1,CK3為高電平,第一薄膜晶體管Tl、第二薄膜晶體管T2、第五薄膜晶體管T5和第十薄膜晶體管TlO均關(guān)閉,由于第二電容C2的自舉作用,NI點電平將被相應拉低,第五薄膜晶體管T5導通,第二時鐘信號CK2信號為低電平,此時N2點電平為低,則第六薄膜晶體管T6導通,將N3點電平拉低,相應的,第八薄膜晶體管T8導通,發(fā)光控制信號為高電平信號,為OLED器件的驅(qū)動TFT提供開啟信號;t3階段為復位階段第三時鐘信號CK3信號為低,相應的,第九薄膜晶體管T9、第十薄膜晶體管T10、第i^一薄膜晶體管Tll和第十二薄膜晶體管T12導通,將NI點、N2點和N3點電平拉高,N4點電平拉低。此時第十三薄膜晶體管T13導通,第八薄膜晶體管T8關(guān)閉,發(fā)光控制信號重新被拉低,完成對發(fā)光控制信號的復位。圖5是如圖3所示的移位寄存器的工作時序圖,在圖5中,EM_out_l、EM_out_2、EM_out_n指示的分別是第一級發(fā)光控制電路的反相輸出端、第二級發(fā)光控制電路的反相輸 出端、第η級發(fā)光控制電路的反相輸出端;ΕΜ_1、ΕΜ_2、ΕΜ_η指示的分別是第一級發(fā)光控制電路輸出的發(fā)光控制信號、第二級發(fā)光控制電路輸出的發(fā)光控制信號、第η級發(fā)光控制電路輸出的發(fā)光控制信號;η是小于等于移位寄存器包括的發(fā)光控制電路的級數(shù)的整數(shù);CLKl-I的脈寬、CLK1-2的脈寬、CLK1-3的脈寬、CLK2-1的脈寬、CLK2-2的脈寬和CLK2-3的脈寬相同;所述起始信號STV的脈寬分別是CLKl-I的脈寬、CLK1-2的脈寬、CLK1-3的脈寬、CLK2-1的脈寬、CLK2-2的脈寬和CLK2-3的脈寬的兩倍;CLKl-I的第一個下降沿和STV的下降沿對齊;CLKI-2的第一個下降沿與CLKl-I的第一個上升沿對齊;CLKI-3的第一個下降沿與STV的上升沿對齊;CLK2-1的第一個下降沿位于STV脈寬的1/4處,即位于CLK1-1自身脈寬的1/2處;CLK2-2的第一個下降沿與CLK2-1的第一個上升沿對齊;CLK2-3的第一個下降沿與CLK2-2的第一個上升沿對齊;CLKl-I的占空比、CLKI-2的占空比、CLKI-3的占空比、CLK2-1的占空比、CLK2-2的占空比和CLK2-3的占空比為1/3。本發(fā)明還提供了一種發(fā)光控制方法,用于產(chǎn)生在AMOLED中控制OLED發(fā)光的發(fā)光控制信號,所述發(fā)光控制信號與柵極驅(qū)動信號反相;所述發(fā)光控制方法包括以下步驟輸入采樣步驟輸入采樣單元對輸入信號進行采樣,并將采樣得到的信號傳送至發(fā)光控制信號輸出端;輸出步驟輸出單元產(chǎn)生發(fā)光控制信號,并將該發(fā)光控制信號傳送至所述發(fā)光控制信號輸出端;復位步驟復位單元對所述發(fā)光控制信號進行復位。本發(fā)明所述的發(fā)光控制電路、發(fā)光控制方法和移位寄存器,與產(chǎn)生柵極驅(qū)動信號反相的發(fā)光控制信號,以使得在顯示數(shù)據(jù)寫入像素單元的過程中,OLED器件處于關(guān)閉狀態(tài),而顯示數(shù)據(jù)寫入像素單元后,OLED器件開啟發(fā)光,從而確保顯示圖像不會由于像素電路在數(shù)據(jù)的寫入的不穩(wěn)定狀態(tài)發(fā)生閃爍。 以上說明對本發(fā)明而言只是說明性的,而非限制性的,本領(lǐng)域普通技術(shù)人員理解,在不脫離所附權(quán)利要求所限定的精神和范圍的情況下,可做出許多修改、變化或等效,但都將落入本發(fā)明的保護范圍內(nèi)。
權(quán)利要求
1.ー種發(fā)光控制電路,用于產(chǎn)生在AMOLED中控制OLED發(fā)光的發(fā)光控制信號,其特征在于,所述發(fā)光控制信號與柵極驅(qū)動信號反相; 所述發(fā)光控制電路包括輸入端、輸入采樣單元、輸出單元、復位單元和發(fā)光控制信號輸出端,其中, 所述輸入采樣單元,分別與所述輸入端、第一時鐘信號輸入端和所述發(fā)光控制信號輸出端連接,用于在第一時鐘信號的控制下對輸入信號進行采樣,并將采樣得到的信號傳送至所述發(fā)光控制信號輸出端; 所述輸出単元,分別與所述輸入采樣單元、第二時鐘信號輸入端和所述發(fā)光控制信號輸出端連接,用于在所述輸入采樣單元對輸入信號進行采樣后,在第二時鐘信號的控制下產(chǎn)生發(fā)光控制信號,并將該發(fā)光控制信號傳送至所述發(fā)光控制信號輸出端; 所述復位単元,分別與所述輸出単元、第三時鐘信號輸入端和所述發(fā)光控制信號輸出端連接,用于在所述輸出單元產(chǎn)生發(fā)光控制信號后,在第三時鐘信號的控制下對所述發(fā)光控制信號進行復位。
2.如權(quán)利要求I所述的發(fā)光控制電路,其特征在干, 所述輸入采樣單元包括第一薄膜晶體管、第二薄膜晶體管、第三薄膜晶體管、第四薄膜晶體管和第一電容; 所述第一薄膜晶體管,柵極與第一時鐘信號輸入端連接,源極與所述復位單元連接,漏極與所述輸入端連接; 所述第二薄膜晶體管,柵極與第一時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與所述輸出單元連接; 所述第三薄膜晶體管,柵極與第一時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與所述輸出單元連接; 所述第四薄膜晶體管,柵極與第一時鐘信號輸入端連接,源極與復位單元連接,漏極與驅(qū)動電源的低電平輸出端連接; 所述第一電容,連接于所述第四薄膜晶體管的源極與所述發(fā)光控制信號輸出端之間。
3.如權(quán)利要求2所述的發(fā)光控制電路,其特征在干, 所述輸出単元包括第五薄膜晶體管、第六薄膜晶體管、第七薄膜晶體管、第八薄膜晶體管和第二電容; 所述第五薄膜晶體管,柵極與所述第一薄膜晶體管的源極連接,源極分別與所述第二薄膜晶體管的漏極和所述第六薄膜晶體管的柵極連接,漏極與第二時鐘信號輸入端連接;所述第六薄膜晶體管,源極與分別與所述第三薄膜晶體管的漏極和所述八薄膜晶體管的柵極連接,漏極與驅(qū)動電源的低電平輸出端連接; 所述第七薄膜晶體管,柵極與第二時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與第十三薄膜晶體管的柵極連接; 所述第八薄膜晶體管,源極與驅(qū)動電源的高電平輸出端連接; 所述第二電容連接于所述第五薄膜晶體管的柵極與源極之間。
4.如權(quán)利要求3所述的發(fā)光控制電路,其特征在干, 所述復位単元包括第九薄膜晶體管、第十薄膜晶體管、第十一薄膜晶體管、第十二薄膜晶體管和第十三薄膜晶體管;所述第九薄膜晶體管,柵極與第三時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與第一薄膜晶體管的源極連接; 所述第十薄膜晶體管,柵極與第三時鐘信號端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與所述第五薄膜晶體管的源極連接; 所述第十一薄膜晶體管,柵極與第三時鐘信號輸入端連接,源極與驅(qū)動電源的高電平輸出端連接,漏極與所述第六薄膜晶體管的源極連接; 所述第十二薄膜晶體管,柵極與第三時鐘信號輸入端連接,源極與所述第十三薄膜晶體管的柵極連接,漏極與驅(qū)動電源的低電平輸出端連接; 所述第十三薄膜晶體管,柵極與所述第四薄膜晶體管的源極連接,源極與所述第八薄膜晶體管的漏極連接,漏極與驅(qū)動電源的低電平輸出端連接; 所述第十三薄膜晶體管的源極與所述發(fā)光控制信號輸出端連接。
5.如權(quán)利要求4所述的發(fā)光控制電路,其特征在于,還包括反相輸出端; 所述第六薄膜晶體管的柵極與所述反相輸出端連接; 從所述反相輸出端輸出的信號與所述發(fā)光控制信號反相。
6.如權(quán)利要求4所述的發(fā)光控制電路,其特征在于,所述輸出單元還包括第三電容,所述復位單元還包括第四電容; 所述第三電容,連接于所述第六薄膜晶體管的源極與驅(qū)動電源的低電平輸出端之間; 所述第四電容,連接于所述第十三薄膜晶體管的源極和驅(qū)動電源的低電平輸出端之間。
7.如權(quán)利要求4至6中任ー權(quán)利要求所述的發(fā)光控制電路,其特征在于,第一薄膜晶體管、第二薄膜晶體管、第三薄膜晶體管、第四薄膜晶體管、第五薄膜晶體管、第六薄膜晶體管、第七薄膜晶體管、第八薄膜晶體管、第九薄膜晶體管、第十薄膜晶體管、第十一薄膜晶體管、第十二薄膜晶體管和第十三薄膜晶體管是P型TFT。
8.ー種發(fā)光控制方法,用于產(chǎn)生在AMOLED中控制OLED發(fā)光的發(fā)光控制信號,其特征在于,所述發(fā)光控制信號與柵極驅(qū)動信號反相; 所述發(fā)光控制方法包括以下步驟 輸入采樣步驟輸入采樣單元對輸入信號進行采樣,并將采樣得到的信號傳送至發(fā)光控制信號輸出端; 輸出步驟輸出單元產(chǎn)生發(fā)光控制信號,并將該發(fā)光控制信號傳送至所述發(fā)光控制信號輸出端; 復位步驟復位單元對所述發(fā)光控制信號進行復位。
9.ー種移位寄存器,其特征在于,包括多級如權(quán)利要求I至7中任ー權(quán)利要求所述的發(fā)光控制電路; 除了第一級發(fā)光控制電路和第二級發(fā)光控制電路之外,第n級發(fā)光控制電路的輸入信號為與第(n-2)級發(fā)光控制電路的發(fā)光控制信號反相的信號; 第一級發(fā)光控制電路的輸入信號和第二級發(fā)光控制電路的輸入信號為起始信號; n為大于2而小于等于N的整數(shù),N為所述移位寄存器包括的發(fā)光控制電路的級數(shù)。
全文摘要
本發(fā)明提供了一種發(fā)光控制電路、發(fā)光控制方法和移位寄存器。所述發(fā)光控制電路包括輸入端、輸入采樣單元、輸出單元、復位單元和發(fā)光控制信號輸出端;輸入采樣單元在第一時鐘信號的控制下對輸入信號進行采樣;輸出單元在輸入采樣單元對輸入信號進行采樣后,在第二時鐘信號的控制下產(chǎn)生發(fā)光控制信號;復位單元在所述輸出單元產(chǎn)生發(fā)光控制信號后,在第三時鐘信號的控制下對發(fā)光控制信號進行復位。本發(fā)明可以確保在顯示數(shù)據(jù)寫入像素單元的過程中,OLED器件處于關(guān)閉狀態(tài),而顯示數(shù)據(jù)寫入像素單元后,OLED器件開啟發(fā)光,從而確保顯示圖像不會由于像素電路在數(shù)據(jù)的寫入的不穩(wěn)定狀態(tài)發(fā)生閃爍。
文檔編號G11C19/30GK102760407SQ201210244370
公開日2012年10月31日 申請日期2012年7月13日 優(yōu)先權(quán)日2012年7月13日
發(fā)明者王穎, 金泰逵, 金馝奭 申請人:京東方科技集團股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1