1.一種用于PCIE插卡復(fù)位的控制電路,所述PCIE插卡包括多個芯片,所述PCIE插卡與主板相連接,其特征在于,所述控制電路包括:
主控模塊和選擇模塊;
所述主控模塊的接收端與所述主板相連接,所述主控模塊的控制端接所述選擇模塊的第一選擇端,所述主控模塊的初始端接所述選擇模塊的第二選擇端,所述主控模塊的指示端接所述選擇模塊的輸入端,所述選擇模塊的輸出端與多個所述芯片的共同輸入端相連接;
根據(jù)所述PCIE插卡與所述主板是否建立通信的情況,所述主控模塊通過不同的端口發(fā)送控制信號給所述選擇模塊,以使所述選擇模塊輸出復(fù)位信號并對多個所述芯片進行復(fù)位;
當所述PCIE插卡與所述主板未建立通信時,所述主控模塊通過初始端發(fā)送初始控制信號給所述選擇模塊,以使所述選擇模塊輸出復(fù)位信號并對多個所述芯片進行復(fù)位;
當所述PCIE插卡與所述主板建立通信時,所述主控模塊通過控制端發(fā)送串口控制信號給所述選擇模塊,以使所述選擇模塊輸出復(fù)位信號并對多個所述芯片進行復(fù)位。
2.如權(quán)利要求1所述的控制電路,其特征在于,所述控制電路還包括:
存儲模塊;
所述存儲模塊的輸入端接所述主控模塊的存儲端;
所述存儲模塊將所述主控模塊接收到的數(shù)據(jù)進行存儲。
3.如權(quán)利要求1所述的控制電路,其特征在于,所述主控模塊包括處理芯片;
所述處理芯片的接收端、控制端、初始端以及指示端分別為所述主控模塊的接收端、控制端、初始端以及指示端。
4.如權(quán)利要求1所述的控制電路,其特征在于,所述選擇模塊包括多路復(fù)用選擇器;
所述多路復(fù)用選擇器的第一串口端、第二串口端、輸入端以及輸出端分別為所述選擇模塊的第一選擇端、第二選擇端、輸入端以及輸出端。
5.如權(quán)利要求2所述的控制電路,其特征在于,所述存儲模塊包括存儲芯片;
所述存儲芯片的輸入端為所述存儲模塊的輸入端。
6.一種復(fù)位控制系統(tǒng),包括主板、PCIE插卡以及用于PCIE插卡復(fù)位的控制電路,其特征在于,所述PCIE插卡包括多個芯片,所述PCIE插卡與所述主板相連接,所述控制電路包括:
主控模塊和選擇模塊;
所述主控模塊的接收端與所述主板相連接,所述主控模塊的控制端接所述選擇模塊的第一選擇端,所述主控模塊的初始端接所述選擇模塊的第二選擇端,所述主控模塊的指示端接所述選擇模塊的輸入端,所述選擇模塊的輸出端與多個所述芯片的共同輸入端相連接;
根據(jù)所述PCIE插卡與所述主板是否建立通信的情況,所述主控模塊通過不同的端口發(fā)送控制信號給所述選擇模塊,以使所述選擇模塊輸出復(fù)位信號并對多個所述芯片進行復(fù)位;
當所述PCIE插卡與所述主板未建立通信時,所述主控模塊通過初始端發(fā)送初始控制信號給所述選擇模塊,以使所述選擇模塊輸出復(fù)位信號并對多個所述芯片進行復(fù)位;
當所述PCIE插卡與所述主板建立通信時,所述主控模塊通過控制端發(fā)送串口控制信號給所述選擇模塊,以使所述選擇模塊輸出復(fù)位信號并對多個所述芯片進行復(fù)位。
7.如權(quán)利要求6所述的復(fù)位控制系統(tǒng),其特征在于,所述控制電路還包括:
存儲模塊;
所述存儲模塊的輸入端接所述主控模塊的存儲端;
所述存儲模塊將所述主控模塊接收到的數(shù)據(jù)進行存儲。
8.如權(quán)利要求6所述的復(fù)位控制系統(tǒng),其特征在于,所述主控模塊包括處理芯片;
所述處理芯片的接收端、控制端、初始端以及指示端分別為所述主控模塊的接收端、控制端、初始端以及指示端。
9.如權(quán)利要求6所述的復(fù)位控制系統(tǒng),其特征在于,所述選擇模塊包括多路復(fù)用選擇器;
所述多路復(fù)用選擇器的第一串口端、第二串口端、輸入端以及輸出端分別為所述選擇模塊的第一選擇端、第二選擇端、輸入端以及輸出端。
10.如權(quán)利要求7所述的復(fù)位控制系統(tǒng),其特征在于,所述存儲模塊包括存儲芯片;
所述存儲芯片的輸入端為所述存儲模塊的輸入端。