1.一種6收3發(fā)ARINC-429總線接收、發(fā)送板,包括工控機(jī)[12],其特征在于,還包括一塊電路板和安裝在該電路板上的嵌入式16-BIT CPU[1]、3片雙向數(shù)據(jù)緩存器[2]、3片ARINC 429收/發(fā)器[3]、3片429發(fā)送器[4]、JTAG-1接口[5]、硬件看門狗電路[6]、雙向數(shù)據(jù)緩存器[7]、雙口RAM-數(shù)據(jù)存儲器[8]、雙向數(shù)據(jù)緩存器[9]、FPGA地址譯碼器[10]、JTAG-2接口[11];雙向數(shù)據(jù)緩存器[9]的輸入/出端通過ISA總線與工控機(jī)[12]連接,實(shí)現(xiàn)工控機(jī)[12]與雙口RAM-數(shù)據(jù)存儲器[8]的數(shù)據(jù)交換;JTAG-1接口[5]的輸入/出端通過電纜與工控機(jī)[12]的并行口連接,實(shí)現(xiàn)在工控機(jī)[12]上對嵌入式16-BIT CPU[1]的程序下載;JTAG-2接口[11]的輸入/出端通過電纜與工控機(jī)[12]的并行口連接,實(shí)現(xiàn)在工控機(jī)[12]上對FPGA地址譯碼器[10]的程序下載;FPGA地址譯碼器[10]通過ISA總線與工控機(jī)[12]連接,實(shí)現(xiàn)工控機(jī)[12]的地址譯碼;雙口RAM-數(shù)據(jù)存儲器[8]實(shí)現(xiàn)工控機(jī)[12]和嵌入式16-BIT CPU[1]的數(shù)據(jù)通信;嵌入式16-BIT CPU[1]通過3片ARINC 429收/發(fā)器[3]實(shí)現(xiàn)ARINC 429的接收/發(fā)送;ARINC3片429發(fā)送器[4]實(shí)現(xiàn)發(fā)送數(shù)據(jù)的驅(qū)動;嵌入式16-BIT CPU[1]不僅實(shí)現(xiàn)數(shù)據(jù)的接收,并把接收的數(shù)據(jù),放到雙口RAM-數(shù)據(jù)存儲器[8]中,嵌入式16-BIT CPU[1]還要通過雙向數(shù)據(jù)緩存器[7]從雙口RAM-數(shù)據(jù)存儲器[8]讀取數(shù)據(jù),通過3片雙向雙向數(shù)據(jù)緩存器[2],將讀取的數(shù)據(jù)發(fā)送到3片ARINC 429收/發(fā)器[3]上,通過ARINC3片429發(fā)送器[4]實(shí)現(xiàn)發(fā)送數(shù)據(jù)的驅(qū)動,將數(shù)據(jù)發(fā)送出去;硬件看門狗電路[6]實(shí)現(xiàn)嵌入式16-BIT[1]的死機(jī)后自動復(fù)位,雙口RAM-數(shù)據(jù)存儲器[8],將工控機(jī)[12]和嵌入式16-BIT CPU[1]有機(jī)的連接在一起,它既存儲來自工控機(jī)[12]的待發(fā)送數(shù)據(jù),將這些數(shù)據(jù)通過嵌入式16-BIT CPU[1]、3片ARINC 429收/發(fā)器[3]、3片429發(fā)送器[4]發(fā)送出去;雙口RAM-數(shù)據(jù)存儲器[8]也通過嵌入式16-BIT CPU[1]接收來自3片ARINC 429收/發(fā)器[3]收到的數(shù)據(jù)。