本技術涉及一致性測試,特別涉及一種觸發(fā)治具板和一種一致性測試系統(tǒng)以及一種一致性測試方法。
背景技術:
1、在usb3.0物理層一致性測中,為了獲得更好的測試效果,usb3.0規(guī)范中規(guī)定,針對不同的測試項目需要使用不同的一致性測試碼型,比如說眼圖/tj/dj測量需要使用cp0一致性測試碼、ssc(擴頻時鐘)/rj測量需要使用cp1測試碼、去加重測量需要cp7碼、差分信號擺幅測試需要cp8碼型。
2、因此,在進行不同的測試項目時需要用戶去設定被測dut來輸出所需要的測試碼型,這樣不僅會降低測試效率,而且對于很多系統(tǒng)級用戶、初級測試人員來說是很難去設置dut參數(shù)的。
3、為了使usb3.0一致性測試時測試碼型信號發(fā)送更加的簡單、方便,本發(fā)明提出了一種usb3.0一致性測試方法及實現(xiàn)方案,來解決usb3.0一致性測試碼型發(fā)送復雜、操作不方便的問題。
技術實現(xiàn)思路
1、鑒于上述問題,本技術實施例提供了一種觸發(fā)治具板和一種一致性測試系統(tǒng)以及一種一致性測試方法,以便克服上述問題或者至少部分地解決上述問題。
2、本技術實施例的第一方面,公開了一種觸發(fā)治具板,包括:
3、時鐘源、復雜可編程邏輯器件、觸發(fā)開關以及電平轉(zhuǎn)換模塊;
4、所述時鐘源與所述復雜可編程邏輯器件連接,所述時鐘源用于為所述復雜可編程邏輯器件提供時鐘信號;
5、觸發(fā)開關,與所述復雜可編程邏輯器件連接,所述觸發(fā)開關用于為所述復雜可編程邏輯器件提供開關信號;
6、所述復雜可編程邏輯器件用于對所述時鐘源提供的時鐘信號和所述觸發(fā)開關提供的開關信號進行處理,輸出一個頻率為目標頻率且持續(xù)時間為目標時間的差分信號;
7、所述電平轉(zhuǎn)換模塊與所述復雜可編程邏輯器件的輸出端連接,用于對所述差分信號的電平進行處理,輸出一個電平為目標電平、頻率為目標頻率且持續(xù)時間為目標時間的觸發(fā)信號,所述觸發(fā)信號用于為目標接口的一致性測試治具提供測試控制信號。
8、可選地,所述復雜可編程邏輯器件包括:鎖相環(huán)模塊、差分模塊和開關邏輯模塊,所述差分模塊與所述鎖相環(huán)模塊連接,所述開關邏輯模塊與所述差分模塊連接;
9、所述鎖相環(huán)模塊用于對所述時鐘源提供的時鐘信號進行處理,并輸出一個頻率為目標頻率的時鐘信號;
10、所述差分模塊用于對所述頻率為目標頻率的時鐘信號進行差分化處理,并輸出一個頻率為目標頻率的差分信號;
11、所述開關邏輯模塊用于根據(jù)對所述觸發(fā)開關提供的開關信號,對所述頻率為目標頻率的差分信號進行處理,并輸出一個頻率為目標頻率且持續(xù)時間為目標時間的差分信號。
12、可選地,所述鎖相環(huán)模塊包括:鑒相器、低通濾波器、壓控振蕩器以及分頻器;
13、所述鑒相器用于將所述時鐘源提供的時鐘信號與所述鎖相環(huán)模塊的輸出端輸出的時鐘信號經(jīng)過所述分頻器后的時鐘信號進行相位比較,并輸出帶有相位差的控制信號;
14、所述低通濾波器用于對所述控制信號進行濾波,并輸出濾波后信號;
15、所述壓控振蕩器以所述低通濾波器輸出的濾波后信號為控制電壓,所述壓控振蕩器以減小輸入信號與輸出信號之間的相位差為目標,對所述濾波后信號進行處理,并輸出一個頻率為目標頻率的時鐘信號。
16、可選地,所述開關邏輯模塊包括:觸發(fā)器、定時器以及輸入輸出邏輯模塊;
17、觸發(fā)器,在觸發(fā)開關彈起時向所述定時器輸出低電平,在觸發(fā)開關按下時向所述定時器輸出高電平;
18、定時器,在接收到所述觸發(fā)器輸出的高電平后,輸出高電平的控制信號至所述輸入輸出邏輯模塊,并開始計時,經(jīng)所述目標時間后計時結(jié)束,并輸出低電平的控制信號至所述輸入輸出邏輯模塊;
19、輸入輸出邏輯模塊在接收到所述定時器輸出的高電平的控制信號期間打開輸出通道,使得所述頻率為目標頻率的差分信號持續(xù)輸出所述目標時間,以及,在接收到所述定時器輸出的低電平的控制信號時關閉輸出通道,以停止輸出所述頻率為目標頻率的差分信號;
20、所述輸入輸出邏輯模塊包括:與門;
21、當所述頻率為目標頻率的差分信號和所述定時器輸出的控制信號同時為高電平時,輸出高電平,以打開所述輸出通道;
22、當所述頻率為目標頻率的差分信號和所述定時器輸出的控制信號中至少一者為低電平時,輸出低電平,以關閉所述輸出通道。
23、可選地,所述電平轉(zhuǎn)換模塊包括:多個分壓電阻;
24、用于對所述差分信號的電平進行處理,通過調(diào)整分壓電阻的阻值大小,輸出一個電平為目標電平、頻率為目標頻率且持續(xù)時間為目標時間的觸發(fā)信號。
25、本技術實施例的第二方面,公開了一種一致性測試系統(tǒng),包括:
26、觸發(fā)治具板、一致性測試治具以及測試設備;
27、所述觸發(fā)治具板通過線纜與一致性測試治具的輸入端相連接,所述觸發(fā)治具板為第一方面所述的觸發(fā)治具板;
28、一致性測試治具,與待測設備的目標接口通過線纜相連接,所述一致性測試治具的接收端與所述觸發(fā)治具板通過線纜相連接,所述一致性測試治具的發(fā)送端輸出端通過線纜連接至所述測試設備;
29、測試設備,用于顯示測試結(jié)果。
30、可選地,所述一致性測試系統(tǒng),還包括:
31、所述觸發(fā)治具板與一致性測試治具之間的線纜用于傳輸所述觸發(fā)治具板輸出的一個電平為目標電平、頻率為目標頻率且持續(xù)時間為目標時間的觸發(fā)信號;
32、所述一致性測試治具與所述測試設備之間的線纜用于傳輸一致性測試碼型。
33、本技術實施例的第三方面,公開了一種一致性測試方法,應用于本技術實施例的第二方面所述的一致性測試系統(tǒng),所述方法包括:
34、通過線纜將觸發(fā)治具板接到一致性測試治具的接收端口上;
35、響應于觸發(fā)開關被按下的觸發(fā)操作,通過所述觸發(fā)治具板生成一個電平為目標電平、頻率為目標頻率且持續(xù)時間為目標時間的觸發(fā)信號,并輸出至所述一致性測試治具的接收端口上;
36、所述待測設備的目標接口在收到所述觸發(fā)信號后對發(fā)送鏈路上的測試碼型進行切換,并維持在該碼型信號上,直到下一次接收到新的觸發(fā)信號后再切換到下一個碼型。
37、可選地,所述一致性測試方法,包括:
38、所述待測設備未接收到所述觸發(fā)信號時,發(fā)送端口將持續(xù)發(fā)送初始碼型cp0;
39、所述待測設備目標接口在接收到所述觸發(fā)信號后,對發(fā)送鏈路上的測試碼型由cp0切換至cp1,并持續(xù)發(fā)送碼型cp1,直到下一次接收到新的觸發(fā)信號;
40、所述待測設備目標接口在接受到所述觸發(fā)信號后,會依照定義好的碼型順序由cp0依次切換至cpn,以確保覆蓋所有測試條件。
41、可選地,所述一致性測試方法,還包括:
42、通過線纜將測試設備接到一致性測試治具的發(fā)送端口上;
43、通過測試設備顯示所述發(fā)送鏈路上的所述測試碼型,并根據(jù)所述測試碼型進行一致性測試項目的測量。
44、本技術實施例包括以下優(yōu)點:
45、本技術實施例提供的觸發(fā)治具板包括時鐘源、復雜可編程邏輯器件、觸發(fā)開關以及電平轉(zhuǎn)換模塊;所述時鐘源與所述復雜可編程邏輯器件連接,所述時鐘源用于為所述復雜可編程邏輯器件提供時鐘信號;觸發(fā)開關,與所述復雜可編程邏輯器件連接,所述觸發(fā)開關用于為所述復雜可編程邏輯器件提供開關信號;所述復雜可編程邏輯器件用于對所述時鐘源提供的時鐘信號和所述觸發(fā)開關提供的開關信號進行處理,輸出一個頻率為目標頻率且持續(xù)時間為目標時間的差分信號;所述電平轉(zhuǎn)換模塊與所述復雜可編程邏輯器件的輸出端連接,用于對所述差分信號的電平進行處理,輸出一個電平為目標電平、頻率為目標頻率且持續(xù)時間為目標時間的觸發(fā)信號,所述觸發(fā)信號用于為目標接口的一致性測試治具提供測試控制信號。
46、如此,在本技術中觸發(fā)治具板通過時鐘源提供一個初始的時鐘信號,然后經(jīng)過復雜可編程邏輯器件進行調(diào)頻、濾波、差分、計時的操作,最后通過電平轉(zhuǎn)換模塊進行電平調(diào)整,最終得到電平為目標電平、頻率為目標頻率且持續(xù)時間為目標時間的觸發(fā)信號。較之于現(xiàn)有的技術手段,觸發(fā)治具板中核心部件僅為一個復雜可編程邏輯器件,而且對于實現(xiàn)一致性測試中的碼型切換的控制,僅需要一個觸發(fā)按鍵進行按壓操作,不僅大幅度降低了測試治具的制造成本,而且對于測試流程進行了極大地簡化,對操作人員的相關知識要求也大幅降低,實現(xiàn)了簡單、有效、便捷地進行一致性測試。