亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

像素驅(qū)動(dòng)電路及方法、顯示裝置與流程

文檔序號(hào):11730538閱讀:270來源:國知局
像素驅(qū)動(dòng)電路及方法、顯示裝置與流程

本公開涉及顯示技術(shù)領(lǐng)域,尤其涉及一種像素驅(qū)動(dòng)電路及像素驅(qū)動(dòng)方法、顯示裝置。



背景技術(shù):

有機(jī)發(fā)光二極管(organiclightemittingdiode,oled)作為一種電流型發(fā)光器件,因其所具有的自發(fā)光、快速響應(yīng)、寬視角和可制作在柔性襯底上等特點(diǎn)而越來越多地被應(yīng)用于高性能顯示領(lǐng)域當(dāng)中。oled顯示裝置按照驅(qū)動(dòng)方式的不同可分為pmoled(passivematrixdrivingoled,無源矩陣驅(qū)動(dòng)有機(jī)發(fā)光二極管)和amoled(activematrixdrivingoled,有源矩陣驅(qū)動(dòng)有機(jī)發(fā)光二極管)兩種。由于amoled顯示器具有低制造成本、高應(yīng)答速度、省電、可用于便攜式設(shè)備的直流驅(qū)動(dòng)、工作溫度范圍大等優(yōu)點(diǎn),amoled得到了顯示技術(shù)開發(fā)商日益廣泛的關(guān)注。

在現(xiàn)有的amoled顯示面板中,每個(gè)oled均依靠陣列基板上一個(gè)像素單元內(nèi)的多個(gè)tft(thinfilmtransistor,薄膜晶體管)開關(guān)所組成的驅(qū)動(dòng)電路驅(qū)動(dòng)發(fā)光實(shí)現(xiàn)顯示。

然而,隨著amoled顯示面板向高分別率或更大尺寸發(fā)展,需要較多數(shù)量的像素和較長的導(dǎo)線,導(dǎo)線方阻和總電阻也越來越大。導(dǎo)線的電阻的不同使每一個(gè)像素電路獲得的電源電壓不同,從而使在相同的數(shù)據(jù)信號(hào)電壓輸入下,不同的像素有不同的電流、亮度輸出,導(dǎo)致面板的顯示亮度不均勻。

需要說明的是,在上述背景技術(shù)部分公開的信息僅用于加強(qiáng)對(duì)本公開的背景的理解,因此可以包括不構(gòu)成對(duì)本領(lǐng)域普通技術(shù)人員已知的現(xiàn)有技術(shù)的信息。



技術(shù)實(shí)現(xiàn)要素:

本公開的目的在于提供一種像素驅(qū)動(dòng)電路及像素驅(qū)動(dòng)方法、顯示裝置,進(jìn)而至少在一定程度上克服由于相關(guān)技術(shù)的限制和缺陷而導(dǎo)致的一個(gè)或者多個(gè)問題。

根據(jù)本公開的一個(gè)方面,提供一種像素驅(qū)動(dòng)電路,用于驅(qū)動(dòng)電致發(fā)光元件,包括:

第一開關(guān)元件,控制端接收第一掃描信號(hào)、第一端接收初始化信號(hào);

第二開關(guān)元件,控制端接收所述第一掃描信號(hào)、第一端接收所述初始化信號(hào);

第三開關(guān)元件,控制端接收第二掃描信號(hào)、第一端接收數(shù)據(jù)信號(hào)、第二端連接所述第二開關(guān)元件的第二端;

第四開關(guān)元件,控制端接收所述第二掃描信號(hào)、第一端連接所述第一開關(guān)元件的第二端;

第五開關(guān)元件,控制端接收第三掃描信號(hào)、第一端接收所述初始化信號(hào)、第二端連接所述第二開關(guān)元件的第二端;

驅(qū)動(dòng)晶體管,控制端連接所述第一開關(guān)元件的第二端,第一端接收第一電源信號(hào),第二端連接所述第四開關(guān)元件的第二端;

第六開關(guān)元件,控制端接收控制信號(hào)、第一端連接所述驅(qū)動(dòng)晶體管的第二端、第二端連接所述電致發(fā)光元件的第一極;

第一存儲(chǔ)電容,第一端連接所述第三開關(guān)元件的第二端,第二端連接所述驅(qū)動(dòng)晶體管的控制端;

第二存儲(chǔ)電容,第一端連接所述驅(qū)動(dòng)晶體管的控制端,第二端連接所述驅(qū)動(dòng)晶體管的第一端。

在本公開的一種示例性實(shí)施例中,還包括:

第七開關(guān)元件,控制端接收所述控制信號(hào),第一端以及第二端均連接所述第一存儲(chǔ)電容的第二端。

在本公開的一種示例性實(shí)施例中,還包括:

第八開關(guān)元件,控制端接收所述第一掃描信號(hào),第一端接收所述初始化信號(hào)、第二端連接所述電致發(fā)光元件的第一極。

在本公開的一種示例性實(shí)施例中,所有所述開關(guān)元件均為n型薄膜晶體管,所述第一電源信號(hào)為高電平,所述電致發(fā)光元件的第二極接收低電平信號(hào)。

在本公開的一種示例性實(shí)施例中,所有所述開關(guān)元件均為p型薄膜晶體管;所述第一電源信號(hào)為低電平,所述電致發(fā)光元件的第二極接收高電平信號(hào)。

根據(jù)本公開的一個(gè)方面,提供一種像素驅(qū)動(dòng)方法,用于驅(qū)動(dòng)上述任意一項(xiàng)所述的像素驅(qū)動(dòng)電路,所述像素驅(qū)動(dòng)方法包括:

在初始化階段,利用所述第一掃描信號(hào)導(dǎo)通所述第一開關(guān)元件和所述第二開關(guān)元件,以使所述初始化信號(hào)分別經(jīng)過所述第一開關(guān)元件和所述第二開關(guān)元件傳輸至所述驅(qū)動(dòng)晶體管的控制端和所述第一存儲(chǔ)電容的第一端;

在補(bǔ)償階段,利用所述第二掃描信號(hào)導(dǎo)通所述第三開關(guān)元件和所述第四開關(guān)元件,以使所述數(shù)據(jù)信號(hào)經(jīng)過所述第三開關(guān)元件傳輸至所述第一存儲(chǔ)電容的第一端,并將所述第一電源信號(hào)和所述驅(qū)動(dòng)晶體管的閾值電壓寫入所述驅(qū)動(dòng)晶體管的控制端;

在數(shù)據(jù)電壓寫入階段,利用所述第三掃描信號(hào)導(dǎo)通所述第五開關(guān)元件,以使所述初始化信號(hào)通過所述第五開關(guān)元件傳輸至所述第一存儲(chǔ)電容的第一端;

在驅(qū)動(dòng)階段,利用所述控制信號(hào)導(dǎo)通所述第六開關(guān)元件,以使所述驅(qū)動(dòng)晶體管在所述第二存儲(chǔ)電容的電壓控制下導(dǎo)通并在所述第一電源信號(hào)的作用下輸出驅(qū)動(dòng)電流,并流經(jīng)所述第六開關(guān)元件以驅(qū)動(dòng)所述電致發(fā)光元件進(jìn)行發(fā)光。

在本公開的一種示例性實(shí)施例中,所述像素驅(qū)動(dòng)電路還包括:第七開關(guān)元件,控制端接收所述控制信號(hào),第一端以及第二端均連接所述第一存儲(chǔ)電容的第二端;所述像素驅(qū)動(dòng)方法還包括:

在所述驅(qū)動(dòng)階段,利用所述控制信號(hào)導(dǎo)通所述第七開關(guān)元件,以使所述第七開關(guān)元件對(duì)所述第四開關(guān)元件跳變時(shí)由電荷轉(zhuǎn)移產(chǎn)生的電壓偏移進(jìn)行補(bǔ)償。

在本公開的一種示例性實(shí)施例中,所述像素驅(qū)動(dòng)電路還包括:第八開關(guān)元件,控制端接收所述第一掃描信號(hào),第一端接收所述初始化信號(hào)、第二端連接所述電致發(fā)光元件的第一極;所述像素驅(qū)動(dòng)方法還包括:

在所述初始化階段,利用所述第一掃描信號(hào)導(dǎo)通所述第八開關(guān)元件,以使所述初始化信號(hào)經(jīng)過所述第八開關(guān)元件傳輸至所述電致發(fā)光元件的第一極。

在本公開的一種示例性實(shí)施例中,所有所述開關(guān)元件的導(dǎo)通信號(hào)均為低電平或者均為高電平。

根據(jù)本公開的一個(gè)方面,提供一種顯示裝置,包括上述任意一項(xiàng)所述的像素驅(qū)動(dòng)電路。

本公開一種示例性實(shí)施例提供的一種像素驅(qū)動(dòng)電路及像素驅(qū)動(dòng)方法、顯示裝置,該像素驅(qū)動(dòng)電路包括第一至第六開關(guān)元件、驅(qū)動(dòng)晶體管、第一存儲(chǔ)電容以及第二存儲(chǔ)電容;在該像素驅(qū)動(dòng)電路的工作過程中,一方面,由于加入了第三掃描信號(hào)且第二存儲(chǔ)電容的兩端分別與驅(qū)動(dòng)晶體管的控制端以及第一端連接,因此在驅(qū)動(dòng)階段,第一存儲(chǔ)電容的第一端浮空,第一電源信號(hào)的突變被鏡像到第二存儲(chǔ)電容的第一端,使得驅(qū)動(dòng)晶體管的控制端和第一端之間的電壓差保持不變,確保了輸出電流的一致,從而消除了電源線ir壓降對(duì)顯示亮度造成的影響,保證各個(gè)像素顯示亮度的均一性;另一方面,利用第一掃描信號(hào)導(dǎo)通所述第一開關(guān)元件和所述第二開關(guān)元件,以使初始化信號(hào)分別傳輸至所述驅(qū)動(dòng)晶體管的控制端和所述第一存儲(chǔ)電容的第一端,對(duì)第一存儲(chǔ)電容、第二存儲(chǔ)電容以及驅(qū)動(dòng)晶體管的控制端進(jìn)行初始化,從而消除前一幀殘留信號(hào)的影響。

附圖說明

通過參照附圖來詳細(xì)描述其示例性實(shí)施例,本公開的上述和其它特征及優(yōu)點(diǎn)將變得更加明顯。顯而易見地,下面描述中的附圖僅僅是本公開的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。在附圖中:

圖1為本公開一示例性實(shí)施例中提供的像素驅(qū)動(dòng)電路的示意圖一;

圖2為本公開一示例性實(shí)施例中提供的像素驅(qū)動(dòng)電路的示意圖二;

圖3為本公開一示例性實(shí)施例中提供的像素驅(qū)動(dòng)電路的示意圖三;

圖4為本公開一示例性實(shí)施例中提供的像素驅(qū)動(dòng)電路的工作時(shí)序圖;

圖5為本公開一示例性實(shí)施例中提供的像素驅(qū)動(dòng)電路在初始化階段的等效電路圖一;

圖6為本公開一示例性實(shí)施例中提供的像素驅(qū)動(dòng)電路在補(bǔ)償階段的等效電路圖;

圖7為本公開一示例性實(shí)施例中提供的像素驅(qū)動(dòng)電路在數(shù)據(jù)電壓寫入階段的等效電路圖;

圖8為本公開一示例性實(shí)施例中提供的像素驅(qū)動(dòng)電路在驅(qū)動(dòng)階段的等效電路圖一;

圖9為本公開一示例性實(shí)施例中提供的像素驅(qū)動(dòng)電路在驅(qū)動(dòng)階段的等效電路圖二;

圖10為本公開一示例性實(shí)施例中提供的像素驅(qū)動(dòng)電路在初始化階段的等效電路圖二。

附圖標(biāo)記說明:

t1:第一開關(guān)元件;

t2:第二開關(guān)元件;

t3:第三開關(guān)元件;

t4:第四開關(guān)元件;

t5:第五開關(guān)元件;

t6:第六開關(guān)元件;

t7:第七開關(guān)元件;

t8:第八開關(guān)元件;

dt:驅(qū)動(dòng)晶體管;

c1:第一存儲(chǔ)電容;

c2:第二存儲(chǔ)電容;

data:數(shù)據(jù)信號(hào);

vinit:初始化信號(hào);

vdd:第一電源信號(hào);

vss:第二電源信號(hào);

sn:第一掃描信號(hào);

sn+1:第二掃描信號(hào);

sn+2:第三掃描信號(hào);

em:控制信號(hào)。

具體實(shí)施方式

現(xiàn)在將參考附圖更全面地描述示例實(shí)施例。然而,示例實(shí)施例能夠以多種形式實(shí)施,且不應(yīng)被理解為限于在此闡述的實(shí)施例;相反,提供這些實(shí)施例使得本公開將全面和完整,并將示例實(shí)施例的構(gòu)思全面地傳達(dá)給本領(lǐng)域的技術(shù)人員。所描述的特征、結(jié)構(gòu)或特性可以以任何合適的方式結(jié)合在一個(gè)或更多實(shí)施例中。在下面的描述中,提供許多具體細(xì)節(jié)從而給出對(duì)本公開的實(shí)施例的充分理解。然而,本領(lǐng)域技術(shù)人員將意識(shí)到,可以實(shí)踐本公開的技術(shù)方案而沒有所述特定細(xì)節(jié)中的一個(gè)或更多,或者可以采用其它的方法、組元、材料、裝置、步驟等。在其它情況下,不詳細(xì)示出或描述公知技術(shù)方案以避免模糊本公開的各方面。

此外,附圖僅為本公開的示意性圖解,并非一定是按照比例繪制。圖中相同的附圖標(biāo)記標(biāo)識(shí)相同或相似的部分,因而將省略對(duì)它們的重復(fù)描述。

本示例實(shí)施方式中提供了一種像素驅(qū)動(dòng)電路,用于驅(qū)動(dòng)電致發(fā)光元件,參照?qǐng)D1所示,該像素驅(qū)動(dòng)電路可以包括:第一開關(guān)元件t1、第二開關(guān)元件t2、第三開關(guān)元件t3、第四開關(guān)元件t4、第五開關(guān)元件t5、驅(qū)動(dòng)晶體管dt、第六開關(guān)元件t6、第一存儲(chǔ)電容c1以及第二存儲(chǔ)電容c2,其中:

第一開關(guān)元件t1的控制端接收第一掃描信號(hào)sn、第一開關(guān)元件t1的第一端接收初始化信號(hào)vinit;

第二開關(guān)元件t2的控制端接收所述第一掃描信號(hào)sn、第二開關(guān)元件t2的第一端接收所述初始化信號(hào)vinit;

第三開關(guān)元件t3的控制端接收第二掃描信號(hào)sn+1、第三開關(guān)元件t3的第一端接收數(shù)據(jù)信號(hào)data、第三開關(guān)元件t3的第二端連接所述第二開關(guān)元件t2的第二端;

第四開關(guān)元件t4的控制端接收所述第二掃描信號(hào)sn+1、第四開關(guān)元件t4的第一端連接所述第一開關(guān)元件t1的第二端;

第五開關(guān)元件t5的控制端接收第三掃描信號(hào)sn+2、第五開關(guān)元件t5的第一端接收所述初始化信號(hào)vinit、第五開關(guān)元件t5的第二端連接所述第二開關(guān)元件t2的第二端;

驅(qū)動(dòng)晶體管dt的控制端連接所述第一開關(guān)元件t1的第二端,驅(qū)動(dòng)晶體管dt的第一端接收第一電源信號(hào)vdd,驅(qū)動(dòng)晶體管dt的第二端連接所述第四開關(guān)元件t4的第二端;

第六開關(guān)元件t6的控制端接收控制信號(hào)em、第六開關(guān)元件t6的第一端連接所述驅(qū)動(dòng)晶體管dt的第二端、第六開關(guān)元件t6的第二端連接所述電致發(fā)光元件的第一極,所述電致發(fā)光元件的第二極接收第二電源信號(hào)vss;

第一存儲(chǔ)電容c1的第一端連接所述第三開關(guān)元件t3的第二端,第一存儲(chǔ)電容c1的第二端連接所述驅(qū)動(dòng)晶體管dt的控制端;

第二存儲(chǔ)電容c2的第一端連接所述驅(qū)動(dòng)晶體管dt的控制端,第二存儲(chǔ)電容c2的第二端連接所述驅(qū)動(dòng)晶體管dt的第一端。

在本示例實(shí)施方式中,電致發(fā)光元件為電流驅(qū)動(dòng)型電致發(fā)光元件,由流經(jīng)驅(qū)動(dòng)晶體管dt的電流控制其進(jìn)行發(fā)光,例如,oled,但本示例性實(shí)施例中的點(diǎn)至發(fā)光元件不限于此。

本公開示例性實(shí)施例中所提供的像素驅(qū)動(dòng)電路,包括第一至第六開關(guān)元件t1~t6、驅(qū)動(dòng)晶體管dt、第一存儲(chǔ)電容c1以及第二存儲(chǔ)電容c2;在該像素驅(qū)動(dòng)電路的工作過程中,一方面,由于加入了第三掃描信號(hào)sn+2且第二存儲(chǔ)電容c2的兩端分別與驅(qū)動(dòng)晶體管dt的控制端以及第一端連接,因此在驅(qū)動(dòng)階段,第一存儲(chǔ)電容c1的第一端浮空,第一電源信號(hào)vdd的突變被鏡像到第二存儲(chǔ)電容c2的第一端,使得驅(qū)動(dòng)晶體管dt的控制端和第一端之間的電壓差保持不變,確保輸出電流一致,從而消除了電源線ir壓降對(duì)顯示亮度造成的影響,保證各個(gè)像素顯示亮度的均一性;另一方面,利用第一掃描信號(hào)sn導(dǎo)通所述第一開關(guān)元件t1和所述第二開關(guān)元件t2,以使初始化信號(hào)vinit分別傳輸至所述驅(qū)動(dòng)晶體管dt的控制端和所述第一存儲(chǔ)電容c1的第一端,對(duì)第一存儲(chǔ)電容c1、第二存儲(chǔ)電容c2以及驅(qū)動(dòng)晶體管dt的控制端進(jìn)行初始化,從而消除前一幀殘留信號(hào)的影響。

在此基礎(chǔ)上,參考圖2所示,該像素驅(qū)動(dòng)電路還可以包括第七開關(guān)元件t7,其中

第七開關(guān)元件t7的控制端接收所述控制信號(hào)em,第七開關(guān)元件t7的第一端以及第七開關(guān)元件t7的第二端均連接所述第一存儲(chǔ)電容c1的第二端,以使所述第七開關(guān)元件t7在驅(qū)動(dòng)階段補(bǔ)償?shù)谒拈_關(guān)元件t4跳變時(shí)由電荷轉(zhuǎn)移產(chǎn)生的驅(qū)動(dòng)晶體管dt的閾值電壓的偏移量。

在此基礎(chǔ)上,參考圖3所示,該像素驅(qū)動(dòng)電路還可以包括第八開關(guān)元件t8,其中:

第八開關(guān)元件t8的控制端接收所述第一掃描信號(hào)sn,第八開關(guān)元件t8的第一端接收所述初始化信號(hào)vinit、第八開關(guān)元件t8的第二端連接所述電致發(fā)光元件的第一極。在初始化階段,利用第一掃描信號(hào)sn導(dǎo)通第八開關(guān)元件t8,以使初始化信號(hào)vinit經(jīng)過第八開關(guān)元件t8傳輸至電致發(fā)光元件的第一極,以降低電致發(fā)光元件第一極以及第二極之間的電壓差,在低灰階時(shí)可降低電致發(fā)光元件的亮度,提高像素的對(duì)比度。

在本示例性實(shí)施例中,所述第一至第八開關(guān)元件t1~t8可以分別對(duì)應(yīng)第一至第八晶體管,每一個(gè)晶體管均具有控制端、第一端以及第二端。具體的,各個(gè)晶體管的控制端可以為柵極、第一端可以為源極、第二端可以為漏極;或者,各個(gè)晶體管的控制端可以為柵極、第一端可以為漏極、第二端可以為源極。此外,各個(gè)晶體管可以為增強(qiáng)型晶體管或者耗盡型晶體管,本示例性實(shí)施例對(duì)此不作特殊限定。

在此基礎(chǔ)上,所有所述開關(guān)元件可以均為n型薄膜晶體管,在此情況下,所有開關(guān)元件的驅(qū)動(dòng)電壓均為高電平,所述第一電源信號(hào)vdd可以為高電平,所述電致發(fā)光元件的第二極可以接收低電平信號(hào),即第二電源信號(hào)vss可以為低電平,所述電致發(fā)光元件的第一極為陽極,所述電致發(fā)光元件的第二極為陰極。

或者,所有所述開關(guān)元件也可以均為p型薄膜晶體管,在此情況下,所有開關(guān)元件的驅(qū)動(dòng)電壓均為低電平,所述第一電源vdd可以為低電平,所述電致發(fā)光元件的第二極可以接收高電平信號(hào),即第二電源信號(hào)vss可以為高電平。所述電致發(fā)光元件的第一極為陰極,所述電致發(fā)光元件的第二極為陽極。

在本公開的示例性實(shí)施例中,還提供了一種像素電路驅(qū)動(dòng)方法,用于驅(qū)動(dòng)如圖1所示的像素驅(qū)動(dòng)電路。

下面,結(jié)合圖4所示的像素驅(qū)動(dòng)電路的工作時(shí)序圖對(duì)圖1中的像素驅(qū)動(dòng)電路的工作過程加以詳細(xì)的說明,以所有開關(guān)元件均為p型薄膜晶體管為例。由于所有開關(guān)元件均為p型薄膜晶體管,因此,所有所述開關(guān)元件的導(dǎo)通信號(hào)均為低電平。第一電源信號(hào)vdd為低電平,第二電源信號(hào)vss為高電平。該驅(qū)動(dòng)時(shí)序圖繪示了第一掃描信號(hào)sn,第二掃描信號(hào)sn+1,第三掃描信號(hào)sn+2,控制信號(hào)em,數(shù)據(jù)信號(hào)data。

在初始化階段(即第一時(shí)間段t1),利用所述第一掃描信號(hào)sn導(dǎo)通所述第一開關(guān)元件t1和所述第二開關(guān)元件t2,以使所述初始化信號(hào)vinit分別經(jīng)過所述第一開關(guān)元件t1和所述第二開關(guān)元件t2傳輸至所述驅(qū)動(dòng)晶體管dt的控制端和所述第一存儲(chǔ)電容c1的第一端。在本示例性實(shí)施例中,第一掃描信號(hào)sn處于低電平,第二掃描線sn+1處于高電平,第三掃描線sn+2處于高電平,控制信號(hào)em處于高電平,如圖5所示,第一開關(guān)元件t1和所述第二開關(guān)元件t2導(dǎo)通,第三至第六開關(guān)元件t3~t6關(guān)閉;初始化信號(hào)vinit通過分別第一開關(guān)元件t1和第二開關(guān)元件t2傳輸至所述驅(qū)動(dòng)晶體管dt的控制端(即第二存儲(chǔ)電容c2的第一端)和第一存儲(chǔ)電容c1的第一端,對(duì)第一存儲(chǔ)電容c1、第二存儲(chǔ)電容c2以及驅(qū)動(dòng)晶體管dt控制端進(jìn)行初始化,從而消除前一幀殘留信號(hào)的影響。

在補(bǔ)償階段(即第一時(shí)間段t2),利用所述第二掃描信號(hào)sn+1導(dǎo)通所述第三開關(guān)元件t3和所述第四開關(guān)元件t4,以使所述數(shù)據(jù)信號(hào)data經(jīng)過所述第三開關(guān)元件t3傳輸至所述第一存儲(chǔ)電容c1的第一端,并將所述第一電源信號(hào)vdd和所述驅(qū)動(dòng)晶體管dt的閾值電壓寫入所述驅(qū)動(dòng)晶體管dt的控制端。在本示例性實(shí)施例中,第一掃描信號(hào)sn處于高電平,第二掃描線sn+1處于低電平,第三掃描線sn+2處于高電平,控制信號(hào)em處于高電平,如圖6所示,第三開關(guān)元件t3、第四開關(guān)元件t4導(dǎo)通,第一至第二開關(guān)元件t1~t2以及第五至第六開關(guān)元件t5~t6關(guān)閉;數(shù)據(jù)信號(hào)data處于高電平,并通過第三開關(guān)元件t3寫入第一存儲(chǔ)電容c1的第一端,因此,第一存儲(chǔ)電容c1的第一端的電壓變?yōu)閐ata;由于第四開關(guān)元件t4導(dǎo)通,使得驅(qū)動(dòng)晶體管dt的控制端和驅(qū)動(dòng)晶體管dt的第二端連接,因此驅(qū)動(dòng)晶體管dt的控制端的電位(即第一存儲(chǔ)電容c1的第二端電位,第二存儲(chǔ)電容c2的第一端電位)變?yōu)関dd+vth,其中,vth為驅(qū)動(dòng)晶體管dt的閾值電壓。

在數(shù)據(jù)電壓寫入階段(即第一時(shí)間段t3),利用所述第三掃描信號(hào)sn+2導(dǎo)通所述第五開關(guān)元件t5,以使所述初始化信號(hào)vinit通過所述第五開關(guān)元件t5傳輸至所述第一存儲(chǔ)電容c1的第一端。在本示例性實(shí)施例中,第一掃描信號(hào)sn處于高電平,第二掃描線sn+1處于高電平,第三掃描線sn+2處于低電平,控制信號(hào)em處于高電平,如圖7所示,第五開關(guān)元件t5導(dǎo)通,第一至第四開關(guān)元件t1~t4以及第六開關(guān)元件t6關(guān)閉;初始化信號(hào)vinit通過五開關(guān)元件t5傳輸至第一存儲(chǔ)電容c1的第一端,使得第一存儲(chǔ)電容c1的第一端的電壓由data變?yōu)関init。由于第一存儲(chǔ)電容c1的第二端(即驅(qū)動(dòng)晶體管dt的控制端、第二存儲(chǔ)電容c2的第一端)浮空,且由于第一存儲(chǔ)電容c1與第二存儲(chǔ)電容c2有分壓的作用,因此,第一存儲(chǔ)電容c1的第二端的電位(即驅(qū)動(dòng)晶體管dt的控制端的電位、第二存儲(chǔ)電容c2的第一端的電位)跳變?yōu)関dd+vth+(c1/(c1+c2))(vinit-data)。

在驅(qū)動(dòng)階段(即第一時(shí)間段t4),利用所述控制信號(hào)em導(dǎo)通所述第六開關(guān)元件t6,以使所述驅(qū)動(dòng)晶體管dt在所述第二存儲(chǔ)電容c2的電壓控制下導(dǎo)通并在所述第一電源信號(hào)vdd的作用下輸出驅(qū)動(dòng)電流,并流經(jīng)所述第六開關(guān)元件t6以驅(qū)動(dòng)所述電致發(fā)光元件進(jìn)行發(fā)光。在本示例性實(shí)施例中,第一掃描信號(hào)sn處于高電平,第二掃描線sn+1處于高電平,第三掃描線sn+2處于高電平,控制信號(hào)em處于低電平,如圖8所示,第六開關(guān)元件導(dǎo)通t6,第一至第五開關(guān)元件t1~t5關(guān)閉;此時(shí),第六開關(guān)元件t6的第一端與第六開關(guān)元件t6的第二端聯(lián)通,驅(qū)動(dòng)晶體管dt的第一端電位為vdd,且驅(qū)動(dòng)晶體管dt的控制端的電壓為第一存儲(chǔ)電容c1的第二端的電位vdd+vth+(c1/(c1+c2))(vinit-data)。

在此基礎(chǔ)上,根據(jù)驅(qū)動(dòng)晶體管dt的驅(qū)動(dòng)電流的計(jì)算公式:

ion=k×(vgs-vth)2=k×(vg-vs-vth)2

=k×(vdd+vth+(c1/(c1+c2))(vinit-data)-vdd-vth)2

=k×(c1/(c1+c2))(vinit-data)2

其中,vgs為驅(qū)動(dòng)晶體管dt的柵極和源極之間的電壓差、vg為驅(qū)動(dòng)晶體管dt的柵極電壓、vs為驅(qū)動(dòng)晶體管的源極電壓。

由此可知,驅(qū)動(dòng)晶體管dt的驅(qū)動(dòng)電流與驅(qū)動(dòng)晶體管dt的閾值電壓vth,第一電源信號(hào)vdd電壓均無關(guān)。由于加入了第三掃描信號(hào)sn+2且第二存儲(chǔ)電容c2的兩端分別與驅(qū)動(dòng)晶體管dt的控制端以及第一端連接,因此在驅(qū)動(dòng)階段,第一存儲(chǔ)電容c1的第一端浮空,第一電源信號(hào)vdd的突變被鏡像的第二存儲(chǔ)電容c2的第一端,使得驅(qū)動(dòng)晶體管dt的控制端和第一端之間的電壓差保持不變,確保輸出電流一致,從而消除了電源線ir壓降對(duì)顯示亮度造成的影響,保證各個(gè)像素顯示亮度的均一性。

采用全p型薄膜晶體管具有以下優(yōu)點(diǎn):例如對(duì)噪聲抑制力強(qiáng);例如由于是低電平導(dǎo)通,而充電管理中低電平容易實(shí)現(xiàn);例如p型薄膜晶體管制程簡(jiǎn)單,相對(duì)價(jià)格較低;例如p型薄膜晶體管的穩(wěn)定性更好等等。

在不同的信號(hào)同時(shí)跳變時(shí),不同的信號(hào)之間可能會(huì)相互影響,為了避免上述現(xiàn)象,如圖4所示,在初始化階段(即第一時(shí)間段t1)與補(bǔ)償階段(即第一時(shí)間段t2)之間可以有一保持階段,以使不同的信號(hào)在不同的時(shí)間跳變,進(jìn)而避免上述現(xiàn)象。同理,在補(bǔ)償階段(即第一時(shí)間段t2)與數(shù)據(jù)電壓寫入階段(即第一時(shí)間段t3)之間也可以有以保持階段,以使不同的信號(hào)在不同的時(shí)間跳變。

在圖1的基礎(chǔ)上,所述像素驅(qū)動(dòng)電路還可以包括:第七開關(guān)元件t7,第七開關(guān)元件t7的控制端接收所述控制信號(hào)em,第七開關(guān)元件t7的第一端以及第七開關(guān)元件t7的第二端均連接所述第一存儲(chǔ)電容c1的第二端(如圖2所示);所述像素驅(qū)動(dòng)方法還可以包括:在所述驅(qū)動(dòng)階段(即第一時(shí)間段t4),如圖9所示,利用所述控制信號(hào)em導(dǎo)通所述第七開關(guān)元件t7,以使所述第七開關(guān)元件t7對(duì)所述第四開關(guān)元件t4跳變時(shí)由電荷轉(zhuǎn)移產(chǎn)生的電壓偏移進(jìn)行補(bǔ)償。

在圖1的基礎(chǔ)上,所述像素驅(qū)動(dòng)電路還包括:第八開關(guān)元件t8,第八開關(guān)元件t8的控制端接收所述第一掃描信號(hào)sn,第八開關(guān)元件t8的第一端接收所述初始化信號(hào)vinit、第八開關(guān)元件t8的第二端連接所述電致發(fā)光元件的第一極(如圖3所示);所述像素驅(qū)動(dòng)方法還包括:在所述初始化階段(即第一時(shí)間段t1),如圖10所示,利用所述第一掃描信號(hào)sn導(dǎo)通所述第八開關(guān)元件t8,以使所述初始化信號(hào)vinit經(jīng)過所述第八開關(guān)元件t8傳輸至所述電致發(fā)光元件的第一極,以使所述初始化信號(hào)vinit經(jīng)過所述第八開關(guān)元件t8傳輸至所述電致發(fā)光元件的第一極,以降低電致發(fā)光元件第一極以及第二極之間的電壓差,在低灰階時(shí)可降低電致發(fā)光元件的亮度,提高像素的對(duì)比度。

需要說明的是:在上述具體的實(shí)施例中,所有開關(guān)元件均為p型薄膜晶體管;但本領(lǐng)域技術(shù)人員容易根據(jù)本公開所提供的像素驅(qū)動(dòng)電路得到所有開關(guān)元件均為n型薄膜晶體管的像素驅(qū)動(dòng)電路。在本公開的一種示例性實(shí)施方式中,所有開關(guān)元件可以均為n型薄膜晶體管,由于所有開關(guān)元件均為n型薄膜晶體管,因此,所有所述開關(guān)元件的導(dǎo)通信號(hào)均為高電平。第一電源信號(hào)vdd為高電平,第二電源信號(hào)vss為低電平。當(dāng)然,本公開所提供的像素驅(qū)動(dòng)電路也可以改為cmos(complementarymetaloxidesemiconductor,互補(bǔ)金屬氧化物半導(dǎo)體)電路等,并不局限于本實(shí)施例中所提供的像素驅(qū)動(dòng)電路,這里不再贅述。

本示例實(shí)施方式還提供一種顯示裝置,包括上述的像素驅(qū)動(dòng)電路。該顯示裝置包括:多條掃描線,用于提供掃描信號(hào);多條數(shù)據(jù)線,用于提供數(shù)據(jù)信號(hào);多個(gè)像素驅(qū)動(dòng)電路,電連接于上述的掃描線和數(shù)據(jù)線;其中至少之一的像素驅(qū)動(dòng)電路包括為本示例實(shí)施方式中的上述任一像素驅(qū)動(dòng)電路。由于該像素驅(qū)動(dòng)電路將第一電源信號(hào)vdd的突變鏡像到第二存儲(chǔ)電容c2的第一端,使得驅(qū)動(dòng)晶體管dt的控制端和第一端之間的電壓差保持不變,確保輸出電流一致,也消除了電源線ir壓降對(duì)顯示亮度造成的影響,保證各個(gè)像素顯示亮度的均一性,從而極大的提升顯示品質(zhì)。其中,所述顯示裝置例如可以包括手機(jī)、平板電腦、電視機(jī)、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。

需要說明的是:所述顯示裝置中各模塊單元的具體細(xì)節(jié)已經(jīng)在對(duì)應(yīng)的像素驅(qū)動(dòng)電路中進(jìn)行了詳細(xì)的描述,因此這里不再贅述。

應(yīng)當(dāng)注意,盡管在上文詳細(xì)描述中提及了用于動(dòng)作執(zhí)行的設(shè)備的若干模塊或者單元,但是這種劃分并非強(qiáng)制性的。實(shí)際上,根據(jù)本公開的實(shí)施方式,上文描述的兩個(gè)或更多模塊或者單元的特征和功能可以在一個(gè)模塊或者單元中具體化。反之,上文描述的一個(gè)模塊或者單元的特征和功能可以進(jìn)一步劃分為由多個(gè)模塊或者單元來具體化。

此外,盡管在附圖中以特定順序描述了本公開中方法的各個(gè)步驟,但是,這并非要求或者暗示必須按照該特定順序來執(zhí)行這些步驟,或是必須執(zhí)行全部所示的步驟才能實(shí)現(xiàn)期望的結(jié)果。附加的或備選的,可以省略某些步驟,將多個(gè)步驟合并為一個(gè)步驟執(zhí)行,以及/或者將一個(gè)步驟分解為多個(gè)步驟執(zhí)行等。

本領(lǐng)域技術(shù)人員在考慮說明書及實(shí)踐這里公開的發(fā)明后,將容易想到本公開的其它實(shí)施方案。本申請(qǐng)旨在涵蓋本公開的任何變型、用途或者適應(yīng)性變化,這些變型、用途或者適應(yīng)性變化遵循本公開的一般性原理并包括本公開未公開的本技術(shù)領(lǐng)域中的公知常識(shí)或慣用技術(shù)手段。說明書和實(shí)施例僅被視為示例性的,本公開的真正范圍和精神由所附的權(quán)利要求指出。

當(dāng)前第1頁1 2 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1