本發(fā)明涉及平板顯示領(lǐng)域,具體涉及一種驅(qū)動(dòng)電路、陣列基板、顯示屏及其初始化方法。
背景技術(shù):
近年來(lái),隨著信息技術(shù)、無(wú)線(xiàn)移動(dòng)通訊和信息家電的快速發(fā)展與應(yīng)用,人們對(duì)電子產(chǎn)品的依賴(lài)性與日俱增,更帶來(lái)各種顯示技術(shù)及顯示裝置的蓬勃發(fā)展。其中,平板顯示裝置因具有完全平面化、輕、薄、省電等優(yōu)點(diǎn),而被廣泛的應(yīng)用于手機(jī)、電視、個(gè)人數(shù)字助理、數(shù)字相機(jī)、筆記本電腦、臺(tái)式計(jì)算機(jī)等各種消費(fèi)性電子產(chǎn)品,成為顯示裝置中的主流。
有機(jī)發(fā)光顯示器是利用薄膜晶體管(thinfilmtransistor,簡(jiǎn)稱(chēng)tft)來(lái)控制有機(jī)發(fā)光二極管(organiclightingemittingdiode,簡(jiǎn)稱(chēng)oled)進(jìn)行顯示圖像的平板顯示裝置,其顯示方式與薄膜晶體管液晶顯示器(thinfilmtransistorliquidcrystaldisplay,簡(jiǎn)稱(chēng)tft-lcd)顯示方式不同,無(wú)需背光源,而且,具有對(duì)比度高、響應(yīng)速度快,輕薄等諸多優(yōu)點(diǎn)。
有機(jī)發(fā)光顯示器在顯示前通常會(huì)進(jìn)行初始化,從而使有機(jī)發(fā)光顯示器能夠正常顯示。如果屏體初始狀態(tài)不確定,或者初始化效果不好,則會(huì)出現(xiàn)屏閃,用于量產(chǎn),則會(huì)出現(xiàn)較高比例的開(kāi)機(jī)或上電屏閃現(xiàn)象,會(huì)嚴(yán)重影響到產(chǎn)品良率和后端模組產(chǎn)線(xiàn)產(chǎn)能及良率提升。
因此,提高有機(jī)發(fā)光顯示器的初始化效果,避免開(kāi)關(guān)閃屏的出現(xiàn)是本領(lǐng)域技術(shù)人員亟需解決的技術(shù)問(wèn)題。
技術(shù)實(shí)現(xiàn)要素:
本發(fā)明的目的在于提供一種驅(qū)動(dòng)電路、陣列基板、顯示屏及其初始化方法,在驅(qū)動(dòng)電路中增加控制初始化晶體管以及初始化信號(hào),對(duì)驅(qū)動(dòng)電路進(jìn)行初始化,避免閃屏的出現(xiàn)。
為實(shí)現(xiàn)上述目的,本發(fā)明提供一種驅(qū)動(dòng)電路,包括第一晶體管至第四晶體管,其中,
所述第一晶體管與第四晶體管的柵極連接至一初始化信號(hào),所述第一晶體管的第一電極與第二晶體管的第一電極連接至一第一電源電壓信號(hào),所述第一晶體管的第二電極與第三晶體管的柵極連接至一第一信號(hào);
所述第二晶體管的柵極與所述第四晶體管的第一電極連接至一第二信號(hào),所述第二晶體管的第二電極與所述第三晶體管的第一電極連接至一控制信號(hào);
所述第三晶體管的第二電極與所述第四晶體管的第二電極連接至一第二電源電壓信號(hào)。
可選的,所述驅(qū)動(dòng)電路還包括多個(gè)相互連接的薄膜晶體管與電容,所述薄膜晶體管與所述電容最終輸出第一信號(hào)與第二信號(hào)。
可選的,所述初始化信號(hào)為一具有低電平的輸入信號(hào),所述控制信號(hào)為一具有高電平的輸出信號(hào)。
可選的,所述第一電源電壓信號(hào)為低電源電壓信號(hào),所述第二電源電壓信號(hào)為高電源電壓信號(hào)。
可選的,所述第一電極為源極,所述第二電極為漏極;或者,所述第一電極為漏極,所述第二電極為源極。
相應(yīng)的,本發(fā)明還提供一種陣列基板,在所述陣列基板的非顯示區(qū)上設(shè)置有如上所述的驅(qū)動(dòng)電路,并且在所述陣列基板一側(cè)的非顯示區(qū)上綁定有驅(qū)動(dòng)芯片。
相應(yīng)的,本發(fā)明還提供一種顯示屏,包含有如上所述的陣列基板。
相應(yīng)的,本發(fā)明還提供一種顯示屏的初始化方法,所述顯示屏為如本發(fā)明所述的顯示屏,所述初始化方法包括:
對(duì)驅(qū)動(dòng)芯片初始化;
在所述驅(qū)動(dòng)芯片初始化后期,初始化信號(hào)輸入至所述驅(qū)動(dòng)電路,完成驅(qū)動(dòng)電路的初始化;所述驅(qū)動(dòng)電路的初始化與所述驅(qū)動(dòng)芯片的初始化同時(shí)完成。
可選的,所述初始化信號(hào)輸入至所述驅(qū)動(dòng)電路,所述第一晶體管與第四晶體管打開(kāi),使得所述第三晶體管打開(kāi),所述第二晶體管關(guān)閉,第二電源電壓信號(hào)通過(guò)所述第三晶體管傳輸至控制信號(hào)端,保證控制信號(hào)高電平穩(wěn)定輸出。
可選的,所述驅(qū)動(dòng)電路初始化之后,關(guān)閉所述初始化信號(hào),所述驅(qū)動(dòng)電路驅(qū)動(dòng)所述顯示器正常顯示。
與現(xiàn)有技術(shù)相比,本發(fā)明提供的驅(qū)動(dòng)電路、陣列基板、顯示屏及其初始化方法,通過(guò)在驅(qū)動(dòng)電路中輸入初始化信號(hào),第一晶體管與第四晶體管的柵極連接至所述初始化信號(hào),第三晶體管的第二電極連接一第二電源電壓信號(hào),第二晶體管的第一電極連接一第一電源電壓信號(hào),初始化信號(hào)輸入至驅(qū)動(dòng)電路,打開(kāi)第一晶體管與第四晶體管,使得第三晶體管打開(kāi),第二晶體管關(guān)閉,所述第二電源電壓信號(hào)通過(guò)所述第三晶體管傳輸至控制信號(hào)端,以保證控制信號(hào)的高電平的穩(wěn)定輸出,最終達(dá)到顯示屏內(nèi)部發(fā)光二極管關(guān)閉的目的,避免開(kāi)機(jī)閃屏的出現(xiàn)。
附圖說(shuō)明
圖1為本發(fā)明一實(shí)施例所提供的驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖;
圖2為本發(fā)明一實(shí)施例所提供的顯示屏的初始化方法的流程圖。
具體實(shí)施方式
針對(duì)顯示器初始狀態(tài)不確定的問(wèn)題,其解決方案一般是在顯示屏正常點(diǎn)亮之前,將顯示屏驅(qū)動(dòng)電路的輸入信號(hào)配置不同電平值,以期望控制信號(hào)保持高電平輸出,達(dá)到初始化屏體的目的,但是由于電路級(jí)聯(lián)時(shí)固定電平會(huì)持續(xù)衰減,造成信號(hào)傳輸數(shù)行后,對(duì)輸出已無(wú)初始化效果,顯示屏仍然會(huì)幾率性出現(xiàn)閃屏問(wèn)題。
經(jīng)過(guò)進(jìn)一步研究,發(fā)明人提出了一種驅(qū)動(dòng)電路、陣列基板、顯示屏及其初始化方法。
為使本發(fā)明的內(nèi)容更加清楚易懂,以下結(jié)合說(shuō)明書(shū)附圖,對(duì)本發(fā)明的內(nèi)容做進(jìn)一步說(shuō)明。當(dāng)然本發(fā)明并不局限于該具體實(shí)施例,本領(lǐng)域的技術(shù)人員所熟知的一般替換也涵蓋在本發(fā)明的保護(hù)范圍內(nèi)。
其次,本發(fā)明利用示意圖進(jìn)行了詳細(xì)的表述,在詳述本發(fā)明實(shí)例時(shí),為了便于說(shuō)明,示意圖不依照一般比例局部放大,不應(yīng)對(duì)此作為本發(fā)明的限定。
請(qǐng)參考圖1,其為本發(fā)明一實(shí)施例所提供的驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖。如圖1所示,所述驅(qū)動(dòng)電路包括第一晶體管m1至第四晶體管m4,其中,所述第一晶體管m1與第四晶體管m4的柵極連接至一初始化信號(hào)globe_reset,所述第一晶體管m1的第一電極與第二晶體管m2的第一電極連接至一第一電源電壓信號(hào)vgl,所述第一晶體管m1的第二電極與第三晶體管m3的柵極連接至一第一信號(hào)signal_1;所述第二晶體管m2的柵極與所述第四晶體管m4的第一電極連接至一第二信號(hào)signal_2,所述第二晶體管m2的第二電極與所述第三晶體管m3的第一電極連接至一控制信號(hào)em;所述第三晶體管m3的第二電極與所述第四晶體管m4的第二電極連接至一第二電源電壓信號(hào)vgh。
所述初始化信號(hào)globe_reset為一具有低電平的輸入信號(hào),所述控制信號(hào)em為一具有高電平的輸出信號(hào)。所述第一信號(hào)signal_1與所述第二信號(hào)signal_2屬于驅(qū)動(dòng)電路的內(nèi)部信號(hào),即所述驅(qū)動(dòng)電路還包含有多個(gè)相互連接的薄膜晶體管與電容(圖中未畫(huà)出),所述薄膜晶體管與所述電容最終輸出第一信號(hào)signal_1與第二信號(hào)signal_2,本發(fā)明并不對(duì)這一部分電路進(jìn)行限制,可以分別是具有不同數(shù)量的薄膜晶體管與電容的電路,也可以分別是具有不同連接方式的電路,只要滿(mǎn)足顯示屏對(duì)于驅(qū)動(dòng)電路的要求即可。同樣的,本發(fā)明對(duì)第一信號(hào)signal_1與第二信號(hào)signal_2也不做任何要求,僅由上述多個(gè)相互連接的薄膜晶體管與電容形成的一部分驅(qū)動(dòng)電路來(lái)決定,此處的第一信號(hào)signal_1與第二信號(hào)signal_2僅表示在所述的驅(qū)動(dòng)電路中有這樣的兩個(gè)信號(hào)輸入至第一晶體管m1至第四晶體管m4,對(duì)于其波形、幅值、頻率等均不做限定。
在本實(shí)施例中,所述第一電源電壓信號(hào)vgl為低電源電壓信號(hào)或接地端,所述第二電源電壓信號(hào)vgh為高電源電壓信號(hào)。當(dāng)所述初始化信號(hào)globe_reset輸入至所述驅(qū)動(dòng)電路中時(shí),所述第一晶體管m1與所述第四晶體管m4打開(kāi),使得所述第二晶體管m2關(guān)閉,所述第三晶體管m3打開(kāi),所述高電源電壓通過(guò)所述第三晶體管m3傳輸至所述控制信號(hào)em端,保證所述控制信號(hào)em的高電平穩(wěn)定輸出。應(yīng)理解,這里的高、低僅表示輸入的電壓之間的相對(duì)大小關(guān)系。所述第一電源電壓信號(hào)vgl、第二電源電壓信號(hào)vgh均可通過(guò)外部時(shí)序控制器提供。
根據(jù)晶體管溝道類(lèi)型的不同,可以將晶體管分為p溝道晶體管(稱(chēng)為p型晶體管)和n溝道晶體管(稱(chēng)為n型晶體管)。本實(shí)施例中,所述第一晶體管m1至第四晶體管m4均為n型晶體管,高電平時(shí)導(dǎo)通。應(yīng)理解,所述第一晶體管m1至第四晶體管m4也可以是不同類(lèi)型的薄膜晶體管,比如,第一晶體管m1為p型晶體管,而第二至第四晶體管m2~m4為n型晶體管。另外,根據(jù)晶體管導(dǎo)電方式的不同,可以將上述像素電路中的晶體管分為增強(qiáng)型晶體管和耗盡型晶體管,本實(shí)施例均是以采用p型增強(qiáng)型晶體管為例進(jìn)行的說(shuō)明。此外,所述第一至第四薄膜晶體管m1~m4可以為低溫多晶硅(ltps)薄膜晶體管或氧化物半導(dǎo)體薄膜晶體管。當(dāng)采用p型晶體管時(shí)通常是采用ltps薄膜晶體管,當(dāng)采用n型晶體管時(shí)通常是采用氧化物半導(dǎo)體薄膜晶體管,當(dāng)然也可以采用低溫多晶硅的n型晶體管。
在本實(shí)施例中,所述第一電極為源極,所述第二電極為漏極;或者,所述第一電極為漏極,所述第二電極為源極。
相應(yīng)的,本發(fā)明還提供一種陣列基板,所述陣列基板包括顯示區(qū)與非顯示區(qū),在所述陣列基板的非顯示區(qū)上設(shè)置有多級(jí)如上所述的驅(qū)動(dòng)電路,并且在所述陣列基板一側(cè)的非顯示區(qū)上綁定有驅(qū)動(dòng)芯片。
相應(yīng)的,本發(fā)明還提供一種顯示屏,所述顯示屏包含有如上所述的陣列基板。
相應(yīng)的,本發(fā)明還提供一種顯示屏的初始化方法,如圖2所示,其為本發(fā)明一實(shí)施例所提供的顯示屏的初始化方法的流程圖。如圖2所示,并結(jié)合圖1,所述顯示屏的初始化方法包括:
對(duì)驅(qū)動(dòng)芯片初始化;
在所述驅(qū)動(dòng)芯片初始化后期,初始化信號(hào)輸入至所述驅(qū)動(dòng)電路,完成驅(qū)動(dòng)電路的初始化;所述驅(qū)動(dòng)電路的初始化與所述驅(qū)動(dòng)芯片的初始化同時(shí)完成。
具體的,首先對(duì)驅(qū)動(dòng)芯片進(jìn)行初始化,該初始化方法與現(xiàn)有技術(shù)相同,可以是本領(lǐng)域技術(shù)人員已知的任何初始化方法,本發(fā)明對(duì)此不作限制。
其次,在所述驅(qū)動(dòng)芯片初始化后期,初始化信號(hào)globe_reset輸入至所述驅(qū)動(dòng)電路,完成驅(qū)動(dòng)電路的初始化。所述后期是指一個(gè)時(shí)間段,該時(shí)間段等于所述初始化信號(hào)globe_reset的低電平時(shí)間段,即在所述驅(qū)動(dòng)芯片初始化過(guò)程中,當(dāng)距離驅(qū)動(dòng)芯片初始化結(jié)束的時(shí)間段與所述初始化信號(hào)globe_reset的低電平的時(shí)間段相等時(shí),向所述驅(qū)動(dòng)電路提供初始化信號(hào)globe_reset,直至所述驅(qū)動(dòng)電路的初始化結(jié)束。如圖2所示,橫坐標(biāo)軸代表時(shí)間t,在時(shí)間點(diǎn)t0開(kāi)始所述驅(qū)動(dòng)芯片初始化,在時(shí)間點(diǎn)t1開(kāi)始所述驅(qū)動(dòng)電路初始化,至?xí)r間點(diǎn)t2完成所述驅(qū)動(dòng)芯片的初始化以及所述驅(qū)動(dòng)電路的初始化,所述顯示屏正常顯示。
在所述初始化信號(hào)globe_reset的作用下,所述第一晶體管m1與所述第四晶體管m4打開(kāi),使得所述第二晶體管m2關(guān)閉,所述第三晶體管m3打開(kāi),使得所述第二電源電壓信號(hào)vgh,即高電源電壓信號(hào)傳輸至控制信號(hào)em端,使得控制信號(hào)em在該階段輸出高電平,從而保證控制信號(hào)em的高電平穩(wěn)定輸出,所述控制信號(hào)em輸入至所述顯示屏內(nèi)部的像素電路內(nèi),最終達(dá)到所述顯示屏內(nèi)的有機(jī)發(fā)光二極管關(guān)閉的目的。在顯示屏內(nèi)設(shè)置有多級(jí)的驅(qū)動(dòng)電路,所有的驅(qū)動(dòng)電路都進(jìn)行初始化,從而使得整個(gè)顯示屏完成初始化,依次避免開(kāi)機(jī)閃屏的出現(xiàn)。
所述驅(qū)動(dòng)芯片的初始化與所述驅(qū)動(dòng)電路的初始化在時(shí)間點(diǎn)t2同時(shí)完成。在完成初始化之后,關(guān)閉所述初始化信號(hào)globe_reset,所述第一晶體管m1與所述第四晶體管m4關(guān)閉,所述驅(qū)動(dòng)電路的其余薄膜晶體管與電容在輸入信號(hào)(例如數(shù)據(jù)信號(hào)、掃描信號(hào)等)的作用下進(jìn)行工作,驅(qū)動(dòng)所述顯示屏正常顯示。
綜上所述,本發(fā)明提供的驅(qū)動(dòng)電路、陣列基板、顯示屏及其初始化方法,通過(guò)在驅(qū)動(dòng)電路中輸入初始化信號(hào),第一晶體管與第四晶體管的柵極連接至一初始化信號(hào),第三晶體管的第二電極連接一第二電源電壓信號(hào),第二晶體管的第一電極連接一第一電源電壓信號(hào),初始化信號(hào)輸入至驅(qū)動(dòng)電路,打開(kāi)第一晶體管與第四晶體管,使得第三晶體管打開(kāi),第二晶體管關(guān)閉,所述第二電源電壓信號(hào)通過(guò)所述第三晶體管傳輸至控制信號(hào)端,以保證控制信號(hào)的高電平的穩(wěn)定輸出,最終達(dá)到顯示屏內(nèi)部發(fā)光二極管關(guān)閉的目的,避免開(kāi)機(jī)閃屏的出現(xiàn)。
上述描述僅是對(duì)本發(fā)明較佳實(shí)施例的描述,并非對(duì)本發(fā)明范圍的任何限定,本發(fā)明領(lǐng)域的普通技術(shù)人員根據(jù)上述揭示內(nèi)容做的任何變更、修飾,均屬于權(quán)利要求書(shū)的保護(hù)范圍。