本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤指一種像素電路、其驅(qū)動方法及有機發(fā)光顯示面板。
背景技術(shù):
有機發(fā)光顯示器(Organic Light Emitting Diode,OLED)是當(dāng)今平板顯示器研究領(lǐng)域的熱點之一,與液晶顯示器相比,OLED具有低能耗、生產(chǎn)成本低、自發(fā)光、寬視角及響應(yīng)速度快等優(yōu)點,目前,在手機、PDA、數(shù)碼相機等顯示領(lǐng)域OLED已經(jīng)開始取代傳統(tǒng)的LCD顯示屏。其中,像素電路設(shè)計是OLED顯示器核心技術(shù)內(nèi)容,具有重要的研究意義。
與LCD利用穩(wěn)定的電壓控制亮度不同,OLED屬于電流驅(qū)動,需要穩(wěn)定的電流來控制發(fā)光。由于工藝制程和器件老化等原因,會使像素電路的驅(qū)動晶體管的閾值電壓Vth存在不均勻性,這樣就導(dǎo)致了流過每個像素點OLED的電流發(fā)生變化使得顯示亮度不均,從而影響整個圖像的顯示效果。
例如傳統(tǒng)的2T1C的像素電路中,如圖1所示,該電路由1個驅(qū)動晶體管T2,一個開關(guān)晶體管T1和一個存儲電容Cs組成,當(dāng)掃描線Scan選擇某一行時,掃描線Scan輸入低電平信號,P型的開關(guān)晶體管T1導(dǎo)通,數(shù)據(jù)線Data的電壓寫入存儲電容Cs;當(dāng)該行掃描結(jié)束后,掃描線Scan輸入的信號變?yōu)楦唠娖?,P型的開關(guān)晶體管T1關(guān)斷,存儲電容Cs存儲的柵極電壓使驅(qū)動晶體管T2產(chǎn)生電流來驅(qū)動OLED,保證OLED在一幀內(nèi)持續(xù)發(fā)光。其中,驅(qū)動晶體管T2的飽和電流公式為IOLED=K(VSG-Vth)2,正如前述,由于工藝制程和器件老化等原因,驅(qū)動晶體管T2的閾值電壓Vth會漂移,這樣就導(dǎo)致了流過每個OLED的電流因驅(qū)動晶體管的閾值電壓Vth的變化而變化,從而導(dǎo)致圖像亮度不均勻。
為了補償驅(qū)動晶體管的閾值電壓漂移,現(xiàn)有的像素電路一般是在傳統(tǒng)的像素電路中增加了一些開關(guān)晶體管,在像素電路控制OLED進行顯示之前先進行閾值電壓的補償。但是現(xiàn)有的像素電路在進行閾值電壓補償時會使驅(qū)動晶體管有漏電流流向OLED,從而帶來暗態(tài)不暗的問題,極大地影響了顯示品質(zhì)。
技術(shù)實現(xiàn)要素:
有鑒于此,本發(fā)明實施例提供了一種像素電路、其驅(qū)動方法及有機發(fā)光顯示面板,用于在提高顯示畫面亮度的均勻性的基礎(chǔ)上改善暗態(tài)不暗的問題。
本發(fā)明實施例提供了一種像素電路,包括:數(shù)據(jù)寫入模塊、閾值補償模塊、發(fā)光控制模塊、復(fù)位模塊、驅(qū)動晶體管、發(fā)光二極管和分流模塊;其中,
所述復(fù)位模塊與所述驅(qū)動晶體管的柵極相連,用于在第一掃描信號的控制下對所述驅(qū)動晶體管的柵極進行復(fù)位;所述閾值補償模塊分別與所述驅(qū)動晶體管的柵極、所述驅(qū)動晶體管的第一極、所述數(shù)據(jù)寫入模塊以及第一電源電壓端相連,用于在所述第一掃描信號的控制下對所述驅(qū)動晶體管進行閾值補償;所述數(shù)據(jù)寫入模塊用于在第二掃描信號的控制下向所述像素電路提供數(shù)據(jù)信號;所述發(fā)光控制模塊分別與所述驅(qū)動晶體管的第一極和所述第一電源電壓端相連,用于在第三掃描信號的控制下使所述第一電源電壓端與所述驅(qū)動晶體管的第一極處于導(dǎo)通狀態(tài);所述分流模塊分別與所述驅(qū)動晶體管的第二極和分流端相連,用于在第四掃描信號的控制下將所述驅(qū)動晶體管的漏電流分流至所述分流端;所述發(fā)光二極管連接于第二電源電壓端與所述驅(qū)動晶體管的第二極之間。
相應(yīng)地,本發(fā)明實施例還提供了一種有機發(fā)光顯示面板,包括本發(fā)明實施例提供的上述任一種像素電路。
相應(yīng)地,本發(fā)明實施例還提供了一種上述任一種像素電路的驅(qū)動方法,包括:
在第一時間段,所述復(fù)位模塊在第一掃描信號的控制下對所述驅(qū)動晶體管的柵極進行復(fù)位;所述分流模塊在第四掃描信號的控制下將所述驅(qū)動晶體管的漏電流分流至所述分流端;
在第二時間段,所述復(fù)位模塊在第一掃描信號的控制下對所述驅(qū)動晶體管的柵極進行復(fù)位;所述發(fā)光控制模塊在第三掃描信號的控制下使所述第一電源電壓端與所述驅(qū)動晶體管的第一極處于導(dǎo)通狀態(tài);所述閾值補償模塊在所述第一掃描信號的控制下對所述驅(qū)動晶體管進行閾值補償;所述分流模塊在第四掃描信號的控制下將所述驅(qū)動晶體管的漏電流分流至所述分流端;
在第三時間段,所述數(shù)據(jù)寫入模塊在第二掃描信號的控制下向所述像素電路提供數(shù)據(jù)信號;
在第四時間段,所述發(fā)光控制模塊在第三掃描信號的控制下使所述第一電源電壓端與所述驅(qū)動晶體管的第一極處于導(dǎo)通狀態(tài);所述發(fā)光二極管發(fā)光。
本發(fā)明有益效果如下:
本發(fā)明實施例提供的上述像素電路、其驅(qū)動方法及有機發(fā)光顯示面板,像素電路中包括數(shù)據(jù)寫入模塊、閾值補償模塊、發(fā)光控制模塊、復(fù)位模塊、驅(qū)動晶體管、發(fā)光二極管和分流模塊;由于閾值補償模塊可以對驅(qū)動晶體管進行閾值補償,從而可以補償驅(qū)動晶體管的閾值電壓漂移,避免閾值電壓對發(fā)光二極管的影響,進而提高顯示畫面亮度的均勻性。并且,由于還設(shè)置有與驅(qū)動晶體管的第二極相連的分流模塊,這樣當(dāng)需要發(fā)光二極管為暗態(tài)時,就可以在第四掃描信號的控制下將驅(qū)動晶體管的漏電流分流至分流端,從而改善現(xiàn)有像素電路存在的暗態(tài)不暗的問題。
附圖說明
圖1為現(xiàn)有的像素電路的結(jié)構(gòu)示意圖;
圖2為本發(fā)明實施例提供的一種像素電路的結(jié)構(gòu)示意圖;
圖3為本發(fā)明實施例提供的又一種像素電路的結(jié)構(gòu)示意圖;
圖4為本發(fā)明實施例提供的又一種像素電路的結(jié)構(gòu)示意圖;
圖5為本發(fā)明實施例提供的又一種像素電路的結(jié)構(gòu)示意圖;
圖6為本發(fā)明實施例提供的又一種像素電路的結(jié)構(gòu)示意圖;
圖7為本發(fā)明實施例提供的又一種像素電路的結(jié)構(gòu)示意圖;
圖8為圖4所示像素電路對應(yīng)的電路時序示意圖;
圖9為圖6所示像素電路對應(yīng)的電路時序示意圖;
圖10為本發(fā)明實施例提供的像素電路的驅(qū)動方法的流程圖。
具體實施方式
下面結(jié)合附圖,對本發(fā)明實施例提供的像素電路、其驅(qū)動方法及有機發(fā)光顯示面板的具體實施方式進行詳細地說明。
本發(fā)明實施例提供的一種像素電路,如圖2所示,包括:數(shù)據(jù)寫入模塊1、閾值補償模塊2、發(fā)光控制模塊3、復(fù)位模塊4、驅(qū)動晶體管M0、發(fā)光二極管oled和分流模塊5;其中,
復(fù)位模塊4與驅(qū)動晶體管M0的柵極相連,用于在第一掃描信號Scan1的控制下對驅(qū)動晶體管M0的柵極進行復(fù)位;
閾值補償模塊2分別與驅(qū)動晶體管M0的柵極、驅(qū)動晶體管M0的第一極、數(shù)據(jù)寫入模塊1以及第一電源電壓端VDD相連,用于在第一掃描信號Scan1的控制下對驅(qū)動晶體管M0進行閾值補償;
數(shù)據(jù)寫入模塊1用于在第二掃描信號Scan2的控制下向像素電路提供數(shù)據(jù)信號Vdata;
發(fā)光控制模塊3分別與驅(qū)動晶體管M0的第一極和第一電源電壓端VDD相連,用于在第三掃描信號Scan3的控制下使第一電源電壓端VDD與驅(qū)動晶體管M0的第一極處于導(dǎo)通狀態(tài);
分流模塊5分別與驅(qū)動晶體管M0的第二極和分流端Vss相連,用于在第四掃描信號Scan4的控制下將驅(qū)動晶體管M0的漏電流分流至分流端Vss;
發(fā)光二極管oled連接于第二電源電壓端VEE與驅(qū)動晶體管M0的第二極之間。
本發(fā)明實施例提供的上述像素電路,包括數(shù)據(jù)寫入模塊、閾值補償模塊、發(fā)光控制模塊、復(fù)位模塊、驅(qū)動晶體管、發(fā)光二極管和分流模塊;由于閾值補償模塊可以對驅(qū)動晶體管進行閾值補償,從而可以補償驅(qū)動晶體管的閾值電壓漂移,避免閾值電壓對發(fā)光二極管的影響,進而提高顯示畫面亮度的均勻性。并且,由于還設(shè)置有與驅(qū)動晶體管的第二極相連的分流模塊,這樣當(dāng)需要發(fā)光二極管為暗態(tài)時,就可以在第四掃描信號的控制下將驅(qū)動晶體管的漏電流分流至分流端,從而改善現(xiàn)有像素電路存在的暗態(tài)不暗的問題。
在具體實施時,在本發(fā)明實施例提供的上述像素電路中,分流端需要滿足在驅(qū)動晶體管導(dǎo)通時,分流端的電位小于驅(qū)動晶體管的第二極的電位,這樣才能將驅(qū)動晶體管的漏電流分流至分流端。
可選的,在本發(fā)明實施例提供的上述像素電路中,如圖3所示,分流端Vss與第二電源電壓端VEE為同一端,將驅(qū)動晶體管M0的漏電流通過第二電源電壓端VEE端進行分流,從而可以減少電路布線。
需要說明的是,本發(fā)明實施例提供的像素電路是以驅(qū)動晶體管為P型晶體管為例進行說明的,對于驅(qū)動晶體管為N型晶體管原理相同,但是當(dāng)驅(qū)動晶體管為N型晶體管時,需要將發(fā)光二極管的陽極接第一電源電壓端,但是不限于此。當(dāng)驅(qū)動晶體管為P型晶體管時,由于P型晶體管的閾值電壓Vth為負值,為了保證驅(qū)動晶體管M0能正常工作,第一電源電壓端的電壓一般高于第二電源電壓端的電壓,且驅(qū)動晶體管的第一極為源極,驅(qū)動晶體管的第二極為漏極。
下面結(jié)合具體實施例,對本發(fā)明進行詳細說明。需要說明的是,本實施例是為了更好的解釋本發(fā)明,但不限制本發(fā)明。
可選的,在本發(fā)明實施例提供的上述像素電路中,如圖4所示,閾值補償模塊2包括第一晶體管M1、第一電容C1和第二電容C2;其中,
第一電容C1的第一端與驅(qū)動晶體管M0的柵極相連,第一電容C1的第二端分別與第二電容C2的第一端、第一晶體管M1的第一極以及數(shù)據(jù)寫入模塊1相連;第二電容C2的第二端與第一電源電壓端VDD相連;第一晶體管M1的第二極與驅(qū)動晶體管M0的第一極相連,第一晶體管M1的柵極用于接收第一掃描信號Scan1。
以上僅是舉例說明像素電路中閾值補償模塊的具體結(jié)構(gòu),在具體實施時,閾值補償模塊的具體結(jié)構(gòu)不限于本發(fā)明實施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
可選的,在本發(fā)明實施例提供的上述像素電路中,如圖4所示,數(shù)據(jù)寫入模塊1包括第二晶體管M2;其中,
第二晶體管M2的柵極用于接收第二掃描信號Scan2,第二晶體管M2的第一極用于接收數(shù)據(jù)信號Vdata,第二晶體管M2的第二極與閾值補償模塊2相連。
以上僅是舉例說明像素電路中數(shù)據(jù)寫入模塊的具體結(jié)構(gòu),在具體實施時,數(shù)據(jù)寫入模塊的具體結(jié)構(gòu)不限于本發(fā)明實施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
可選的,在本發(fā)明實施例提供的上述像素電路中,如圖4所示,復(fù)位模塊4包括第三晶體管M3;其中,
第三晶體管M3的柵極用于接收第一掃描信號Scan1,第三晶體管M3的第一極用于接收參考信號Vref,第三晶體管M3的第二極與驅(qū)動晶體管M0的柵極相連。
在具體實施時,在本發(fā)明實施例提供的上述像素電路中,參考信號Vref的電位需要滿足能夠使驅(qū)動晶體管導(dǎo)通。
以上僅是舉例說明像素電路中復(fù)位模塊的具體結(jié)構(gòu),在具體實施時,復(fù)位模塊的具體結(jié)構(gòu)不限于本發(fā)明實施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
可選的,在本發(fā)明實施例提供的上述像素電路中,如圖4所示,發(fā)光控制模塊3包括第四晶體管M4;其中,
第四晶體管M4的柵極用于接收第三掃描信號Scan3,第四晶體管M4的第一極與第一電源電壓端VDD相連,第四晶體管M4的第二極與驅(qū)動晶體管M0的第一極相連。
以上僅是舉例說明像素電路中發(fā)光控制模塊的具體結(jié)構(gòu),在具體實施時,發(fā)光控制模塊的具體結(jié)構(gòu)不限于本發(fā)明實施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
可選的,在本發(fā)明實施例提供的上述像素電路中,如圖4所示,分流模塊5包括第五晶體管M5;其中,
第五晶體管M5的柵極用于接收第四掃描信號Scan4,第五晶體管M5的第一極與驅(qū)動晶體管M0的第二極相連,第五晶體管M5的第二極與分流端VSS(圖4中是以分流端VSS與第二電源電壓端VEE為同一端為例)相連。
以上僅是舉例說明像素電路中分流模塊的具體結(jié)構(gòu),在具體實施時,分流模塊的具體結(jié)構(gòu)不限于本發(fā)明實施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
進一步地,在本發(fā)明實施例提供的上述像素電路中,如圖5所示,第一掃描信號Scan1與第四掃描信號Scan4為同一信號。由于第一掃描信號Scan1與第四掃描信號Scan4為同一信號,這樣可以減少一條用于提供第一掃描信號Scan1或第四掃描信號Scan4的走線。
進一步地,在本發(fā)明實施例提供的上述像素電路中,如圖6和圖7所示,還包括連接于驅(qū)動晶體管M0的第二極與發(fā)光二極管oled的陽極之間的截流模塊6,截流模塊6用于在第五掃描信號Scan5的控制下使驅(qū)動晶體管M0的第二極與發(fā)光二極管oled處于開路狀態(tài),這樣當(dāng)需要發(fā)光二極管oled為暗態(tài)時,截流模塊6使驅(qū)動晶體管M0與發(fā)光二極管oled處于開路狀態(tài),從而將驅(qū)動晶體管M0的漏電流全部從分流模塊分流。
可選的,在本發(fā)明實施例提供的上述像素電路中,如圖6和圖7所示,截流模塊6包括第六晶體管M6;其中,
第六晶體管M6的柵極用于接收第五掃描信號Scan5,第六晶體管M6的第一極與驅(qū)動晶體管M0的第二極相連,第六晶體管M6的第二極與發(fā)光二極管oled的陽極相連。
以上僅是舉例說明像素電路中截流模塊的具體結(jié)構(gòu),在具體實施時,截流模塊的具體結(jié)構(gòu)不限于本發(fā)明實施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
在具體實施時,為了簡化像素電路的制作工藝流程,在本發(fā)明實施例提供的上述像素電路中,第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管和第六晶體管可以均為P型晶體管,也可以均為N型晶體管,在此不作限定。
當(dāng)然在具體時,在本發(fā)明實施例提供的上述像素電路中,第五掃描信號和第四掃描信號也可以為同一信號,這樣可以簡化電路布線,但是需要第五晶體管和第六晶體管中一個為P型晶體管,另一個為N型晶體管。
需要說明的是,本發(fā)明上述實施例中提到的晶體管可以是薄膜晶體管(TFT,Thin Film Transistor),也可以是金屬氧化物半導(dǎo)體場效應(yīng)管(MOS,Metal Oxide Scmiconductor),在此不作限定。在具體實施中,這些晶體管的第一極可以為源極,第二極為漏極,當(dāng)然也可以是第一極為漏極,第二極為源極。
下面分別以圖4和圖6所示的像素電路為例對本發(fā)明實施例提供的像素電路的工作過程作以描述。為了便于描述,將第一電容C1、第二電容C2和第二開關(guān)晶體管M2的連接處記為第一節(jié)點A,驅(qū)動晶體管M0的柵極記為第二節(jié)點B,驅(qū)動晶體管M0的第一極記為第三節(jié)點C,且下述描述中以1表示高電平信號,0表示低電平信號。
以圖4所示的像素電路的結(jié)構(gòu)為例對其工作過程作以描述,其中在圖4所示的像素電路中,所有晶體管均為P型晶體管,各P型晶體管在高電平信號作用下截止,在低電平信號作用下導(dǎo)通;對應(yīng)的輸入時序圖如圖8所示。具體地,選取如圖8所示的輸入時序圖中的T1、T2、T3和T4四個時間段。
在第一時間段T1,Scan1=0,Scan2=1,Scan3=0,Scan4=0。
第二晶體管M2處于截止狀態(tài),第一晶體管M1、第三晶體管M3、第四晶體管M4和第五晶體管M5處于導(dǎo)通狀態(tài)。參考信號Vref通過導(dǎo)通的第三晶體管M3傳輸?shù)降诙?jié)點B,第二節(jié)點B的電位為Vref,驅(qū)動晶體管M0導(dǎo)通;第一電源電壓端VDD的電壓Vdd依次通過導(dǎo)通的第四晶體管M4和第一晶體管M1傳輸至第一節(jié)點A,第三節(jié)點C和第一節(jié)點A的電位均為Vdd;同時驅(qū)動晶體管M0的漏電流通過導(dǎo)通的第五晶體管M5分流至第二電源電壓端VEE,發(fā)光二極管oled處于暗態(tài)。
在第二時間段T2,Scan1=0,Scan2=1,Scan3=1,Scan4=0。
第二晶體管M2和第四晶體管M4處于截止狀態(tài),第一晶體管M1、第三晶體管M3和第五晶體管M5處于導(dǎo)通狀態(tài)。第二節(jié)點B與第三節(jié)點C之間的電位差逐漸接近驅(qū)動晶體管M0的閾值電壓Vth,當(dāng)?shù)诙?jié)點B與第三節(jié)點C之間的電位差等于閾值電壓Vth時,驅(qū)動晶體管M0截止。此時,第二節(jié)點B的電位仍為Vref,第三節(jié)點C和第一節(jié)點A的電位由Vdd變?yōu)閂ref-Vth,實現(xiàn)了閾值電壓的補償。并且在驅(qū)動晶體管M0導(dǎo)通時,驅(qū)動晶體管M0的漏電流通過導(dǎo)通的第五晶體管M5分流至第二電源電壓端,因此,此階段中發(fā)光二極管oled始終處于暗態(tài)。
在第三時間段T3,Scan1=1,Scan2=0,Scan3=1,Scan4=1。
第一晶體管M1、第三晶體管M3、第四晶體管M4和第五晶體管M5處于截止狀態(tài),第二晶體管M2處于導(dǎo)通狀態(tài)。數(shù)據(jù)信號Vdata通過導(dǎo)通的第二晶體管M2提供給第一節(jié)點A,使第一節(jié)點A的電位變?yōu)閂data,由于第一電容C1為浮接狀態(tài),根據(jù)電容電量守恒原理,第二節(jié)點B的電位變?yōu)閂data+Vth,從而實現(xiàn)數(shù)據(jù)寫入。
在第四時間段T4,Scan1=1,Scan2=1,Scan3=0,Scan4=1。
第一晶體管M1、第二晶體管M2、第三晶體管M3和第五晶體管M5處于截止狀態(tài),第四晶體管M4處于導(dǎo)通狀態(tài)。第一電源電壓端VDD的電壓Vdd通過導(dǎo)通的第四晶體管M4傳輸至第三節(jié)點C,第三節(jié)點C為Vdd,由于第一電容C1和第二電容C2的作用,第二節(jié)點B的電位保持為Vdata+Vth,驅(qū)動晶體管M0工作處于飽和狀態(tài),根據(jù)飽和狀態(tài)電流特性可知,流過驅(qū)動晶體管M0且用于驅(qū)動發(fā)光二極管oled發(fā)光的工作電流Ioled滿足公式:Ioled=K(Vgs–Vth)2=K[(Vdata+Vth)-Vdd-Vth]2=K(Vdata-Vdd)2,其中K為結(jié)構(gòu)參數(shù),相同結(jié)構(gòu)中此數(shù)值相對穩(wěn)定,可以算作常量。
可以看出流過發(fā)光二極管的工作電流已經(jīng)不受驅(qū)動晶體管的閾值電壓影響,僅與數(shù)據(jù)信號和第一電源電壓端有關(guān),徹底解決了驅(qū)動晶體管由于工藝制程以及長時間操作造成的閾值電壓漂移對發(fā)光二極管的工作電流Ioled的影響,改善面板顯示不均勻性。
并且,由于在第一時間段和第二時間段中,第五晶體管處于導(dǎo)通狀態(tài),導(dǎo)通的第五晶體管使驅(qū)動晶體管的漏電極分流制第二電源電壓端,從而可以改善發(fā)光二極管暗態(tài)不暗的問題。
以圖6所示的像素電路的結(jié)構(gòu)為例對其工作過程作以描述,對應(yīng)的輸入時序圖如圖9所示。具體地,選取如圖9所示的輸入時序圖中的T1、T2、T3和T4四個時間段。
在第一時間段T1,Scan1=0,Scan2=1,Scan3=0,Scan4=0,Scan5=1。
第二晶體管M2和第六晶體管M6處于截止狀態(tài),第一晶體管M1、第三晶體管M3、第四晶體管M4和第五晶體管M5處于導(dǎo)通狀態(tài)。參考信號Vref通過導(dǎo)通的第三晶體管M3傳輸?shù)降诙?jié)點B,第二節(jié)點B的電位為Vref,驅(qū)動晶體管M0導(dǎo)通;第一電源電壓端VDD的電壓Vdd依次通過導(dǎo)通的第四晶體管M4和第一晶體管M1傳輸至第一節(jié)點A,第三節(jié)點C和第一節(jié)點A的電位均為Vdd;同時由于第六晶體管M6使驅(qū)動晶體管M0與發(fā)光二極管oled斷開,驅(qū)動晶體管M0的漏電流全部通過導(dǎo)通的第五晶體管M5分流至第二電源電壓端VEE,發(fā)光二極管oled完全處于暗態(tài)。
在第二時間段T2,Scan1=0,Scan2=1,Scan3=1,Scan4=0,Scan5=1。
第二晶體管M2、第四晶體管M4和第六晶體管M6處于截止狀態(tài),第一晶體管M1、第三晶體管M3和第五晶體管M5處于導(dǎo)通狀態(tài)。第二節(jié)點B與第三節(jié)點C之間的電位差逐漸接近驅(qū)動晶體管M0的閾值電壓Vth,當(dāng)?shù)诙?jié)點B與第三節(jié)點C之間的電位差等于閾值電壓Vth時,驅(qū)動晶體管M0截止。此時,第二節(jié)點B的電位仍為Vref,第三節(jié)點C和第一節(jié)點A的電位由Vdd變?yōu)閂ref-Vth,實現(xiàn)了閾值電壓的補償。并且在驅(qū)動晶體管M0導(dǎo)通時,由于第六晶體管M6使驅(qū)動晶體管M0與發(fā)光二極管oled斷開,驅(qū)動晶體管M0的漏電流全部通過導(dǎo)通的第五晶體管M5分流至第二電源電壓端VEE,因此,此階段中發(fā)光二極管oled始終處于暗態(tài)。
在第三時間段T3,Scan1=1,Scan2=0,Scan3=1,Scan4=1,Scan5=0。
第一晶體管M1、第三晶體管M3、第四晶體管M4和第五晶體管M5處于截止狀態(tài),第二晶體管M2和第六晶體管M6處于導(dǎo)通狀態(tài)。數(shù)據(jù)信號Vdata通過導(dǎo)通的第二晶體管M2提供給第一節(jié)點A,使第一節(jié)點A的電位變?yōu)閂data,由于第一電容C1為浮接狀態(tài),根據(jù)電容電量守恒原理,第二節(jié)點B的電位變?yōu)閂data+Vth,從而實現(xiàn)數(shù)據(jù)寫入。
在第四時間段T4,Scan1=1,Scan2=1,Scan3=0,Scan4=1,Scan5=0。
第一晶體管M1、第二晶體管M2、第三晶體管M3和第五晶體管M5處于截止狀態(tài),第四晶體管M4和第六晶體管M6處于導(dǎo)通狀態(tài)。第一電源電壓端VDD的電壓Vdd通過導(dǎo)通的第四晶體管M4傳輸至第三節(jié)點C,第三節(jié)點C為Vdd,由于第一電容C1和第二電容C2的作用,第二節(jié)點B的電位保持為Vdata+Vth,驅(qū)動晶體管M0工作處于飽和狀態(tài),根據(jù)飽和狀態(tài)電流特性可知,流過驅(qū)動晶體管M0且用于驅(qū)動發(fā)光二極管oled發(fā)光的工作電流Ioled滿足公式:Ioled=K(Vgs–Vth)2=K[(Vdata+Vth)-Vdd-Vth]2=K(Vdata-Vdd)2,其中K為結(jié)構(gòu)參數(shù),相同結(jié)構(gòu)中此數(shù)值相對穩(wěn)定,可以算作常量。
可以看出流過發(fā)光二極管的工作電流已經(jīng)不受驅(qū)動晶體管的閾值電壓影響,僅與數(shù)據(jù)信號和第一電源電壓端有關(guān),徹底解決了驅(qū)動晶體管由于工藝制程以及長時間操作造成的閾值電壓漂移對發(fā)光二極管的工作電流Ioled的影響,改善面板顯示不均勻性。
并且,由于在第一時間段和第二時間段中,第六晶體管M6使驅(qū)動晶體管M0與發(fā)光二極管oled斷開,第五晶體管處于導(dǎo)通狀態(tài),導(dǎo)通的第五晶體管使驅(qū)動晶體管的漏電極分流制第二電源電壓端,從而解決了發(fā)光二極管暗態(tài)不暗的問題。
基于同一發(fā)明構(gòu)思,本發(fā)明實施例還提供了一種上述像素電路的驅(qū)動方法,如圖10所示,包括:
S101、在第一時間段,復(fù)位模塊在第一掃描信號的控制下對驅(qū)動晶體管的柵極進行復(fù)位;發(fā)光控制模塊在第三掃描信號的控制下使第一電源電壓端與驅(qū)動晶體管的第一極處于導(dǎo)通狀態(tài);分流模塊在第四掃描信號的控制下將驅(qū)動晶體管的漏電流分流至分流端;
S102、在第二時間段,復(fù)位模塊在第一掃描信號的控制下對驅(qū)動晶體管的柵極進行復(fù)位;閾值補償模塊在第一掃描信號的控制下對驅(qū)動晶體管進行閾值補償;分流模塊在第四掃描信號的控制下將驅(qū)動晶體管的漏電流分流至分流端;
S103、在第三時間段,數(shù)據(jù)寫入模塊在第二掃描信號的控制下向像素電路提供數(shù)據(jù)信號;
S104、在第四時間段,發(fā)光控制模塊在第三掃描信號的控制下使第一電源電壓端與驅(qū)動晶體管的第一極處于導(dǎo)通狀態(tài);發(fā)光二極管發(fā)光。
本發(fā)明實施例提供的上述像素電路,由于閾值補償模塊可以對驅(qū)動晶體管進行閾值補償,從而可以補償驅(qū)動晶體管的閾值電壓漂移,避免閾值電壓對發(fā)光二極管的影響,進而提高顯示畫面亮度的均勻性。并且,由于在第一時間段和第二時間段,分流模塊在第四掃描信號的控制下將驅(qū)動晶體管的漏電流分流至分流端,從而改善現(xiàn)有像素電路存在的暗態(tài)不暗的問題。
進一步地,當(dāng)像素電路中包括截流模塊時,在本發(fā)明實施例提供的上述驅(qū)動方法中,還包括:
在第一時間段和在第二時間段,截流模塊在第五掃描信號的控制下使驅(qū)動晶體管的第二極與發(fā)光二極管處于開路狀態(tài)。這樣可以徹底解決現(xiàn)有像素電路存在的暗態(tài)不暗的問題。
基于同一發(fā)明構(gòu)思,本發(fā)明實施例還提供了一種有機發(fā)光顯示面板,包括本發(fā)明實施例提供的上述像素電路,該有機發(fā)光顯示面板可以是電腦、手機、電視、筆記本、一體機等的顯示面板,對于顯示面板的其它必不可少的組成部分均為本領(lǐng)域的普通技術(shù)人員應(yīng)該理解具有的,在此不做贅述,也不應(yīng)作為對本發(fā)明的限制。
本發(fā)明實施例提供的上述像素電路、其驅(qū)動方法及有機發(fā)光顯示面板,其中像素電路包括數(shù)據(jù)寫入模塊、閾值補償模塊、發(fā)光控制模塊、復(fù)位模塊、驅(qū)動晶體管、發(fā)光二極管和分流模塊;由于閾值補償模塊可以對驅(qū)動晶體管進行閾值補償,從而可以補償驅(qū)動晶體管的閾值電壓漂移,避免閾值電壓對發(fā)光二極管的影響,進而提高顯示畫面亮度的均勻性。并且,由于還設(shè)置有與驅(qū)動晶體管的第二極相連的分流模塊,這樣當(dāng)需要發(fā)光二極管為暗態(tài)時,就可以在第四掃描信號的控制下將驅(qū)動晶體管的漏電流分流至分流端,從而改善現(xiàn)有像素電路存在的暗態(tài)不暗的問題。
顯然,本領(lǐng)域的技術(shù)人員可以對本發(fā)明進行各種改動和變型而不脫離本發(fā)明的精神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本發(fā)明也意圖包含這些改動和變型在內(nèi)。