專利名稱:一種均流電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及均流技術(shù),尤其涉及一種均流電路。
背景技術(shù):
目前,在照明系統(tǒng)等存在多路負載的系統(tǒng)中,經(jīng)常需要通過均流電路對多路負載支路進行均流控制,以便不同的負載支路能夠流過相同的電流。例如,在圖I所示的電路中,包括一個恒流源、多路負載支路以及均流電路,所述均流電路包括多路均流支路,每一路均流支路對應(yīng)一路負載支路;每路負載支路包括若干個串聯(lián)的發(fā)光二極管(LED)集合;每路均流支路包括一個均流單元101以及一個均流控制單元102。其中,每個均流單元101包括串聯(lián)的取樣電阻Rsi和線性調(diào)整管Si,(I < i < n,且i為整數(shù)),該均流單元101與其對應(yīng)的負載支路串聯(lián)后接地;每個均流控制單元102包括運算放大器IC ;均流單元的取樣電阻Rsi未接地的一側(cè)連接運算放大器IC的負相輸入端,運算放大器IC的輸出端連接線性調(diào)整管Si的柵極;均流單元101的取樣電阻Rsi未接地的一側(cè)通過轉(zhuǎn)換電阻相互連接,作為均流總線,均流總線直接連接各個運算放大器IC的正相輸入端,還通過偏置電阻Rb連接電源電壓Vcc。該均流電路的工作原理為均流單元中的取樣電阻對本負載支路的電流取樣,取樣電阻未接地的一端作為電流取樣端,將電流取樣信號輸出給對應(yīng)的均流控制單元,各個電流取樣信號經(jīng)過均流控制單元中轉(zhuǎn)換電阻Ra轉(zhuǎn)換后的連接線,和其余各均流支路的連接線連接在一起,作為均流電路的均流總線,設(shè)負載支路為n路(n>= 1,且n為整數(shù)),則該均流總線上的電壓Vshare = (Il*Rsl+I2*Rs2+. . . +In*Rsn)/n,即該均流總線電壓的值為所有路電流取樣信號的平均值,均流總線電壓連接各個運算放大器的正相輸入端,作為每路均流控制單元的參考信號,運算放大器的正相輸入端也即為均流控制單元的參考信號輸入端。每個均流控制單元接收電流取樣信號,電流取樣信號(VRsn)和均流總線電壓(Vshare)在均流控制單元內(nèi)部進行比較調(diào)節(jié)后,均流控制單元的輸出信號控制對應(yīng)的均流單元中線性調(diào)整管的阻抗大小,從而控制每路負載支路中電流的大小,實現(xiàn)均流;具體的,如某路負載支路的電流大于平均電流,則均流控制單元的輸出電壓逐步降低,使該路均流單元中的線性調(diào)整管工作在線性狀態(tài),LED電流逐步降低直到接近平均電流;如某路負載支路的電流等于平均電流,由于偏置電阻Rb的偏置作用,則均流控制單元的輸出為高電平,從而使該路均流單元中的線性調(diào)整管飽和導(dǎo)通。但是,由于上述電路中的均流總線電壓Vshare直接作為各路均流控制單元的參考信號,當(dāng)恒流源的輸出從空載切換為帶載時,如果恒流源由于內(nèi)部控制系統(tǒng)的環(huán)路速度不夠快或者內(nèi)部大容量電容放電造成恒流源的輸出電流Io發(fā)生過沖現(xiàn)象時,各路負載支路的電流平均值上升,均流總線電壓升高,使每路均流控制單元的參考信號升高,此時,各路負載支路的電流隨之升高,容易導(dǎo)致LED燈毀壞
發(fā)明內(nèi)容
有鑒 于此,本發(fā)明要解決的技術(shù)問題是,提供ー種均流電路,能夠限制恒流源的輸出電流過沖現(xiàn)象,防止負載支路中的負載因電流過沖現(xiàn)象而損壞。為此,本發(fā)明實施例采用如下技術(shù)方案本發(fā)明實施例提供ー種均流電路,包括至少一路均流支路,每路均流支路包括均流單元以及均流控制單元,其中,各個均流単元的電流取樣端分別通過一轉(zhuǎn)換電阻相互連接,所述相互連接形成的均流總線通過箝位電路連接各個均流控制單元的參考信號輸入端。其中,還包括所述均流總線還通過箝位電路以及偏置電阻連接輔助電源Vcc。還包括所述均流總線與箝位電路之間串接信號放大電路;所述箝位電路與各個參考信號輸入端之間串接分壓電路。所述箝位電路為恒壓箝位電路。所述箝位電路包括所述均流總線通過第一穩(wěn)壓管接地,所述均流總線還連接各個均流控制單元的參考信號輸入端;或者,所述箝位電路包括所述均流總線通過串接的第一ニ極管以及直流電壓源接地,所述均流總線還直接連接各個均流控制單元的參考信號輸入端。所述箝位電路為最小值箝位電路,相應(yīng)的,所述均流總線連接所述最小值箝位電路的第一輸入端;最小值箝位電路的第二輸入端連接ー預(yù)設(shè)電壓值;最小值箝位電路的輸出端連接各個均流控制單元的參考信號輸入端。所述最小值箝位電路包括第一運算放大器的正相輸入端作為所述第一輸入端,反相輸入端通過第二ニ極管連接第一運算放大器的輸出端;第二運算放大器的正相輸入端作為所述第二輸入端,反相輸入端通過第三ニ極管連接第二運算放大器的輸出端;第一運算放大器和第二運算放大器的反相輸入端相互連接,作為最小值箝位電路的輸出端。所述信號放大電路包括第三運算放大器的正相輸入端作為信號放大電路的輸入端,反相輸入端通過第二電阻接地,還通過第一電阻連接第三運算放大器的輸出端,第三運算放大器的輸出端作為信號放大電路的輸出端;和/或,分壓電路包括分壓電路的輸入端通過第三電阻連接分壓電路的輸出端,還通過串接的第三電阻和第四電阻接地。所述信號放大電路包括信號放大電路的輸入端通過第五電阻連接第一三極管的基極,第一三極管的射極接地,集電極通過第六電阻連接輔助電源Vcc,還通過第七電阻連接第二三極管的基板;第二三極管的射極接地,第二三極管的集電極通過第八電阻連接輔助電源Vcc,集電極作為信號放大電路的輸出端;和/或,分壓電路包括分壓電路的輸入端連接第四運算放大器的正相輸入端,第四運算放大器的反相輸入端連接其輸出端,第四運算放大器的輸出端通過串接的第九電阻和第十電阻接地,還通過第九電阻連接分壓電路的輸出端。
對于上述技術(shù)方案的技術(shù)效果分析如下所述均流總線不直接連接各個均流控制單元的參考信號輸入端,而是通過箝位電路連接各個均流控制單元的參考信號輸入端,從而將箝位后的電壓信號作為均流控制單元的參考信號,在這種連接下,即使恒流源的輸出電流發(fā)生過沖現(xiàn)象,各路負載支路的電流平均值上升,均流總線電壓升高,但是由于均流總線電壓通過箝位電路進行了箝位,使得輸出到每路均流控制單元的參考信號不超過某一設(shè)定電壓值,從而可以控制各路負載支路的電流不超過設(shè)定的電流值,有效防止負載由于電流過沖現(xiàn)象導(dǎo)致?lián)p壞的情況出現(xiàn),降低了系統(tǒng)損耗和成本。
圖I為現(xiàn)有技術(shù)均流電路實現(xiàn)結(jié)構(gòu)示意圖;圖2為本發(fā)明實施例均流電路實現(xiàn)結(jié)構(gòu)示意圖;圖3為本發(fā)明實施例第一種均流電路實現(xiàn)結(jié)構(gòu)示意圖;圖4為本發(fā)明實施例第二種均流電路實現(xiàn)結(jié)構(gòu)示意圖;圖5為本發(fā)明實施例第三種均流電路實現(xiàn)結(jié)構(gòu)示意圖;圖6為本發(fā)明實施例第三種均流電路的具體實現(xiàn)結(jié)構(gòu)示意圖;圖7為本發(fā)明實施例第四種均流電路實現(xiàn)結(jié)構(gòu)示意圖;圖8為本發(fā)明實施例第四種均流電路的一種具體實現(xiàn)結(jié)構(gòu)示意圖;圖9為本發(fā)明實施例第四種均流電路的另一種具體實現(xiàn)結(jié)構(gòu)示意圖。
具體實施例方式以下,結(jié)合附圖詳細說明本發(fā)明實施例均流電路的實現(xiàn)。圖2為本發(fā)明實施例的均流電路結(jié)構(gòu)示意圖,如圖2所示,該均流電路可以包括至少一路均流支路,每路均流支路包括均流單元201以及均流控制單元202,其中,各個均流單元201的電流取樣端分別通過一轉(zhuǎn)換電阻Ra相互連接,所述相互連接形成的均流總線通過箝位電路203連接各個均流控制單元202的參考信號輸入端。其中,所述箝位電路203用于控制箝位電路的輸出電壓不超過預(yù)設(shè)電壓值。另外,所述均流總線還可以通過箝位電路203以及偏置電阻Rb連接電源電壓VCC。其中,所述電流取樣端也即為均流單元中取樣電阻未接地的一端。所述參考信號輸入端也即為均流控制電路中運算放大器的正相輸入端。如圖2所示,相較于圖I所示的均流電路,所述均流總線不直接連接各個均流控制單元的參考信號輸入端,而是通過箝位電路連接各個均流控制單元的參考信號輸入端,從而將箝位后的電壓信號作為均流控制單元的參考信號,在這種連接下,即使恒流源的輸出電流Io發(fā)生過沖現(xiàn)象,各路負載支路的電流平均值上升,均流總線電壓升高,但是由于均流總線電壓通過箝位電路進行了箝位,使得輸出到每路均流控制單元的參考信號不超過某一設(shè)定電壓值,從而可以控制各路負載支路的電流不超過設(shè)定的電流值,有效防止負載由于電流過沖現(xiàn)象導(dǎo)致?lián)p壞的情況出現(xiàn),降低了系統(tǒng)損耗和成本。以下,通過實施例結(jié)合附圖對本發(fā)明實施例均流電路進行更為詳細的說明。所述箝位電路可以為用于將電壓信號箝位于預(yù)設(shè)電壓值的恒值箝位電路,或者,也可以為最小值箝位電路,所述最小值箝位電路是指將電壓箝位于兩個輸入電壓中較小的電壓。圖3和圖4分別給出了恒值箝位電路的兩種不同實現(xiàn)結(jié)構(gòu)。如圖3所示,所述箝位電路203包括所述均流總線通過第一穩(wěn)壓管ZDl接地,所述均流總線還直接連 接各個均流控制單元202的參考信號輸入端。此時,第一穩(wěn)壓管ZDl將均流總線電壓箝位于第一穩(wěn)壓管對應(yīng)的電壓值?;蛘?,如圖4所示,所述箝位電路203包括所述均流總線通過串接的第一ニ極管Dl以及直流電壓源Vr接地,所述均流總線還直接連接各個均流控制單元202的參考信號輸入端。在圖3和圖4的均流電路結(jié)構(gòu)下,通過箝位電路將輸入各個均流控制單元202的參考信號箝位于某一預(yù)設(shè)的電壓值,從而可以控制各路負載支路的電流不超過設(shè)定的電流值,因此,防止出現(xiàn)負載由于過沖現(xiàn)象導(dǎo)致?lián)p壞的情況,降低了系統(tǒng)損耗和成本。圖5給出了箝位電路為最小值箝位電路時的均流電路實現(xiàn)結(jié)構(gòu),其中,所述均流總線連接所述最小值箝位電路503的第一輸入端;最小值箝位電路503的第二輸入端連接ー預(yù)設(shè)電壓值Vrl ;最小值箝位電路503的輸出端連接各個均流控制單元202的參考信號輸入端。此時,最小值箝位電路503從均流總線電壓Vshare和預(yù)設(shè)電壓值Vrl中,選取電壓較小的電壓值作為均流控制單元202的參考信號,輸出給各個均流控制單元202的參考信號輸入端。從而,通過最小值箝位電路,控制輸出給均流控制單元的電壓信號Vout (也即所述參考信號)不超過所述預(yù)設(shè)電壓值Vrl。優(yōu)選地,如圖6所示,所述最小值箝位電路503的實現(xiàn)結(jié)構(gòu)可以為第一運算放大器ICl的正相輸入端作為最小值箝位電路的第一輸入端,反相輸入端通過第二ニ極管D2連接第一運算放大器ICl的輸出端;第二運算放大器IC2的正相輸入端作為最小值箝位電路的第二輸入端,連接預(yù)設(shè)電壓值Vrl,反相輸入端通過第三ニ極管D3連接第二運算放大器IC2的輸出端;第一運算放大器ICl和第二運算放大器IC2的反相輸入端相互連接,作為最小值箝位電路的輸出端,連接各個均流控制單元202的參考信號輸入端。以上的圖2 圖6所示的均流電路主要適用于各路負載支路的電流取樣信號的平均值較大的情況下,也即均流總線電壓Vshare較大(例如大于IV)的情況下,如果電流取樣信號的平均值較小時,如圖7所示,可以在均流總線與箝位電路之間串接信號放大電路604,將均流總線電壓Vshare進行放大處理;在箝位電路與各個均流控制單元之間串接分壓電路605,將箝位電路輸出的電壓進行分壓處理,得到均流控制單元的參考信號所需的電壓。如圖8所示,所述信號放大電路604可以包括第三運算放大器IC3的正相輸入端作為信號放大電路604的輸入端,反相輸入端通過第二電阻R2接地,還通過第一電阻Rl連接第三運算放大器IC3的輸出端,第三運算放大器IC3的輸出端作為信號放大電路604的輸出端;和/或,分壓電路605包括分壓電路605的輸入端通過第三電阻R3連接分壓電路605的輸出端,還通過串接的第三電阻R3和第四電阻R4接地。其中,所述第一電阻Rl和第二電阻R2的取值關(guān)系與設(shè)定均流總線電壓Vshare的放大倍數(shù)相關(guān),箝位電路中第一穩(wěn)壓二極管ZDl的值用于設(shè)定所需箝位的電壓值;分壓電路605中第三電阻R3和第四電阻R4的取值關(guān)系與箝位電路所輸出電壓與參考信號所需電壓之間的比值相關(guān)或者,如圖9所示,信號放大電路604可以包括信號放大電路604的輸入端通過第五電阻R5連接第一三極管Ql的基極,第一三極管Ql的射極接地,集電極通過第六電阻R6連接輔助電源Vcc,還通過第七電阻R7連接第二三極管Q2的基極;第二三極管Q2的射極接地,集電極通過第八電阻R8連接輔助電源Vcc,集電極同時作為信號放大電路604的輸出端;和/或,分壓電路605包括分壓電路605的輸入端連接第四運算放大器IC4的正相輸入端,第四運算放大器IC4的反相輸入端連接其輸出端,第四運算放大器IC4的輸出端通過串接的第九電阻R9和第十電阻RlO接地,還通過第九電阻R9連接分壓電路605的輸出端。在圖9所示的電路中,第五電阻R5、第一三極管Ql以及第六電阻R6構(gòu)成第一級反向放大電路,第七電阻R7、第二三極管Q2以及第八電阻R8構(gòu)成第二級反向放大電路;由于信號放大電路中為基于三極管的放大電路,因此,為了阻抗匹配,在圖8所示的分壓電路中添加第四運算放大器IC4構(gòu)成的跟隨電路。在以上的本發(fā)明實施例中,所述負載以LED為例,在實際應(yīng)用中,也可以為其他負載,這里并不限制。以上所述僅是本發(fā)明的優(yōu)選實施方式,應(yīng)當(dāng)指出,對于本技術(shù)領(lǐng)域的普通技術(shù)人員來說,在不脫離本發(fā)明原理的前提下,還可以做出若干改進和潤飾,這些改進和潤飾也應(yīng)視為本發(fā)明的保護范圍。
權(quán)利要求
1.一種均流電路,其特征在于,包括至少一路均流支路,每路均流支路包括均流單元以及均流控制單元,其中, 各個均流單元的電流取樣端分別通過一轉(zhuǎn)換電阻相互連接,所述相互連接形成的均流總線通過箝位電路連接各個均流控制單元的參考信號輸入端。
2.根據(jù)權(quán)利要求I所述的電路,其特征在于,還包括所述均流總線還通過箝位電路以及偏置電阻連接輔助電源Vcc。
3.根據(jù)權(quán)利要求2所述的電路,其特征在于,還包括 所述均流總線與箝位電路之間串接信號放大電路; 所述箝位電路與各個參考信號輸入端之間串接分壓電路。
4.根據(jù)權(quán)利要求I至3任一項所述的電路,其特征在于,所述箝位電路為恒壓箝位電路。
5.根據(jù)權(quán)利要求4所述的電路,其特征在于,所述箝位電路包括所述均流總線通過第一穩(wěn)壓管接地,所述均流總線還連接各個均流控制單元的參考信號輸入端; 或者,所述箝位電路包括所述均流總線通過串接的第一二極管以及直流電壓源接地,所述均流總線還直接連接各個均流控制單元的參考信號輸入端。
6.根據(jù)權(quán)利要求I至3任一項所述的電路,其特征在于,所述箝位電路為最小值箝位電路,相應(yīng)的, 所述均流總線連接所述最小值箝位電路的第一輸入端;最小值箝位電路的第二輸入端連接一預(yù)設(shè)電壓值;最小值箝位電路的輸出端連接各個均流控制單元的參考信號輸入端。
7.根據(jù)權(quán)利要求6所述的電路,其特征在于,所述最小值箝位電路包括 第一運算放大器的正相輸入端作為所述第一輸入端,反相輸入端通過第二二極管連接第一運算放大器的輸出端; 第二運算放大器的正相輸入端作為所述第二輸入端,反相輸入端通過第三二極管連接第二運算放大器的輸出端; 第一運算放大器和第二運算放大器的反相輸入端相互連接,作為最小值箝位電路的輸出端。
8.根據(jù)權(quán)利要求3所述的電路,其特征在于,所述信號放大電路包括第三運算放大器的正相輸入端作為信號放大電路的輸入端,反相輸入端通過第二電阻接地,還通過第一電阻連接第三運算放大器的輸出端,第三運算放大器的輸出端作為信號放大電路的輸出端; 和/或,分壓電路包括分壓電路的輸入端通過第三電阻連接分壓電路的輸出端,還通過串接的第三電阻和第四電阻接地。
9.根據(jù)權(quán)利要求3所述的電路,其特征在于,所述信號放大電路包括 信號放大電路的輸入端通過第五電阻連接第一三極管的基極,第一三極管的射極接地,集電極通過第六電阻連接輔助電源Vcc,還通過第七電阻連接第二三極管的基極;第二三極管的射極接地,第二三極管的集電極通過第八電阻連接輔助電源Vcc,集電極作為信號放大電路的輸出端; 和/或,分壓電路包括分壓電路的輸入端連接第四運算放大器的正相輸入端,第四運算放大器的反相輸入端連接其輸出端,第四運算放大器的輸出端通過串接的第九電阻和第十電阻接地,還通過第九電阻連接分壓電路的輸出端。
全文摘要
本發(fā)明公開了一種均流電路,包括至少一路均流支路,每路均流支路包括均流單元以及均流控制單元,其中,各個均流單元的電流取樣端分別通過一轉(zhuǎn)換電阻相互連接,所述相互連接形成的均流總線通過箝位電路連接各個均流控制單元的參考信號輸入端。所述均流電路能夠限制恒流源的輸出電流過沖現(xiàn)象,防止負載支路中的負載因電流過沖現(xiàn)象而損壞。
文檔編號H05B37/02GK102625512SQ201110029439
公開日2012年8月1日 申請日期2011年1月27日 優(yōu)先權(quán)日2011年1月27日
發(fā)明者華桂潮, 姚曉莉, 葛良安 申請人:英飛特電子(杭州)有限公司