接口模塊用于根據(jù)上層配置生成各類參數(shù),包括LVDS接收解調(diào)參數(shù)、RGB解碼參數(shù)、LVDS圖像產(chǎn)生方式參數(shù)、V-BY-ONE模組Iane數(shù)、V-BY-ONE模組分屏模式設(shè)置參數(shù)、V-BY-ONE場頻倍增設(shè)置參數(shù)以及V-BY-ONE信號輸出參數(shù);LVDS圖像產(chǎn)生方式參數(shù)包括可連接的圖像信號源數(shù)量,各圖像信號源輸入的圖像的link數(shù);
[0044]LVDS信號處理模塊用于對各link的LVDS圖像信號進(jìn)行接收解調(diào)并緩存,生成圖像行場同步的數(shù)據(jù);LVDS圖像產(chǎn)生模塊用于對該圖像行場同步的數(shù)據(jù)進(jìn)行RGB解碼,獲得各圖像信號源的各個(gè)link的RGB圖像信號。
[0045]優(yōu)選地,上述信號轉(zhuǎn)換裝置,其LVDS信號處理模塊包括依次連接的LVDS信號接收模塊和LVDS信號同步緩存模塊;LVDS信號接收模塊根據(jù)LVDS接收解調(diào)參數(shù)對從各圖像信號源接入的各link的LVDS圖像信號進(jìn)行接收解調(diào),生成每個(gè)link的并行解調(diào)數(shù)據(jù);LVDS信號同步緩存模塊對上述并行解調(diào)數(shù)據(jù)進(jìn)行緩存。
[0046]優(yōu)選的,上述信號轉(zhuǎn)換裝置,其V-BY-ONE信號產(chǎn)生模塊包括圖像數(shù)據(jù)緩存模塊、圖像數(shù)據(jù)讀寫控制模塊、存儲(chǔ)模塊、V-BY-ONE圖像場頻倍增模塊、V-BY-ONE信號輸出模塊;
[0047]其中,V-BY-ONE圖像場頻倍增模塊通過圖像數(shù)據(jù)讀寫控制模塊與圖像數(shù)據(jù)緩存模塊連接;圖像數(shù)據(jù)讀寫控制模塊還與存儲(chǔ)模塊連接;
[0048]圖像數(shù)據(jù)緩存模塊根據(jù)接收的時(shí)序?qū)邮盏降母鱨ane數(shù)據(jù)進(jìn)行本地緩存;在一幀起始時(shí),圖像數(shù)據(jù)讀寫控制模塊將緩存后的數(shù)據(jù)寫入存儲(chǔ)模塊;當(dāng)一幀中的該路lane數(shù)據(jù)全部寫入到存儲(chǔ)模塊中時(shí),V-BY-ONE圖像場頻倍增模塊在V-BY-ONE倍增時(shí)序控制下,通過圖像數(shù)據(jù)讀寫控制模塊模塊對存儲(chǔ)模塊進(jìn)行讀寫控制,從中讀出lane數(shù)據(jù);V-BY-ONE信號輸出模塊根據(jù)V-BY-ONE信號輸出參數(shù),對各lane并行的數(shù)據(jù)進(jìn)行串化處理,轉(zhuǎn)換成V-BY-ONE傳輸信號。
[0049]優(yōu)選地,上述存儲(chǔ)模塊包括并列的兩個(gè)存儲(chǔ)單元,分別為第一存儲(chǔ)單元與第二存儲(chǔ)單元;
[0050]第一存儲(chǔ)單元與第二存儲(chǔ)單元均用于存儲(chǔ)緩存后的lane數(shù)據(jù);在一幀起始時(shí),圖像數(shù)據(jù)讀寫控制模塊將緩存后的數(shù)據(jù)寫入第一存儲(chǔ)單元中,當(dāng)一幀中的該路lane數(shù)據(jù)全部寫入到第一存儲(chǔ)單元后,V-BY-ONE圖像場頻倍增模塊從第一存儲(chǔ)單元中讀出lane數(shù)據(jù);
[0051]圖像數(shù)據(jù)讀寫控制模塊控制兩個(gè)存儲(chǔ)單元分別的同時(shí)進(jìn)行讀與寫數(shù)據(jù)操作:具體地,當(dāng)一個(gè)存儲(chǔ)單元在寫入某一幀Iane數(shù)據(jù)的同時(shí),另一存儲(chǔ)單元讀出上一幀的數(shù)據(jù);兩個(gè)存儲(chǔ)單元以乒乓操作方式交替進(jìn)行讀寫操作;而V-BY-ONE圖像場頻倍增模塊則按倍增時(shí)序和參數(shù)的控制,在寫入一幀的時(shí)間段內(nèi),多次讀出一幀的Iane數(shù)據(jù),將其依次排列在IaneO?lane3的數(shù)據(jù)信號上;
[0052]由于存儲(chǔ)單元的的寫入與讀出的總吞吐量相同,故圖像數(shù)據(jù)讀寫控制模塊和V-BY-ONE圖像場頻倍增模塊能連續(xù)的進(jìn)行各lane數(shù)據(jù)的倍場頻操作,避免了因存儲(chǔ)單元寫滿或讀空所導(dǎo)致的數(shù)據(jù)丟失或操作停頓的問題。
[0053]總體而言,通過本發(fā)明所構(gòu)思的以上技術(shù)方案與現(xiàn)有技術(shù)相比,能夠取得下列有益效果:
[0054](I)本發(fā)明提供的信號轉(zhuǎn)換方法及裝置,將傳統(tǒng)圖像信號源輸出的低場頻刷新率的無法正常點(diǎn)亮V-BY-ONE模組的LVDS數(shù)據(jù),進(jìn)行圖像數(shù)據(jù)分割處理、圖像場頻倍增處理,以達(dá)到V-BY-ONE模組的點(diǎn)屏要求;實(shí)現(xiàn)了通過傳統(tǒng)的圖像信號源輸出靜態(tài)圖像來點(diǎn)亮各種Iane數(shù)與分屏類型的V-BY-ONE模組的目的,如4Lane模組、8Lane模組、16Lane模組、32Lane模組,二分屏模組、四分屏模組、八分屏模組、十六分屏模組;
[0055](2)本發(fā)明提供的信號轉(zhuǎn)換方法及裝置,可根據(jù)圖像信號源所能顯示的最大圖像分辨率,可將一幅V-B Y-ONE模組圖像分為不同部分,每個(gè)圖像信號源同時(shí)輸出各自部分的圖像;即按照實(shí)際點(diǎn)屏分辨率,用一臺或多臺傳統(tǒng)圖像信號源共同輸出所顯示V-BY-ONE圖像的某一部分圖像信號;
[0056](3)本發(fā)明提供的信號轉(zhuǎn)換方法,其步驟(5)通過將數(shù)據(jù)信號變換成標(biāo)準(zhǔn)化的數(shù)據(jù)格式,便于后續(xù)V-BY-ONE lane數(shù)據(jù)和場頻倍增處理,提高了V-BY-ONE數(shù)據(jù)實(shí)現(xiàn)的可靠性;并且消除了圖像信號源的因素(包括圖像信號源數(shù)量、每個(gè)圖像信號源輸出link數(shù)、圖像信號源連接方式與傳輸編碼方式)對后續(xù)信號處理的影響,使得后續(xù)處理可按照統(tǒng)一的處理方式進(jìn)行,從而簡化產(chǎn)品設(shè)計(jì)、提高輸出數(shù)據(jù)性能;并且,由于V-BY-ONE圖像數(shù)據(jù)量和數(shù)據(jù)傳輸速率遠(yuǎn)遠(yuǎn)高于傳統(tǒng)LVDS圖像,故采用標(biāo)準(zhǔn)化的多l(xiāng)ink數(shù)據(jù)的并行處理方式降低了數(shù)據(jù)處理速率,從而能易于應(yīng)用,且可移植到不同電子器件上中實(shí)現(xiàn),減少了實(shí)現(xiàn)成本,并確保實(shí)現(xiàn)的穩(wěn)定性;
[0057](4)本發(fā)明提供的信號轉(zhuǎn)換方法及裝置,通過上層接口模塊,接收外部配置,可適應(yīng)不同分辨率的V-BY-ONE模組,并可適于各種傳統(tǒng)圖像信號源輸入的LVDS圖像信號,具有操作簡便快捷的優(yōu)點(diǎn);
[0058](5)本發(fā)明提供的信號轉(zhuǎn)換裝置,可通過FPGA芯片來實(shí)現(xiàn),技術(shù)方案靈活,而且實(shí)現(xiàn)成本較低,具有工作性能穩(wěn)定的特點(diǎn)。
【附圖說明】
[0059]圖1是本發(fā)明實(shí)施例提供的信號轉(zhuǎn)換裝置的功能示意圖;
[0060]圖2是本發(fā)明實(shí)施例提供的信號轉(zhuǎn)換裝置的LVDS信號處理模塊示意圖;
[0061 ]圖3是本發(fā)明實(shí)施例提供的信號轉(zhuǎn)換裝置的V-BY-ONE信號輸出模塊示意圖;
[0062]圖4是本發(fā)明實(shí)施例提供的信號轉(zhuǎn)換裝置的V-BY-ONE信號產(chǎn)生模塊示意圖;
[0063]圖5是由4臺圖像信號源轉(zhuǎn)換生成用于V-BY-ONE模組點(diǎn)屏測試信號的示意圖;
[0064]圖6是由16臺圖像信號源轉(zhuǎn)換生成用于V-BY-ONE模組點(diǎn)屏測試信號的示意圖。
[0065]在所有附圖中,相同的附圖標(biāo)記用來表示相同的元件或結(jié)構(gòu),其中:1_上層接口模塊、2-LVDS信號接收模塊、3-LVDS信號同步緩存模塊、4-LVDS圖像產(chǎn)生模塊、5-V-BY-0NE圖像恢復(fù)模塊、6-V-BY-0NE各Lane圖像數(shù)據(jù)產(chǎn)生模塊、7-V-BY-0NE圖像同步模塊、8-V-BY-0NE圖像時(shí)序計(jì)算模塊、9-V-BY-0NE圖像時(shí)序倍增模塊、1-V-BY-ONE信號輸出模塊、10_1_第一V-BY-ONE信號產(chǎn)生模塊、10-2-第二 V-BY-ONE信號產(chǎn)生模塊、10-3-第三V-BY-ONE信號產(chǎn)生模塊、10-4-第四V-BY-ONE信號產(chǎn)生模塊、10-5-第五V-BY-ONE信號產(chǎn)生模塊、10-6-第六V-BY-ONE信號產(chǎn)生模塊、10-7-第七V-BY-ONE信號產(chǎn)生模塊、10-8-第八V-BY-ONE信號產(chǎn)生模塊、101-圖像數(shù)據(jù)緩存模塊、102-圖像數(shù)據(jù)讀寫控制模塊、103-存儲(chǔ)模塊、104-V-BY-0NE圖像場頻倍增模塊、105-V-BY-0NE信號輸出模塊、103A-第一存儲(chǔ)單元、103B第二存儲(chǔ)單元。
【具體實(shí)施方式】
[0066]為了使本發(fā)明的目的、技術(shù)方案及優(yōu)點(diǎn)更加清楚明白,以下結(jié)合附圖及實(shí)施例,對本發(fā)明進(jìn)行進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。此外,下面所描述的本發(fā)明各個(gè)實(shí)施方式中所涉及到的技術(shù)特征只要彼此之間未構(gòu)成沖突就可以相互組合。
[0067]圖1所示,是發(fā)明實(shí)施例提供的信號轉(zhuǎn)換裝置的功能示意圖,包括固化在一顆可編程邏輯器件上的上層接口模塊1、LVDS信號處理模塊、LVDS圖像產(chǎn)生模塊4、V-BY-ONE圖像恢復(fù)模塊5、V-BY-ONE各Lane圖像數(shù)據(jù)產(chǎn)生模塊6、V-BY-ONE圖像同步模塊7、V-BY-ONE圖像時(shí)序計(jì)算模塊8、V-BY-ONE圖像時(shí)序倍增模塊9和V-BY-ONE信號輸出模塊1。
[0068]LVDS信號處理模塊如圖2所示意的,包括依次連接的LVDS信號接收模塊2和LVDS信號同步緩存模塊3;
[0069]本實(shí)施例中,V-BY-ONE信號輸出模塊10如圖3所示意的,包括8個(gè)并列的V-BY-ONE信號產(chǎn)生模塊;V-BY-ONE信號產(chǎn)生模塊如圖4所示意的,包括圖像數(shù)據(jù)緩存模塊101、圖像數(shù)據(jù)讀寫控制模塊102、存儲(chǔ)模塊103、V-BY-0NE圖像場頻倍增模塊104、V-BY-0NE信號輸出模塊105;其中,V-BY-ONE圖像場頻倍增模塊104通過圖像數(shù)據(jù)讀寫控制模塊102與圖像數(shù)據(jù)緩存模塊101連接;圖像數(shù)據(jù)讀寫控制模塊102還與存儲(chǔ)模塊103連接;其中,存儲(chǔ)模塊103包括包括兩個(gè)存儲(chǔ)單元,分別為第一存儲(chǔ)單元103A與第二存儲(chǔ)單元103B;實(shí)施例中,第一存儲(chǔ)單元與第二存儲(chǔ)單元均采用DDR。
[0070]采用本實(shí)施例提供的信號轉(zhuǎn)換裝置,實(shí)現(xiàn)采用低分辨率圖像信號源點(diǎn)亮超高分辨率V-BY-ONE顯示模組的信號轉(zhuǎn)換方法,具體如下:
[0071](I)據(jù)所顯示的V-BY-ONE模組的分辨率與所用傳統(tǒng)圖像信號源的最高可產(chǎn)生圖像的分辨率來確定要所需要采用的同圖像信號源的數(shù)量;
[0072 ] 當(dāng)V-BY-ONE模組的為4k分辨率(3840X2160,場頻120Hz ),而所用傳統(tǒng)圖像信號源所能產(chǎn)生圖像信號的最高分辨率為1920 X 1080,場頻30Hz;則需要4個(gè)這種圖像信號源同時(shí)產(chǎn)生V-BY-ONE圖像的不同區(qū)域的部分圖像信號,如圖5所示;若所采用的傳統(tǒng)圖像信號源最高能支持的分辨率為3840X2160,場頻30Hz,則只用一臺圖像信號源即可;即本發(fā)明的裝置及方法,所采用圖像信號源的個(gè)數(shù)是可根據(jù)用戶需求靈活配置的;
[0073]實(shí)施例中,所采用的圖像信號源所能支持的分辨率達(dá)到1920X 1080,場頻30Hz;在4臺圖像信號源顯示V-BY-ONE模組圖像前,需要將圖5所示的標(biāo)準(zhǔn)的4k分辨率的圖片,裁剪成4幅1920 X 1080的圖片;
[0074]若需要顯示8k V-BY-ONE模組圖像(7680 X 4320),則需要16臺這樣的圖像信號源以產(chǎn)生各自部分區(qū)域的模組圖像,如圖6所示;
[0075]各圖像信號源以相同的LVDS設(shè)置參數(shù)(相同的LVDSI ink數(shù)、LVDS編碼方式、傳輸速率)產(chǎn)生各自的LVDS圖像信號送到LVDS信號接收模塊2;
[0076](2)根據(jù)上層配置生成上層控制信號,包括LVDS接收解調(diào)參數(shù)、RGB解碼參數(shù)、LVDS圖像產(chǎn)生方式參數(shù)、V-BY-ONE模組Iane數(shù)參數(shù)、V-BY-ONE模組分屏模式設(shè)置參數(shù)、V-BY-ONE場頻倍增設(shè)置參數(shù)以及V-BY-ONE信號輸出參數(shù);LVDS圖像產(chǎn)生方式參數(shù)包括可連接的圖像信號源數(shù)量,各圖像信號源輸入的圖像的I ink數(shù);
[0077](3)LVDS信號接收模塊2根據(jù)LVDS接收解調(diào)參數(shù)對各個(gè)圖像信號源的每個(gè)link的LVDS圖像信號進(jìn)行接收解調(diào),生成每個(gè)link的并行解調(diào)數(shù)據(jù);
[0078]其中,LVDS接收解調(diào)參數(shù)包括:每個(gè)link的LVDS端接匹配阻抗值、接收均衡值、傳輸延遲調(diào)整參數(shù)、LVDS VESA、JEIDA解碼設(shè)置、LVDS傳輸時(shí)鐘模式;
[0079](4)LVDS信號同步緩存模塊3對上述各個(gè)link的并行解調(diào)數(shù)據(jù)進(jìn)行緩存,使得輸出的各個(gè)link數(shù)據(jù)均為圖像行場同步的數(shù)據(jù);
[0080](5)