一種信號轉(zhuǎn)換方法及裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于信號處理技術(shù)領(lǐng)域,更具體地,涉及一種采用低分辨率圖像信號源點(diǎn)亮超高分辨率V-BY-ONE顯示模組的信號轉(zhuǎn)換方法及裝置。
【背景技術(shù)】
[0002]隨著液晶顯示技術(shù)的發(fā)展,超高清4K分辨率(3840X2160)的大尺寸顯示設(shè)備(顯示面積大于50英吋)已經(jīng)普及,甚高清8K分辨率(7680X4320)的大尺寸顯示設(shè)備也開始量產(chǎn)。為了達(dá)到超高分辨率的顯示性能,確保使用的可靠性,并降低制造成本,這些顯示設(shè)備模組多采用V-BY-ONE視頻接口技術(shù)來接收圖像信號。
[0003]對V-BY-ONE顯示模組主要通過顯示靜態(tài)圖像來進(jìn)行檢測。由于很多生產(chǎn)商都是從普通的全高清模組轉(zhuǎn)向超高清模組生產(chǎn),因此仍然有大量傳統(tǒng)的LVDS圖像信號源用于模組檢測;這類LVDS圖像信號源最高分辨率不超過1920 X 1080、場頻為30Hz或60Hz,無法產(chǎn)生更高分辨率以及更高場頻的圖像信號;但正常點(diǎn)亮V-BY-ONE模組需要4k或8k分辨率、場頻在100Hz、120Hz或240Hz,并具有高速信號傳輸率的圖像信號;這超出傳統(tǒng)圖像信號源的LVDS數(shù)據(jù)傳輸率上限。為了繼續(xù)利用這類圖像信號源,降低V-BY-ONE模組的檢測成本,需要一種能采用傳統(tǒng)低分辨率圖像信號源點(diǎn)亮超高分辨率V-BY-ONE顯示模組的信號轉(zhuǎn)換方法及裝置。
【發(fā)明內(nèi)容】
[0004]針對現(xiàn)有技術(shù)的以上缺陷或改進(jìn)需求,本發(fā)明提供了一種信號轉(zhuǎn)換方法及裝置,其目的在于對圖像信號源輸出的LVDS信號進(jìn)行圖像數(shù)據(jù)分割處理、場頻倍增處理,以生成適于V-BY-ONE顯示模組點(diǎn)屏測試的信號。
[0005]為實(shí)現(xiàn)上述目的,按照本發(fā)明的一個方面,提供了一種信號轉(zhuǎn)換方法,用于將低場頻刷新率的LVDS圖像轉(zhuǎn)換成達(dá)到V-BY-ONE模組點(diǎn)屏標(biāo)準(zhǔn)的信號,包括如下步驟:
[0006](I)根據(jù)LVDS圖像產(chǎn)生方式參數(shù)和V-BY-ONE模組lane數(shù),對各圖像信號源各link的RGB圖像信號進(jìn)行組合,生成原始V-BY-ONE圖像;并將該圖像數(shù)據(jù)依次的輪流的分配到各個I ink上,生成并行的標(biāo)準(zhǔn)化的多I ink的V-BY-ONE圖像數(shù)據(jù),以及與之對應(yīng)的V-BY-ONElane時序,包括場同步信號VSync、行同步信號HSync、數(shù)據(jù)使能信號DE;
[0007](2)根據(jù)V-BY-ONE模組Iane數(shù)、V-BY-ONE模組分屏模式設(shè)置參數(shù),對上述標(biāo)準(zhǔn)化的各V-BY-ONE圖像數(shù)據(jù)和時序進(jìn)行數(shù)據(jù)排列方式轉(zhuǎn)換,獲得V-BY-ONE數(shù)據(jù)格式的各lane數(shù)據(jù),以及與各Iane數(shù)據(jù)對應(yīng)的時序;
[0008]該時序信號的特性參數(shù),包括前肩、后肩、有效值以及脈寬均與上述各link的RGB信號時序保持同步;
[0009](3)在上述與lane數(shù)據(jù)對應(yīng)的時序的控制下,對各lane數(shù)據(jù)進(jìn)行緩存以及同步處理,以確保點(diǎn)屏的各lane信號完全保持同步;
[0010](4)在上述同步處理的同時,對各lane數(shù)據(jù)對應(yīng)的時序信號進(jìn)行檢測,獲取時序參數(shù),包括像素時鐘頻率、行頻/場頻的前肩、后肩、有效值、脈寬;
[0011](5)根據(jù)V-BY-ONE場頻倍增設(shè)置參數(shù),對上述時序參數(shù)以及V-BY-ONE的各lane數(shù)據(jù)對應(yīng)的時序信號進(jìn)行場頻倍頻處理,獲得V-BY-ONE倍增時序和參數(shù);
[0012](6)根據(jù)V-BY-ONE信號輸出參數(shù),對同步處理后的lane數(shù)據(jù)及時序進(jìn)行倍場頻處理,并將倍場頻處理后的各lane并行的V-BY-ONE數(shù)據(jù)轉(zhuǎn)換成V-BY-ONE的lane傳輸信號;其中,LVDS圖像產(chǎn)生方式參數(shù)、V-BY-ONE模組Iane數(shù)參數(shù)、V-BY-ONE模組分屏模式設(shè)置參數(shù)、V-BY-ONE場頻倍增設(shè)置參數(shù)和V-BY-ONE信號輸出參數(shù)均根據(jù)上層配置獲取。
[0013]優(yōu)選地,上述信號轉(zhuǎn)換方法,根據(jù)以下步驟獲取各圖像信號源各link的RGB圖像信號:
[0014](a)根據(jù)LVDS接收解調(diào)參數(shù)對各個圖像信號源的每個link的LVDS圖像信號進(jìn)行接收解調(diào),生成每個I ink的并行解調(diào)數(shù)據(jù);
[0015]其中,LVDS接收解調(diào)參數(shù)包括:每個Iink的LVDS端接匹配阻抗值、接收均衡值、傳輸延遲調(diào)整參數(shù)、LVDS VESA、JEIDA解碼設(shè)置、LVDS傳輸時鐘模式;
[0016](b)對上述各個link的并行解調(diào)數(shù)據(jù)進(jìn)行緩存,使得輸出的各個link數(shù)據(jù)均為圖像行場同步的數(shù)據(jù);
[0017](c)根據(jù)LVDS圖像產(chǎn)生方式參數(shù),與RGB解碼參數(shù)對上述圖像行場同步的數(shù)據(jù)進(jìn)行RGB解碼,獲得各圖像信號源各link的RGB圖像信號;其中,LVDS接收解調(diào)參數(shù)和RGB解碼參數(shù)均根據(jù)上層配置獲取。
[0018]優(yōu)選地,上述信號轉(zhuǎn)換方法,步驟(I)中,對不同顯示Lane數(shù)的V-BY-ONE模組,其輸出圖像的link數(shù)不同,具體如下:
[0019]當(dāng)被點(diǎn)屏的模組為4LaneV-BY-ONE模組時,則將原始V-BY-ONE圖像數(shù)據(jù)放到單個I ink上輸出,即輸出單I ink數(shù)據(jù);
[0020]當(dāng)被點(diǎn)屏的模組為8Lane V-BY-ONE模組時,則將原始V-BY-ONE圖像分配成雙link數(shù)據(jù);
[0021 ]若被點(diǎn)屏的模組為161ane ¥-8¥-0他模組,則將原始¥-8¥_0他圖像分配成四111^數(shù)據(jù);
[0022]若被點(diǎn)屏的模組為321ane ¥-8¥-0他模組,則將原始¥-8¥_0他圖像分配成八111^數(shù)據(jù)。
[0023]優(yōu)選地,步驟(3)具體如下:在時序信號控制下,將各lane數(shù)據(jù)信號先緩存若干行;緩存的同時,對輸入的時序進(jìn)行去抖動處理,提高其時序的嚴(yán)格性和穩(wěn)定性;在新的一行起始時,在去抖后的時序信號控制下,將各lane數(shù)據(jù)同時輸出,從而確保各路lane數(shù)據(jù)同步。
[0024]優(yōu)選地,步驟(6)具體如下:
[0025](6.1)對輸入數(shù)據(jù)進(jìn)行本地緩存;
[0026](6.2)在一幀起始時,將緩存后的數(shù)據(jù)寫入存儲模塊;
[0027](6.3)當(dāng)一幀中的該路lane數(shù)據(jù)全部存儲完后,在V-BY-ONE倍增時序控制下在寫入一幀lane數(shù)據(jù)的時間段內(nèi),以M倍于寫速率的速度重復(fù)讀取lane數(shù)據(jù)M次,并將讀出的Iane數(shù)據(jù)依次分配到各個Iane上,形成并行Iane數(shù)據(jù);M次讀出一幀Iane數(shù)據(jù),將其依次排列在IaneO?lane η的數(shù)據(jù)信號上,實(shí)現(xiàn)輸出場頻的M倍頻操作;其中,Μ=4、8、16或32;
[0028](6.4)當(dāng)各個lane數(shù)據(jù)分配好后,對并行l(wèi)ane數(shù)據(jù)進(jìn)行串化處理,將各lane并行的數(shù)據(jù)轉(zhuǎn)換成V-BY-ONE的lane傳輸信號。
[0029]優(yōu)選地,步驟(6.3)中,采用兩個存儲單元同時分別進(jìn)行讀數(shù)據(jù)與寫數(shù)據(jù)的操作:當(dāng)其中一個存儲單元在寫入某一幀lane數(shù)據(jù)的同時,另一個存儲單元在讀出上一幀的數(shù)據(jù);兩者以乒乓操作方式交替進(jìn)行讀寫操作;由于存儲單元寫入與讀出的總吞吐量相同兩個存儲單元可連續(xù)的進(jìn)行各lane數(shù)據(jù)的倍場頻操作,避免了因存儲單元寫滿或讀空問題所導(dǎo)致的數(shù)據(jù)丟失或操作停頓。
[0030]為實(shí)現(xiàn)本發(fā)明目的,按照本發(fā)明的另一個方面,提供了一種信號轉(zhuǎn)換裝置,包括LVDS信號輸入接口,V-BY-ONE信號輸出接口、上層軟件控制信號輸入接口 ;以及固化在一顆可編程邏輯器件上的V-BY-ONE圖像恢復(fù)模塊、V-BY-ONE各Lane圖像數(shù)據(jù)產(chǎn)生模塊、V-BY-ONE圖像同步模塊、V-BY-ONE圖像時序計(jì)算模塊、V-BY-ONE圖像時序倍增模塊和V-BY-ONE信號輸出模塊;其中,V-BY-ONE信號輸出模塊包括至少一個V-BY-ONE信號產(chǎn)生模塊;
[0031]其中,可編程邏輯器件具有耦接上述LVDS信號輸入接口的LVDS信號輸入端子、耦接上述V-BY-ONE信號輸出接口的V-BY-ONE信號輸出端子、以及耦接上述上層軟件控制信號輸入接口的上層軟件控制信號輸入端子;
[0032 ] 其中V-BY-ONE圖像恢復(fù)模塊、V-BY-ONE各Lane圖像數(shù)據(jù)產(chǎn)生模塊、V-BY-ONE圖像同步模塊、V-BY-ONE信號輸出模塊依次連接;
[0033]V-BY-ONE各Lane圖像數(shù)據(jù)產(chǎn)生模塊還與V-BY-ONEE圖像時序計(jì)算模塊和V-BY-ONE圖像時序倍增模塊連接;V-BY-ONE圖像時序計(jì)算模塊和V-BY-ONE圖像時序倍增模塊互相連接;V-BY-ONE圖像時序倍增模塊還與V-BY-ONE信號輸出模塊連接;
[0034]V-BY-ONE圖像恢復(fù)模塊根據(jù)LVDS圖像產(chǎn)生方式參數(shù)和V-BY-ONE模組Lane數(shù),對各圖像信號源各link的RGB圖像信號進(jìn)行組合,恢復(fù)出原始V-BY-ONE圖像,并將其分配成并行的標(biāo)準(zhǔn)化的多l(xiāng)ink的RGB信號,以及與之對應(yīng)的V-BY-ONE圖像Link時序信號(VSync、HSync、DE);如對應(yīng)的單link timing時序、雙link timing時序、四I ink timing時序、八I inktiming 時序;
[0035]V-BY-ONE各Lane圖像數(shù)據(jù)產(chǎn)生模塊根據(jù)V-BY-ONE模組Iane數(shù)、V-BY-ONE模組分屏模式設(shè)置參數(shù),對上述標(biāo)準(zhǔn)化的各個I ink RGB數(shù)據(jù)和時序進(jìn)行數(shù)據(jù)排列方式轉(zhuǎn)換,獲得V-BY-ONE數(shù)據(jù)格式的各lane數(shù)據(jù);以及與各lane數(shù)據(jù)對應(yīng)的時序;
[0036]該時序信號的特性參數(shù)(如前肩、后肩、有效值、脈寬)均與上述各Iink的RGB信號時序保持同步;
[0037]V-BY-ONE圖像同步模塊在上述lane數(shù)據(jù)對應(yīng)的時序控制下,對各lane數(shù)據(jù)進(jìn)行緩存以及同步處理,以確保點(diǎn)屏的各lane信號能嚴(yán)格保持同步;
[0038]具體地,V-BY-ONE圖像同步模塊在時序信號控制下,將各lane數(shù)據(jù)信號先緩存若干行,同時,對輸入的時序進(jìn)行去抖動處理,提高其時序的嚴(yán)格性和穩(wěn)定性;再在新的一行起始時,在去抖后的時序信號控制下,將各lane數(shù)據(jù)同時輸出,從而確保各路lane數(shù)據(jù)同步;
[0039]在V-BY-ONE圖像同步模塊進(jìn)行同步處理的同時,V-BY-ONE圖像時序計(jì)算模塊對來自V-BY-ONE各Lane圖像數(shù)據(jù)產(chǎn)生模塊的lane數(shù)據(jù)對應(yīng)的時序信號進(jìn)行檢測,并獲取時序參數(shù),包括像素時鐘頻率、行頻/場頻的前肩、后肩、有效值、脈寬;
[0040]V-BY-ONE圖像時序倍增模塊根據(jù)V-BY-ONE場頻倍增設(shè)置參數(shù),對上述時序參數(shù)以及來自V-BY-ONE各Lane圖像數(shù)據(jù)產(chǎn)生模塊的V-BY-ONE的各lane數(shù)據(jù)對應(yīng)的時序信號進(jìn)行場頻倍頻處理,獲得V-BY-ONE倍增時序和參數(shù);
[0041 ] V-BY-ONE信號輸出模塊在V-BY-ONE信號輸出參數(shù)的控制下,對同步處理后的Iane數(shù)據(jù)及時序進(jìn)行倍場頻處理,并對各lane并行的數(shù)據(jù)進(jìn)行串化處理,轉(zhuǎn)換成V-BY-ONE傳輸信號。
[0042]優(yōu)選的,上述信號轉(zhuǎn)換裝置,還包括上層接口模塊、LVDS信號處理模塊和LVDS圖像產(chǎn)生模塊;其中,LVDS信號處理模塊、LVDS圖像產(chǎn)生模塊、V-BY-ONE圖像恢復(fù)模塊、V-BY-ONE各Lane圖像數(shù)據(jù)產(chǎn)生模塊、V-BY-ONE圖像時序倍增模塊和V-BY-ONE信號輸出模塊均與上層接口模塊連接;
[0043]其中,上層