專利名稱:混合編碼設(shè)備的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及信息傳輸領(lǐng)域,尤其涉及一種混合編碼設(shè)備。
技術(shù)背景隨著遠(yuǎn)程通信技術(shù)、以及可視化通信的發(fā)展,在實(shí)際中人們往往需要在 同一客戶端同時(shí)看到不同信息流的信號(hào)。比如,在舉行視頻會(huì)議時(shí),人們已 經(jīng)不滿足在客戶端僅僅只能會(huì)場(chǎng)的投影屏幕內(nèi)容,人們還希望看到參會(huì)會(huì)場(chǎng) 的會(huì)場(chǎng)場(chǎng)景的內(nèi)容。為了適應(yīng)上述的需求,現(xiàn)有技術(shù)中往往是通過設(shè)置多個(gè)編碼設(shè)備,在每 編碼設(shè)備中設(shè)置有一個(gè)編碼模塊(該編碼模塊用于對(duì)一種信息流進(jìn)行壓縮編碼)、以及處理器,各個(gè)編碼i殳備通過主才幾接口 ( Host Pott Interface,簡(jiǎn)稱HPI) 與客戶端電連4妾?,F(xiàn)有技術(shù)的系統(tǒng)的工作原理是,為各個(gè)編碼i殳備分配IP地址,分配網(wǎng)絡(luò) 帶寬,各個(gè)編碼設(shè)備中的編碼模塊分別與本編碼設(shè)備對(duì)應(yīng)的信息流的信號(hào)采 集器連接,將信號(hào)采集器采集的信息流進(jìn)行壓縮編碼,然后經(jīng)本編碼設(shè)備上 的處理器分別傳輸?shù)礁骺蛻舳?。采用現(xiàn)有技術(shù),主要存在以下的缺陷1、 采用現(xiàn)有技術(shù),各單一編碼設(shè)備分別將各信息流獨(dú)立發(fā)送至客戶端, 客戶端所接收到的各種信息流分別來自不同IP地址的編碼設(shè)備,而由于網(wǎng)絡(luò) 傳輸?shù)脑?,各個(gè)編碼設(shè)備到客戶端之間的帶寬、以及網(wǎng)路不一,可能導(dǎo)致 各信息流在客戶端的同步性欠缺,影響客戶端的使用。2、 現(xiàn)有技術(shù)系統(tǒng)的連接較為復(fù)雜,布線復(fù)雜、不易于系統(tǒng)管理維護(hù)。3、 采用現(xiàn)有技術(shù)需要為不同的編碼設(shè)備分配網(wǎng)絡(luò)IP,特別是當(dāng)信息流較多的情況下,占用的網(wǎng)絡(luò)地址、以及網(wǎng)絡(luò)資源較多,不利于實(shí)際使用。4、應(yīng)用現(xiàn)有技術(shù),當(dāng)實(shí)際場(chǎng)景需要的信息流增多時(shí),需要為新增的信息 流增添相應(yīng)的編碼設(shè)備、以及IP地址、網(wǎng)絡(luò)資源,存在升級(jí)成本較大的缺陷。發(fā)明內(nèi)容本發(fā)明實(shí)施例的第一目的在于提供 一種混合編碼設(shè)備,其有利于提高 各信息流的同步性,且更易于管理維護(hù)。本發(fā)明實(shí)施例提供的一種混合編碼設(shè)備,其特征是,包括至少兩個(gè)信 號(hào)編碼器,各信號(hào)編碼器,分別用于對(duì)各種類型的信息流進(jìn)行壓縮編碼,分別通過 PCI總線將所述各壓縮編碼發(fā)送至微處理器;微處理器,分別通過PCI總線與所述各信號(hào)編碼器連接,用于將發(fā)送到 本微處理器的各信息流的壓縮編碼傳送至客戶端。可選地,所述編碼設(shè)備包括以下信號(hào)編碼器VGA信號(hào)編碼器,用于將VGA數(shù)據(jù)進(jìn)行壓縮編碼,通過所述PCI總線 將所述壓縮編碼發(fā)送至纟鼓處理器;視頻信號(hào)編碼器,用于將視頻信號(hào)進(jìn)行壓縮編碼,通過所述PCI總線將 所述壓縮編碼發(fā)送至^:處理器??蛇x地,本混合編碼設(shè)備還包括以下信號(hào)編碼器音頻編碼器,通過PCI總線與所述微處理器連接,用于將音頻數(shù)據(jù)進(jìn)行 壓縮編碼,并將所述壓縮編碼發(fā)送至所述孩史處理器??蛇x地,所述—見頻編碼器包括高清視頻編碼模塊,用于將高清視頻數(shù)據(jù)進(jìn)行壓縮編碼; 標(biāo)清視頻編碼才莫塊,用于將標(biāo)清視頻數(shù)據(jù)進(jìn)行壓縮編碼??蛇x地,存儲(chǔ)器,與所述微處理器連接,用于存儲(chǔ)所述各信息流的壓縮 編碼??蛇x地,VGA信號(hào)采集模塊,與所述VGA信號(hào)編碼器連接,用于將VGA 信號(hào)轉(zhuǎn)換成YCrCb數(shù)據(jù),并將其傳輸至所述VGA信號(hào)編碼器,所述VGA信號(hào)編碼器,具體用于將所述VGA信號(hào)對(duì)應(yīng)的YCrCb數(shù)據(jù)進(jìn) 行壓縮編碼;視頻信號(hào)釆集模塊,與所述視頻信號(hào)編碼器相連接,用于將視頻信號(hào)轉(zhuǎn) 換設(shè)定格式的數(shù)據(jù);所述視頻信號(hào)編碼器,具體用于將所述視頻信號(hào)對(duì)應(yīng)的設(shè)定格式的數(shù)據(jù) 進(jìn)行壓縮編碼。可選地,VGA信號(hào)采集模塊,具體用于將所述VGA信號(hào)轉(zhuǎn)換成4:2:2 YCrCb 16bits數(shù)據(jù)??蛇x地,視頻信號(hào)采集模塊,具體用于將視頻信號(hào)轉(zhuǎn)換成8BIT ITU—R BT.656數(shù)據(jù)??蛇x地,所述微處理器為ARM微處理器。由上可見,在本混合編碼設(shè)備中根據(jù)信息流的多樣化設(shè)置了多個(gè)信號(hào)編 碼器,且各信號(hào)編碼器通過PCI總線與微處理器連接,微處理器與客戶端連 接,應(yīng)用本系統(tǒng),各信息流統(tǒng)一通過本混合編碼設(shè)備上的微處理器負(fù)責(zé)與客 戶端的信息交互,相對(duì)于現(xiàn)有技術(shù)中的各種信息流分別通過本信息流對(duì)應(yīng)的 單一信號(hào)編碼設(shè)備分別與客戶端信息交互的技術(shù)方案而言,應(yīng)用本技術(shù)方案 有利于大大提高各壓縮編碼到ii^戶端的同步性,提高用戶的使用感受。同時(shí),由于本混合編碼設(shè)備統(tǒng)一通過微處理器與客戶端連接,使得設(shè)備 的連線布局更為簡(jiǎn)單,有利于設(shè)備的管理、維護(hù)。
此處所說明的附圖用來提供對(duì)本發(fā)明的進(jìn)一步理解,構(gòu)成本申請(qǐng)的 一部分,并不構(gòu)成對(duì)本發(fā)明的不當(dāng)限定,在附圖中圖1為本發(fā)明實(shí)施例1提供的一種混合編碼設(shè)備結(jié)構(gòu)示意圖; 圖2為本發(fā)明實(shí)施例2提供的一種混合編碼設(shè)備結(jié)構(gòu)示意圖; 圖3為本發(fā)明實(shí)施例3提供的一種混合編碼設(shè)備結(jié)構(gòu)示意圖; 圖4為本發(fā)明實(shí)施例4提供的一種混合編碼設(shè)備結(jié)構(gòu)示意圖; 圖5為本發(fā)明實(shí)施例5提供的一種混合編碼設(shè)備結(jié)構(gòu)示意圖。
具體實(shí)施方式
下面將結(jié)合附圖以及具體實(shí)施例來詳細(xì)說明本發(fā)明,在此本發(fā)明的示意 性實(shí)施例以及說明用來解釋本發(fā)明,但并不作為對(duì)本發(fā)明的限定。實(shí)施例1:參見圖1所示,本實(shí)施例提供的一種混合編碼設(shè)備,包括至少兩個(gè)信 號(hào)編碼器101、以及微處理器102,各信號(hào)編碼器101與微處理器102通過PCI 總線103 (peripheral component interconnect,簡(jiǎn)稱PCI)相連接,各信號(hào)編碼 器101通過PCI總線103與微處理器102進(jìn)行信號(hào)傳輸、以及數(shù)據(jù)發(fā)送。其中,各信號(hào)編碼器101,分別用于對(duì)各種類型的信息流(比如VGA編 碼、高清視頻、標(biāo)清視頻、或者音頻信號(hào))進(jìn)行壓縮編碼,分別通過PCI總 線103將各信息流的數(shù)據(jù)(采用壓縮編碼的形式)發(fā)送至微處理器102。第一信號(hào)編碼器對(duì)第一信息流進(jìn)行壓縮編碼,并且通過PCI總線103將 第一信號(hào)編碼器得到的第一信息流的壓縮編碼傳輸至微處理器102;第二信號(hào)編碼器對(duì)第二信息流進(jìn)行壓縮編碼,并且通過PCI總線103將 第二信號(hào)編碼器得到的第二信息流的壓縮編碼傳輸至微處理器102;7相應(yīng)地,第n信號(hào)編碼器對(duì)第n信息流進(jìn)行壓縮編碼,并且通過PCI總 線103將第n信號(hào)編碼器得到的第n信息流的壓縮編碼傳輸至^f數(shù)處理器102;微處理器102,分別通過PCI總線103與各信號(hào)編碼器101連接,用于將 發(fā)送到本微處理器102的各信息流的壓縮編碼傳送至客戶端。其中,在本實(shí)施例中,可以但不限于選用ARM孩i處理器102。本信號(hào)編碼設(shè)備的工作原理是,本混合編碼設(shè)備的各信號(hào)編碼器101分 別接入本編碼器對(duì)應(yīng)的信息流,分別對(duì)相應(yīng)的信息流進(jìn)行壓縮編碼,分別將 相應(yīng)的壓縮編碼通過PCI總線103將各壓縮編碼分別發(fā)送至微處理器102,微 處理器102對(duì)各壓縮編碼進(jìn)行處理,然后將其發(fā)送到客戶端。由上可見,在本實(shí)施例的混合編碼設(shè)備中根據(jù)信息流的多樣化設(shè)置了多 個(gè)信號(hào)編碼器101,且各信號(hào)編碼器101通過PCI總線103與微處理器102 連接,微處理器102與客戶端連接。應(yīng)用本系統(tǒng),各信息流統(tǒng)一通過本混合 編碼設(shè)備上的微處理器102負(fù)責(zé)與客戶端的信息交互,相對(duì)于現(xiàn)有技術(shù)中的 各種信息流分別通過本信息流對(duì)應(yīng)的單一信號(hào)編碼設(shè)備分別與客戶端信息交 互的技術(shù)方案而言,應(yīng)用本技術(shù)方案有利于大大提高各壓縮編碼到達(dá)客戶端 的同步性,提高用戶的使用感受。同時(shí),由于本混合編碼設(shè)備統(tǒng)一通過微處理器102與客戶端連接,使得 設(shè)備的連線布局更為簡(jiǎn)單,有利于設(shè)備的管理、維護(hù)。另外,應(yīng)用本實(shí)施例的混合編碼設(shè)備,當(dāng)應(yīng)用場(chǎng)景需要新增一信息流時(shí), 僅需要在本混合編碼i殳備中新增該信息流對(duì)應(yīng)的信號(hào)編碼器101,并將其通過 PCI總線103與本混合編碼設(shè)備的微處理器102進(jìn)行連接即可。相對(duì)于應(yīng)用現(xiàn) 有技術(shù)方案重新購(gòu)置一臺(tái)帶編碼模塊、處理器的編碼設(shè)備,然后通過HPI 接口將其與客戶端進(jìn)行連接,應(yīng)用本實(shí)施例的技術(shù)方案,使得設(shè)備的功能擴(kuò) 展、升級(jí)更為方便,升級(jí)成本更低。實(shí)施例3:參見圖2所示,本實(shí)施例提供的一種混合編碼設(shè)備相對(duì)于實(shí)施例2所不 同之處在于本混合編碼設(shè)備還包括存儲(chǔ)器201,該存儲(chǔ)器201與微處理器102連接,用于在微處理器102的 控制下存儲(chǔ)微處理器102接收到的各種壓縮編碼,進(jìn)行數(shù)據(jù)存檔,方便以后 的使用。由于在本實(shí)施例中,各種信息流的數(shù)據(jù)統(tǒng)一通過本混合設(shè)備的微處理進(jìn) 行傳輸,故可以在微處理器102端統(tǒng)一對(duì)各種信息流(各信息流的壓縮編碼) 進(jìn)行存儲(chǔ),便能實(shí)現(xiàn)對(duì)所有信息流的信息存儲(chǔ)。相對(duì)于現(xiàn)有技術(shù)的中的各信 息流分別通過網(wǎng)絡(luò)到達(dá)客戶端的技術(shù)方案,應(yīng)用現(xiàn)有技術(shù)難以統(tǒng)一完整地存 儲(chǔ)各信息流的信息,故應(yīng)用本實(shí)施例的技術(shù)方案,更有利于信息的完整存檔, 方便應(yīng)用。實(shí)施例3:參見圖3所示,本實(shí)施例的至少兩個(gè)信號(hào)編碼器為VGA信號(hào)編碼器301、 以及視頻信號(hào)編碼器302。其中,VGA信號(hào)編碼器301,用于將VGA (Video Graphics Array,視頻 圖形陣列,簡(jiǎn)稱VGA)數(shù)據(jù)進(jìn)行壓縮編碼,然后,通過PCI總線103將VGA 壓縮編碼發(fā)送至微處理器102,由微處理器102對(duì)其進(jìn)行處理,發(fā)送至客戶端。視頻信號(hào)編碼器302,用于將視頻信號(hào)(該視頻信號(hào)的來源可以為各種相 機(jī)、錄音機(jī)等等)進(jìn)行壓縮編碼,通過PCI總線103將視頻壓縮編碼發(fā)送至 微處理器102,由微處理器102對(duì)其進(jìn)行處理,發(fā)送至客戶端。由于在應(yīng)用較廣的視頻會(huì)議場(chǎng)景中,客戶端的用戶往往需要同時(shí)查看會(huì) 議中使用的計(jì)算機(jī)屏幕,也需要同時(shí)能夠看到會(huì)議場(chǎng)景的會(huì)場(chǎng)攝影信號(hào)。因 此,為了適應(yīng)該種場(chǎng)景的需要,在本實(shí)施例的混合編碼設(shè)備中設(shè)置了 VGA信 號(hào)編碼器301、以及一見頻信號(hào)編碼器302,其中VGA信號(hào)編碼器301可以接9入會(huì)場(chǎng)的計(jì)算機(jī)的顯卡VGA信號(hào),視頻信號(hào)編碼器302可以接入會(huì)場(chǎng)攝影機(jī) 錄影的視頻信號(hào),分別進(jìn)行壓縮編碼,通過微處理器102將其發(fā)送至客戶端, 用戶在客戶端可以同時(shí)看到會(huì)場(chǎng)的場(chǎng)景以及會(huì)場(chǎng)的計(jì)算機(jī)屏幕畫面。另外,為了滿足用戶的多方面需求,本實(shí)施例的混合編碼設(shè)備還可以包 括以下的信號(hào)編碼器音頻編碼器303。其中音頻編碼器303通過PCI總線103與所述^鼓處理器102連接,音頻 編碼器303將音頻數(shù)據(jù)進(jìn)行壓縮編碼,并將音頻壓縮編碼發(fā)送至微處理器102, 由微處理器102對(duì)其進(jìn)行處理,發(fā)送至客戶端,以便客戶端在看到會(huì)場(chǎng)場(chǎng)景、 會(huì)場(chǎng)的計(jì)算機(jī)顯示屏幕的同時(shí),還可以聽到會(huì)場(chǎng)的聲音,進(jìn)一步的提高用戶 的使用感受。實(shí)施例4:參見圖4所示,本實(shí)施例相對(duì)于實(shí)施例2的不同之處在于,本實(shí)施例的 混合編碼設(shè)備與實(shí)施例3所不同之處在于本實(shí)施例的混合編碼設(shè)備中的視頻信號(hào)編碼器401包括高清視頻編碼 模塊40U、標(biāo)清視頻編碼模塊4012。其中,高清視頻編碼模塊4011,用于將 高清視頻數(shù)據(jù)進(jìn)行壓縮編碼;標(biāo)清視頻編碼;漠塊4012,用于將標(biāo)清視頻數(shù)據(jù) 進(jìn)行壓縮編碼。這樣進(jìn)一步的滿足視頻信號(hào)的多樣化需求。滿足既有高清信 號(hào)、又有標(biāo)清信號(hào)的應(yīng)用場(chǎng)景,進(jìn)一步滿足用戶的需求。實(shí)施例5參見圖5所示,本實(shí)施例相對(duì)于實(shí)施例4所不同之處在于為了進(jìn)一步擴(kuò)展本實(shí)施例的混合編碼設(shè)備的功能,還可以在本混合編碼 設(shè)備上即成信號(hào)采集功能本混合編碼i殳備還包才舌VGA信號(hào)采集模塊501 ,與所述VGA信號(hào)編碼器301連接,用于將VGA信號(hào)轉(zhuǎn)換成YCrCb數(shù)據(jù)(比如4:2:2 YCrCb 16bits數(shù)據(jù)),并將其傳輸至VGA 信號(hào)編碼器301,由VGA信號(hào)編碼器301 ,將VGA信號(hào)的數(shù)據(jù)進(jìn)行壓縮編碼。視頻信號(hào)采集模塊502,與視頻信號(hào)編碼器401相連接,用于將視頻信號(hào) 轉(zhuǎn)換設(shè)定格式的數(shù)據(jù),比如8BITITLLRBT.656數(shù)據(jù),由視頻信號(hào)編碼器302 將視頻信號(hào)的數(shù)據(jù)進(jìn)行壓縮編碼。在本實(shí)施例的混合編碼設(shè)備中集成信號(hào)采集功能,使得本混合編碼設(shè)備 的功能更加強(qiáng)大,齊全,需要外界的外圍設(shè)備更少,進(jìn)一步方便用戶的使用。以上對(duì)本發(fā)明實(shí)施例所提供的技術(shù)方案進(jìn)行了詳細(xì)介紹,本文中應(yīng)用了明只適用于幫助理解本發(fā)明實(shí)施例的原理;同時(shí),對(duì)于本領(lǐng)域的一般技術(shù)人 員,依據(jù)本發(fā)明實(shí)施例,在具體實(shí)施方式
以及應(yīng)用范圍上均會(huì)有改變之處, 綜上所述,本說明書內(nèi)容不應(yīng)理解為對(duì)本發(fā)明的限制。
權(quán)利要求
1、一種混合編碼設(shè)備,其特征是,包括至少兩個(gè)信號(hào)編碼器,各信號(hào)編碼器,分別用于對(duì)各種類型的信息流進(jìn)行壓縮編碼,分別通過PCI總線將所述各壓縮編碼發(fā)送至微處理器;微處理器,分別通過PCI總線與所述各信號(hào)編碼器連接,用于將發(fā)送到本微處理器的各信息流的壓縮編碼傳送至客戶端。
2、 根據(jù)權(quán)利要求1所述的混合編碼設(shè)備,其特征是,所述編碼設(shè)備包括 以下信號(hào)編碼器VGA信號(hào)編碼器,用于將VGA數(shù)據(jù)進(jìn)行壓縮編碼,通過所述PCI總線 將所述壓縮編碼發(fā)送至微處理器;視頻信號(hào)編碼器,用于將視頻信號(hào)進(jìn)行壓縮編碼,通過所述PCI總線將 所述壓縮編碼發(fā)送至微處理器。
3、 根據(jù)權(quán)利要求2所述的混合編碼設(shè)備,其特征是,本混合編碼設(shè)備還 包括以下信號(hào)編碼器音頻編碼器,通過PCI總線與所述微處理器連接,用于將音頻數(shù)據(jù)進(jìn)行 壓縮編碼,并將所述壓縮編碼發(fā)送至所述^t處理器。
4、 根據(jù)權(quán)利要求2或3所述的混合編碼設(shè)備,其特征是, 所述視頻編碼器包括高清視頻編碼模塊,用于將高清視頻數(shù)據(jù)進(jìn)行壓縮編碼; 標(biāo)清視頻編碼才莫塊,用于將標(biāo)清視頻數(shù)據(jù)進(jìn)行壓縮編碼。
5、 根據(jù)權(quán)利要求l、 2或3所述的混合編碼設(shè)備,其特征是,還包括 存儲(chǔ)器,與所述微處理器連接,用于存儲(chǔ)所述各信息流的壓縮編碼。
6、 根據(jù)權(quán)利要求l、 2或3所述的混合編碼設(shè)備,其特征是,還包括 VGA信號(hào)采集模塊,與所述VGA信號(hào)編碼器連接,用于將VGA信號(hào)轉(zhuǎn)換成YCrCb數(shù)據(jù),并將其傳輸至所述VGA信號(hào)編碼器,所述VGA信號(hào)編碼器,具體用于將所述VGA信號(hào)對(duì)應(yīng)的YCrCb數(shù)據(jù)進(jìn) 《亍壓縮編碼;視頻信號(hào)采集模塊,與所述視頻信號(hào)編碼器相連接,用于將視頻信號(hào)轉(zhuǎn) 換設(shè)定格式的數(shù)據(jù);所述視頻信號(hào)編碼器,具體用于將所述視頻信號(hào)對(duì)應(yīng)的設(shè)定格式的數(shù)據(jù) 進(jìn)4亍壓縮編石馬。
7、 根據(jù)權(quán)利要求6所述的混合編碼設(shè)備,其特征是,VGA信號(hào)采集模塊,具體用于將所述VGA信號(hào)轉(zhuǎn)換成4:2:2 YCrCb 16bits數(shù)據(jù)。
8、 根據(jù)權(quán)利要求6所述的混合編碼設(shè)備,其特征是, 視頻信號(hào)釆集模塊,具體用于將視頻信號(hào)轉(zhuǎn)換成8BIT ITU_R BT.656數(shù)據(jù)。
9、 根據(jù)權(quán)利要求l、 2或3所述的混合編碼設(shè)備,其特征是, 所述微處理器為ARM微處理器。
全文摘要
本發(fā)明涉及信息傳輸領(lǐng)域,公開了一種混合編碼設(shè)備。其包括至少兩個(gè)信號(hào)編碼器,各信號(hào)編碼器,分別用于對(duì)各種類型的信息流進(jìn)行壓縮編碼,分別通過PCI總線將所述各信息流的壓縮編碼發(fā)送至微處理器;微處理器,分別通過PCI總線與所述各信號(hào)編碼器連接,用于將發(fā)送到本微處理器的各壓縮編碼傳送至客戶端。應(yīng)用本混合編碼器有利于提高各信息流的同步性,且更易于管理維護(hù)。
文檔編號(hào)H04N7/26GK101577820SQ20091004022
公開日2009年11月11日 申請(qǐng)日期2009年6月12日 優(yōu)先權(quán)日2009年6月12日
發(fā)明者海 廖, 楊邵華, 石志勇, 功 陳, 偉 韓, 侖 魏 申請(qǐng)人:深圳市銳取軟件技術(shù)有限公司