本實(shí)用新型屬于電子應(yīng)用技術(shù)領(lǐng)域,具體涉及到一種多路差分信號(hào)轉(zhuǎn)TTL電平信號(hào)的轉(zhuǎn)換及防護(hù)系統(tǒng)。
背景技術(shù):
近年來(lái),隨著遠(yuǎn)程設(shè)備控制的需求,使得多種多路信號(hào)需要遠(yuǎn)距離的傳輸,這就造成了各種信號(hào)電平之間的轉(zhuǎn)換也越來(lái)越多。TTL電平信號(hào)在遠(yuǎn)距離傳輸時(shí)由于抗干擾能力差,容易受到外部因素的干擾,傳輸距離非常有限,一般在9600bps傳輸率時(shí)傳輸距離不超過(guò)5米。
差分信號(hào)在遠(yuǎn)距離傳輸遇到外部干擾信號(hào)時(shí),干擾信號(hào)同時(shí)作用在兩根信號(hào)線上,只要保證兩路信號(hào)線之間的電平差值,就可以保證某條信號(hào)的電平高于另一條時(shí)為1,反之為0,有效抵抗了長(zhǎng)距離傳輸時(shí)的外部干擾。
因此差分信號(hào)彌補(bǔ)了TTL電平信號(hào)在遠(yuǎn)距離傳輸時(shí)的使用限制,為了滿足接收信號(hào)為多路TTL電平信號(hào)的儀器能夠在遠(yuǎn)程控制中得到應(yīng)用,就需要設(shè)計(jì)一種多路差分信號(hào)轉(zhuǎn)換成TTL電平信號(hào)時(shí)所采用的轉(zhuǎn)換及防護(hù)系統(tǒng)。
技術(shù)實(shí)現(xiàn)要素:
本實(shí)用新型的目的是提出一種多路差分信號(hào)轉(zhuǎn)TTL電平信號(hào)的轉(zhuǎn)換及防護(hù)系統(tǒng)防護(hù)系統(tǒng),以此來(lái)解決因遠(yuǎn)程設(shè)備控制在遠(yuǎn)距離的傳輸時(shí)由于抗干擾能力差受到外部因素的干擾,適用于各種遠(yuǎn)距離傳輸多路差分信號(hào)、接收TTL電平信號(hào)儀器之間的電平信號(hào)轉(zhuǎn)換設(shè)備。
本實(shí)用新型是通過(guò)以下技術(shù)方案來(lái)實(shí)現(xiàn)的:一種多路差分信號(hào)轉(zhuǎn)TTL電平信號(hào)的防護(hù)系統(tǒng),包括差分信號(hào)接收保護(hù)電路單元和差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元;
所述差分信號(hào)接收保護(hù)電路單元包括第一電阻排、第二電阻排、第三電阻排、第四電阻排、第一耦合電阻、第二耦合電阻、第三耦合電阻、第四耦合電阻、第五耦合電阻、第六耦合電阻、第七耦合電阻、第八耦合電阻、第一排式瞬態(tài)抑制器、第二排式瞬態(tài)抑制器、第三排式瞬態(tài)抑制器和第四排式瞬態(tài)抑制器;
所述差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元包括第一轉(zhuǎn)換芯片和第二轉(zhuǎn)換芯片;
接收外部多路差分信號(hào)后,通過(guò)所述差分信號(hào)接收保護(hù)電路單元和差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元將多路差分信號(hào)轉(zhuǎn)換為T(mén)TL電平信號(hào)輸出;
差分信號(hào)接收保護(hù)電路單元的電路連接關(guān)系:第1路差分信號(hào)1+分別接入到第一電阻排的輸入腳8、第一耦合電阻的一端、第一排式瞬態(tài)抑制器的輸入腳8上;第1路差分信號(hào)1-分別接入到第一電阻排的輸入腳7、第一耦合電阻的另一端、第一排式瞬態(tài)抑制器的輸入腳7上;
第2路差分信號(hào)2+分別接入到第一電阻排的輸入腳6、第二耦合電阻的一端、第一排式瞬態(tài)抑制器的輸入腳6上;第2路差分信號(hào)2-分別接入到第一電阻排的輸入腳5、第二耦合電阻的另一端、第一排式瞬態(tài)抑制器的輸入腳5上;
第3路差分信號(hào)3+分別接入到第二電阻排的輸入腳8、第三耦合電阻的一端、第二排式瞬態(tài)抑制器的輸入腳8上;第3路差分信號(hào)3-分別接入到第二電阻排的輸入腳7、第三耦合電阻的另一端、第二排式瞬態(tài)抑制器的輸入腳7上;
第4路差分信號(hào)4+分別接入到第二電阻排的輸入腳6、第四耦合電阻的一端、第二排式瞬態(tài)抑制器的輸入腳6上;第4路差分信號(hào)4-分別接入到第二電阻排的輸入腳5、第四耦合電阻的另一端、第二排式瞬態(tài)抑制器的輸入腳5上;
第5路差分信號(hào)5+分別接入到第三電阻排的輸入腳7、第五耦合電阻的一端、第三排式瞬態(tài)抑制器的輸入腳7上;第5路差分信號(hào)5-分別接入到第三電阻排的輸入腳8、第五耦合電阻的另一端、第三排式瞬態(tài)抑制器的輸入腳8上;
第6路差分信號(hào)6+分別接入到第三電阻排的輸入腳5、第六耦合電阻的一端、第三排式瞬態(tài)抑制器的輸入腳5上;第6路差分信號(hào)6-分別接入到第三電阻排的輸入腳6、第六耦合電阻的另一端、第三排式瞬態(tài)抑制器的輸入腳6上;
第7路差分信號(hào)7+分別接入到第四電阻排的輸入腳7、第七耦合電阻的一端、第四排式瞬態(tài)抑制器的輸入腳7上;第7路差分信號(hào)7-分別接入到第四電阻排的輸入腳8、第七耦合電阻的另一端、第四排式瞬態(tài)抑制器的輸入腳8上;
第8路差分信號(hào)8+分別接入到第四電阻排的輸入腳5、第八耦合電阻的一端、第四排式瞬態(tài)抑制器的輸入腳5上;第8路差分信號(hào)8-分別接入到第四電阻排的輸入腳6、第八耦合電阻的另一端、第四排式瞬態(tài)抑制器的輸入腳6上;
差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元的電路連接關(guān)系:第1路差分信號(hào)1+接入到第一轉(zhuǎn)換芯片的引腳1A上,第1路差分信號(hào)1-接入到第一轉(zhuǎn)換芯片的引腳1B上,并由第一轉(zhuǎn)換芯片的1Y引腳輸出第1路TTL電平信號(hào)1;第2路差分信號(hào)2+接入到第一轉(zhuǎn)換芯片的引腳2A上,第1路差分信號(hào)2-接入到第一轉(zhuǎn)換芯片的引腳2B上,并由第一轉(zhuǎn)換芯片的2Y引腳輸出第2路TTL電平信號(hào)2;第3路差分信號(hào)3+接入到第一轉(zhuǎn)換芯片的引腳4 A上,第3路差分信號(hào)3-接入到第一轉(zhuǎn)換芯片的引腳4B上,并由第一轉(zhuǎn)換芯片的4Y引腳輸出第1路TTL電平信號(hào)3;第4路差分信號(hào)4+接入到第一轉(zhuǎn)換芯片的引腳3A上,第1路差分信號(hào)4-接入到第一轉(zhuǎn)換芯片的引腳3B上,并由第一轉(zhuǎn)換芯片的3Y引腳輸出第1路TTL電平信號(hào)4;第5路差分信號(hào)5+接入到第二轉(zhuǎn)換芯片的引腳2A上,第5路差分信號(hào)5-接入到第二轉(zhuǎn)換芯片的引腳2B上,并由第二轉(zhuǎn)換芯片的2Y引腳輸出第5路TTL電平信號(hào)5;第6路差分信號(hào)6+接入到第二轉(zhuǎn)換芯片的引腳1A上,第6路差分信號(hào)6-接入到第二轉(zhuǎn)換芯片的引腳1B上,并由第二轉(zhuǎn)換芯片的1Y引腳輸出第6路TTL電平信號(hào)6;第7路差分信號(hào)7+接入到第二轉(zhuǎn)換芯片的引腳3A上,第7路差分信號(hào)7-接入到第二轉(zhuǎn)換芯片的引腳3B上,并由第二轉(zhuǎn)換芯片的3Y引腳輸出第7路TTL電平信號(hào)7;第8路差分信號(hào)8+接入到第二轉(zhuǎn)換芯片的引腳4A上,第8路差分信號(hào)8-接入到第二轉(zhuǎn)換芯片的引腳4B上,并由第二轉(zhuǎn)換芯片的4Y引腳輸出第8路TTL電平信號(hào)8。
作為一種優(yōu)選的技術(shù)方案,根據(jù)權(quán)利要求1所述的一種多路差分信號(hào)轉(zhuǎn)TTL電平信號(hào)的防護(hù)系統(tǒng),其特征在于:所述第一電阻排、第二電阻排、第三電阻排和第四電阻排均設(shè)置為1kΩ的封裝為SO8的電阻排。
作為一種優(yōu)選的技術(shù)方案,所述第一耦合電阻、第二耦合電阻、第三耦合電阻、第四耦合電阻、第五耦合電阻、第六耦合電阻、第七耦合電阻和第八耦合電阻均設(shè)置為阻值為120Ω的封裝為0805的電阻。
作為一種優(yōu)選的技術(shù)方案,所述第一排式瞬態(tài)抑制器、第二排式瞬態(tài)抑制器、第三排式瞬態(tài)抑制器和第四排式瞬態(tài)抑制器均選用PHLI公司生產(chǎn)的封裝為SO8、規(guī)格型號(hào)為SMDA12C的排式瞬態(tài)抑制器。
作為一種優(yōu)選的技術(shù)方案,所述第一轉(zhuǎn)換芯片和第二轉(zhuǎn)換芯片均選用AMD公司生產(chǎn)的封裝為DIP-16、規(guī)格型號(hào)為AM26LS32的差分信號(hào)轉(zhuǎn)換芯片。
作為一種優(yōu)選的技術(shù)方案,所述第一電阻排、第二電阻排的輸入腳1和輸入腳3均接+5V電源形成上拉電阻,且輸入腳2和輸入腳4均接電源地形成下拉電阻,所述第三電阻排和第四電阻排的輸入腳2和輸入腳4均接+5V電源形成上拉電阻,且輸入腳1和輸入腳3均接電源地形成下拉電阻,所述第一排式瞬態(tài)抑制器、第二排式瞬態(tài)抑制器、第三排式瞬態(tài)抑制器和第四排式瞬態(tài)抑制器的輸入腳1、輸入腳2、輸入腳3和輸入腳4均接電源地形成續(xù)流回路。
作為一種優(yōu)選的技術(shù)方案,所述第一轉(zhuǎn)換芯片和第二轉(zhuǎn)換芯片的輸入引腳4均外接+5V電源,所述第一轉(zhuǎn)換芯片和第二轉(zhuǎn)換芯片的輸入引腳12均接電源地。
本實(shí)用新型的電阻排用于上拉電壓,防止該信號(hào)電壓值在傳輸過(guò)程中變低而導(dǎo)致轉(zhuǎn)換芯片不能識(shí)別。
本實(shí)用新型的耦合電阻是用于匹配差分信號(hào),連接于正負(fù)差分信號(hào)之間。
本實(shí)用新型的瞬態(tài)抑制器是對(duì)信號(hào)電壓值的穩(wěn)壓濾波,防止該信號(hào)電壓值過(guò)高而損壞轉(zhuǎn)換芯片。
本實(shí)用新型在外接+5V電源信號(hào)作用下,接收外部多路差分信號(hào)后,通過(guò)差分信號(hào)接收保護(hù)電路單元以防止外來(lái)差分信號(hào)過(guò)壓、過(guò)流損壞差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元,多路差分信號(hào)通過(guò)差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元的轉(zhuǎn)換,將差分信號(hào)轉(zhuǎn)換為T(mén)TL電平信號(hào)輸出。
與現(xiàn)有技術(shù)相比較,本實(shí)用新型的有意效果在于:(1)本實(shí)用新型解決因遠(yuǎn)程設(shè)備控制在遠(yuǎn)距離的傳輸時(shí)由于抗干擾能力差受到外部因素的干擾,廣泛適用于各種遠(yuǎn)距離傳輸多路差分信號(hào)、接收TTL電平信號(hào)儀器之間的電平信號(hào)轉(zhuǎn)換設(shè)備;(2)本實(shí)用新型不僅完全開(kāi)發(fā)了轉(zhuǎn)換芯片(19)的實(shí)用價(jià)值,同時(shí)很好地對(duì)其進(jìn)行了過(guò)壓保護(hù),使其能夠可靠地將多路差分信號(hào)轉(zhuǎn)換為T(mén)TL電平信號(hào);(3)本實(shí)用新型結(jié)構(gòu)簡(jiǎn)單、外接信號(hào)資源豐富,同時(shí)節(jié)省了硬件資源;(4)輸出信號(hào)穩(wěn)定,抖動(dòng)小,性能良好,可靠性高,使用性能靈活。
附圖說(shuō)明
圖1是多路差分信號(hào)轉(zhuǎn)TTL電平信號(hào)的結(jié)構(gòu)框圖;
圖2是圖1中差分信號(hào)接收保護(hù)電路單元的連接示意圖;
圖3是圖1中差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元的連接示意圖。
圖中序號(hào)說(shuō)明:1為差分信號(hào)接收保護(hù)電路單元,2為差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元, 3第一電阻排,4第二電阻排,5第三電阻排,6第四電阻排,7第一耦合電阻,8第二耦合電阻,9第三耦合電阻,10第四耦合電阻,11第五耦合電阻,12第六耦合電阻,13第七耦合電阻,14第八耦合電阻,15第一排式瞬態(tài)抑制器,16第二排式瞬態(tài)抑制器,17第三排式瞬態(tài)抑制器,18第四排式瞬態(tài)抑制器,19第一轉(zhuǎn)換芯片,20第二轉(zhuǎn)換芯片。
具體實(shí)施方式
下面結(jié)合附圖和具體實(shí)施例對(duì)本實(shí)用新型的技術(shù)方案進(jìn)行詳細(xì)的描述,以便進(jìn)一步了解本實(shí)用新型,但并非作為本實(shí)用新型所附權(quán)利要求保護(hù)范圍的限制。
結(jié)合圖1、圖2和圖3:一種多路差分信號(hào)轉(zhuǎn)TTL電平信號(hào)的防護(hù)系統(tǒng),包括差分信號(hào)接收保護(hù)電路單元1和差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元2;
所述差分信號(hào)接收保護(hù)電路單元1包括第一電阻排3、第二電阻排4、第三電阻排5、第四電阻排6、第一耦合電阻7、第二耦合電阻8、第三耦合電阻9、第四耦合電阻10、第五耦合電阻11、第六耦合電阻12、第七耦合電阻13、第八耦合電阻14、第一排式瞬態(tài)抑制器15、第二排式瞬態(tài)抑制器16、第三排式瞬態(tài)抑制器17和第四排式瞬態(tài)抑制器18
所述差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元2包括第一轉(zhuǎn)換芯片19和第二轉(zhuǎn)換芯片20;
接收外部多路差分信號(hào)后,通過(guò)所述差分信號(hào)接收保護(hù)電路單元1和差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元2將多路差分信號(hào)轉(zhuǎn)換為T(mén)TL電平信號(hào)輸出;
差分信號(hào)接收保護(hù)電路單元1的電路連接關(guān)系:第1路差分信號(hào)1+分別接入到第一電阻排3的輸入腳8、第一耦合電阻7的一端、第一排式瞬態(tài)抑制器15的輸入腳8上;第1路差分信號(hào)1-分別接入到第一電阻排3的輸入腳7、第一耦合電阻7的另一端、第一排式瞬態(tài)抑制器15的輸入腳7上;
第2路差分信號(hào)2+分別接入到第一電阻排3的輸入腳6、第二耦合電阻8的一端、第一排式瞬態(tài)抑制器15的輸入腳6上;第2路差分信號(hào)2-分別接入到第一電阻排3的輸入腳5、第二耦合電阻8的另一端、第一排式瞬態(tài)抑制器15的輸入腳5上;
第3路差分信號(hào)3+分別接入到第二電阻排4的輸入腳8、第三耦合電阻9的一端、第二排式瞬態(tài)抑制器16的輸入腳8上;第3路差分信號(hào)3-分別接入到第二電阻排4的輸入腳7、第三耦合電阻9的另一端、第二排式瞬態(tài)抑制器16的輸入腳7上;
第4路差分信號(hào)4+分別接入到第二電阻排4的輸入腳6、第四耦合電阻10的一端、第二排式瞬態(tài)抑制器16的輸入腳6上;第4路差分信號(hào)4-分別接入到第二電阻排4的輸入腳5、第四耦合電阻10的另一端、第二排式瞬態(tài)抑制器16的輸入腳5上;
第5路差分信號(hào)5+分別接入到第三電阻排5的輸入腳7、第五耦合電阻11的一端、第三排式瞬態(tài)抑制器17的輸入腳7上;第5路差分信號(hào)5-分別接入到第三電阻排5的輸入腳8、第五耦合電阻11的另一端、第三排式瞬態(tài)抑制器17的輸入腳8上;
第6路差分信號(hào)6+分別接入到第三電阻排5的輸入腳5、第六耦合電阻12的一端、第三排式瞬態(tài)抑制器17的輸入腳5上;第6路差分信號(hào)6-分別接入到第三電阻排5的輸入腳6、第六耦合電阻12的另一端、第三排式瞬態(tài)抑制器17的輸入腳6上;
第7路差分信號(hào)7+分別接入到第四電阻排6的輸入腳7、第七耦合電阻13的一端、第四排式瞬態(tài)抑制器18的輸入腳7上;第7路差分信號(hào)7-分別接入到第四電阻排6的輸入腳8、第七耦合電阻13的另一端、第四排式瞬態(tài)抑制器18的輸入腳8上;
第8路差分信號(hào)8+分別接入到第四電阻排6的輸入腳5、第八耦合電阻14的一端、第四排式瞬態(tài)抑制器18的輸入腳5上;第8路差分信號(hào)8-分別接入到第四電阻排6的輸入腳6、第八耦合電阻14的另一端、第四排式瞬態(tài)抑制器18的輸入腳6上;
差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元的電路連接關(guān)系:第1路差分信號(hào)1+接入到第一轉(zhuǎn)換芯片19的引腳1A上,第1路差分信號(hào)1-接入到第一轉(zhuǎn)換芯片19的引腳1B上,并由第一轉(zhuǎn)換芯片19的1Y引腳輸出第1路TTL電平信號(hào)1;第2路差分信號(hào)2+接入到第一轉(zhuǎn)換芯片19的引腳2A上,第1路差分信號(hào)2-接入到第一轉(zhuǎn)換芯片19的引腳2B上,并由第一轉(zhuǎn)換芯片19的2Y引腳輸出第2路TTL電平信號(hào)2;第3路差分信號(hào)3+接入到第一轉(zhuǎn)換芯片19的引腳4A上,第3路差分信號(hào)3-接入到第一轉(zhuǎn)換芯片19的引腳4B上,并由第一轉(zhuǎn)換芯片19的4Y引腳輸出第1路TTL電平信號(hào)3;第4路差分信號(hào)4+接入到第一轉(zhuǎn)換芯片19的引腳3A上,第1路差分信號(hào)4-接入到第一轉(zhuǎn)換芯片19的引腳3B上,并由第一轉(zhuǎn)換芯片19的3Y引腳輸出第1路TTL電平信號(hào)4;第5路差分信號(hào)5+接入到第二轉(zhuǎn)換芯片20的引腳2A上,第5路差分信號(hào)5-接入到第二轉(zhuǎn)換芯片20的引腳2B上,并由第二轉(zhuǎn)換芯片20的2Y引腳輸出第5路TTL電平信號(hào)5;第6路差分信號(hào)6+接入到第二轉(zhuǎn)換芯片20的引腳1A上,第6路差分信號(hào)6-接入到第二轉(zhuǎn)換芯片20的引腳1B上,并由第二轉(zhuǎn)換芯片20的1Y引腳輸出第6路TTL電平信號(hào)6;第7路差分信號(hào)7+接入到第二轉(zhuǎn)換芯片20的引腳3A上,第7路差分信號(hào)7-接入到第二轉(zhuǎn)換芯片20的引腳3B上,并由第二轉(zhuǎn)換芯片20的3Y引腳輸出第7路TTL電平信號(hào)7;第8路差分信號(hào)8+接入到第二轉(zhuǎn)換芯片20的引腳4A上,第8路差分信號(hào)8-接入到第二轉(zhuǎn)換芯片20的引腳4B上,并由第二轉(zhuǎn)換芯片20的4Y引腳輸出第8路TTL電平信號(hào)8;
作為一種優(yōu)選的技術(shù)方案,根據(jù)權(quán)利要求1所述的一種多路差分信號(hào)轉(zhuǎn)TTL電平信號(hào)的防護(hù)系統(tǒng),其特征在于:所述第一電阻排3、第二電阻排4、第三電阻排5和第四電阻排6均設(shè)置為1kΩ的封裝為SO8的電阻排。
作為一種優(yōu)選的技術(shù)方案,所述第一耦合電阻7、第二耦合電阻8、第三耦合電阻9、第四耦合電阻10、第五耦合電阻11、第六耦合電阻12、第七耦合電阻13和第八耦合電阻14均設(shè)置為阻值為120Ω的封裝為0805的電阻。
作為一種優(yōu)選的技術(shù)方案,所述第一排式瞬態(tài)抑制器15、第二排式瞬態(tài)抑制器16、第三排式瞬態(tài)抑制器17和第四排式瞬態(tài)抑制器18均選用PHLI公司生產(chǎn)的封裝為SO8、規(guī)格型號(hào)為SMDA12C的排式瞬態(tài)抑制器。
作為一種優(yōu)選的技術(shù)方案,所述第一轉(zhuǎn)換芯片19和第二轉(zhuǎn)換芯片20均選用AMD公司生產(chǎn)的封裝為DIP-16、規(guī)格型號(hào)為AM26LS32的差分信號(hào)轉(zhuǎn)換芯片。
作為一種優(yōu)選的技術(shù)方案,所述第一電阻排3、第二電阻排4的輸入腳1和輸入腳3均接+5V電源形成上拉電阻,且輸入腳2和輸入腳4均接電源地形成下拉電阻,所述第三電阻排5和第四電阻排6的輸入腳2和輸入腳4均接+5V電源形成上拉電阻,且輸入腳1和輸入腳3均接電源地形成下拉電阻,所述第一排式瞬態(tài)抑制器15、第二排式瞬態(tài)抑制器16、第三排式瞬態(tài)抑制器17和第四排式瞬態(tài)抑制器18的輸入腳1、輸入腳2、輸入腳3和輸入腳4均接電源地形成續(xù)流回路。
作為一種優(yōu)選的技術(shù)方案,所述第一轉(zhuǎn)換芯片19和第二轉(zhuǎn)換芯片20的輸入引腳4均外接+5V電源,所述第一轉(zhuǎn)換芯片19和第二轉(zhuǎn)換芯片20的輸入引腳12均接電源地。
本實(shí)用新型的電阻排用于上拉電壓,防止該信號(hào)電壓值在傳輸過(guò)程中變低而導(dǎo)致轉(zhuǎn)換芯片不能識(shí)別。
本實(shí)用新型的耦合電阻是用于匹配差分信號(hào),連接于正負(fù)差分信號(hào)之間。
本實(shí)用新型的瞬態(tài)抑制器是對(duì)信號(hào)電壓值的穩(wěn)壓濾波,防止該信號(hào)電壓值過(guò)高而損壞轉(zhuǎn)換芯片。
本實(shí)用新型在外接+5V電源信號(hào)作用下,接收外部多路差分信號(hào)后,通過(guò)差分信號(hào)接收保護(hù)電路單元以防止外來(lái)差分信號(hào)過(guò)壓、過(guò)流損壞差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元,多路差分信號(hào)通過(guò)差分信號(hào)轉(zhuǎn)TTL電平信號(hào)轉(zhuǎn)換單元的轉(zhuǎn)換,將差分信號(hào)轉(zhuǎn)換為T(mén)TL電平信號(hào)輸出。
在圖2中,第1路差分信號(hào)1+分別接入到第一電阻排3的輸入腳8、第一耦合電阻7的一端、第一排式瞬態(tài)抑制器15的輸入腳8上;同時(shí), 第1路差分信號(hào)1+也接入圖3中的第一轉(zhuǎn)換芯片19的引腳1A上;第1路差分信號(hào)是要接入圖3中的第一轉(zhuǎn)換芯片19的引腳1A上,圖2中的電阻排3作用是用于上拉電壓,防止該信號(hào)電壓值在傳輸過(guò)程中變低而導(dǎo)致轉(zhuǎn)換芯片19不能識(shí)別,耦合電阻7的作用是用于匹配差分信號(hào),連接于正負(fù)差分信號(hào)之間;瞬態(tài)抑制器15的作用是對(duì)信號(hào)電壓值的穩(wěn)壓濾波,防止該信號(hào)電壓值過(guò)高而損壞轉(zhuǎn)換芯片19。
在圖2中,第1路差分信號(hào)1-分別接入到第一電阻排3的輸入腳7、第一耦合電阻7的另一端、第一排式瞬態(tài)抑制器15的輸入腳7上;同時(shí), 第1路差分信號(hào)1-也接入圖3中的第一轉(zhuǎn)換芯片19的引腳1B上。同樣對(duì)第2路差分信號(hào)到第8路差分信號(hào)重復(fù)同樣的操作。
本實(shí)用新型解決因遠(yuǎn)程設(shè)備控制在遠(yuǎn)距離的傳輸時(shí)由于抗干擾能力差受到外部因素的干擾,廣泛適用于各種遠(yuǎn)距離傳輸多路差分信號(hào)、接收TTL電平信號(hào)儀器之間的電平信號(hào)轉(zhuǎn)換設(shè)備。
本實(shí)用新型不僅完全開(kāi)發(fā)了轉(zhuǎn)換芯片的實(shí)用價(jià)值,同時(shí)很好地對(duì)其進(jìn)行了過(guò)壓保護(hù),使其能夠可靠地將多路差分信號(hào)轉(zhuǎn)換為T(mén)TL電平信號(hào)。
本實(shí)用新型結(jié)構(gòu)簡(jiǎn)單、外接信號(hào)資源豐富,同時(shí)節(jié)省了硬件資源。
輸出信號(hào)穩(wěn)定,抖動(dòng)小,性能良好,可靠性高,使用性能靈活。
以上顯示和描述了本實(shí)用新型的基本原理、主要特征和本實(shí)用新型的優(yōu)點(diǎn)。本行業(yè)的技術(shù)人員應(yīng)該了解,本實(shí)用新型不受上述實(shí)施例的限制,上述實(shí)施例和說(shuō)明書(shū)中描述的只是說(shuō)明本實(shí)用新型的原理,在不脫離本實(shí)用新型精神和范圍的前提下本實(shí)用新型還會(huì)有各種變化和改進(jìn),這些變化和改進(jìn)都落入要求保護(hù)的本實(shí)用新型范圍內(nèi)。本實(shí)用新型要求保護(hù)范圍由所附的權(quán)利要求書(shū)及其等同物界定。