技術(shù)總結(jié)
本發(fā)明涉及一種基于變量節(jié)點懶惰串行分層調(diào)度的LDPC譯碼算法,采用了基于變量節(jié)點置信度的懶惰串行分層調(diào)度算法,其基于FPGA平臺進(jìn)行實現(xiàn)。具體是:該譯碼算法在執(zhí)行串行分層調(diào)度算法的過程中,如果某個校驗函數(shù)節(jié)點相鄰的所有變量節(jié)點的置信度都非??煽苛?,則該校驗函數(shù)節(jié)點被置為懶惰節(jié)點,不參與后續(xù)的迭代譯碼過程,依此達(dá)到降低LDPC碼譯碼算法的復(fù)雜度、減少譯碼器延時和功耗的效果。對于WiMAX和DVB?S2中的LDPC譯碼器,該算法可將延時和功耗降低13.9%~36.4%。
技術(shù)研發(fā)人員:張建軍;范玉進(jìn);顏凱;張鵬泉
受保護的技術(shù)使用者:天津光電通信技術(shù)有限公司
文檔號碼:201611146989
技術(shù)研發(fā)日:2016.12.13
技術(shù)公布日:2017.05.31