1. 一種模擬鎖相環(huán)電路,其特征是:所述的模擬鎖相環(huán)電路由典型的有源比例積分濾波器的二階鎖相環(huán)基本電路構(gòu)成,鑒相器、1/N分頻器,1/256分頻器和參考源檢測(cè)電路做在EPLD中。
2. 根據(jù)權(quán)利要求1所述的一種模擬鎖相環(huán)電路,其特征是:所述鑒相器電路采用雙端翰出下降沿比相的數(shù)字鑒頻鑒相器,鑒相器前端的1/256分頻器用來(lái)將2MHz的時(shí)鐘信號(hào)分頻到8KHz。
3. 根據(jù)權(quán)利要求1所述的一種模擬鎖相環(huán)電路,其特征是:所述使用的鑒相器具有非線性鑒頻特性,理論上講它的捕捉范圍可達(dá)到無(wú)限大,實(shí)際上受到壓控振蕩器調(diào)諧范圍的限制,它所構(gòu)成的鎖相環(huán)路的快捕帶,捕捉帶和同步帶三者相等。
4.根據(jù)權(quán)利要求1所述的一種模擬鎖相環(huán)電路,其特征是:所述環(huán)路濾波器采用差分輸入的有源比例積分濾波器構(gòu)成二階環(huán)捕捉特性比較優(yōu)越,同時(shí)這種形式的環(huán)路準(zhǔn)波器與PLL-II的管腳兼容。
5. 根據(jù)權(quán)利要求1所述的一種模擬鎖相環(huán)電路,其特征是:所述環(huán)路濾波器采用有源濾波,其中的運(yùn)算放大器須滿足輸入輸出要求。
6. 根據(jù)權(quán)利要求1所述的一種模擬鎖相環(huán)電路,其特征是:所述其前級(jí)的鑒相器輸出低電平0.lV,高電平4.0V ,要求運(yùn)放共模電壓輸人范圍大于鑒相器輸出電壓范圍,其后級(jí)的壓控振蕩器壓控電壓范圍0.5-4.5V,要求運(yùn)放輸出電壓范圍大于壓控電壓范圍。
7. 根據(jù)權(quán)利要求1所述的一種模擬鎖相環(huán)電路,其特征是:所述本電路采用了低漂移的斬波rail-to-rail運(yùn)算放大器LTC1152。
8. 根據(jù)權(quán)利要求1所述的一種模擬鎖相環(huán)電路,其特征是:所述模擬開關(guān)選用CD4053,它的控制端接SW1,SW1=0時(shí),環(huán)路閉環(huán),模擬開關(guān)并入環(huán)內(nèi),鎖相環(huán)正常工作。