技術(shù)特征:1.一種保留觸發(fā)器,其特征在于,包括:主鎖存器,被配置為接收所述保留觸發(fā)器的輸入數(shù)據(jù);從鎖存器,被配置為接收所述主鎖存器的中間輸出數(shù)據(jù);以及電源開關(guān),連接至所述主鎖存器和所述從鎖存器中的一個,并且被配置為在所述保留觸發(fā)器的斷電模式期間響應(yīng)斷電信號禁止電流從恒流源流出,從而使所述主鎖存器和所述從鎖存器中的所述一個不產(chǎn)生功耗;其中,所述主鎖存器和所述從鎖存器分別被配置為根據(jù)輸入至所述保留觸發(fā)器的差分時鐘信號的邊沿接收或傳輸數(shù)據(jù),所述差分時鐘信號包括相互反相的第一時鐘信號和第二時鐘信號,其中,所述保留觸發(fā)器還包括連接至所述從鎖存器和所述主鎖存器中的另一個并且被配置為接收所述斷電信號的下拉電路,在斷電模式期間,所述斷電信號引導(dǎo)所述下拉電路將所述差分時鐘信號中的所述第一時鐘信號或所述第二時鐘信號從所述從鎖存器和所述主鎖存器中的所述另一個轉(zhuǎn)移至地。2.根據(jù)權(quán)利要求1所述的保留觸發(fā)器,其特征在于,所述下拉電路進(jìn)一步被配置為在斷電模式期間使所述從鎖存器和所述主鎖存器中的所述另一個以恒定的電壓電平保持所存儲的數(shù)據(jù)。3.根據(jù)權(quán)利要求2所述的保留觸發(fā)器,其特征在于,進(jìn)一步包括金屬氧化物半導(dǎo)體電流模邏輯觸發(fā)器,其中,所述主鎖存器被配置為接收差分輸入數(shù)據(jù)并將差分中間輸出數(shù)據(jù)傳輸至所述從鎖存器,所述從鎖存器被配置為傳輸來自所述保留觸發(fā)器的差分輸出數(shù)據(jù),并且所述主鎖存器和所述從鎖存器被配置為根據(jù)輸入至所述保留觸發(fā)器的差分時鐘信號的邊沿接收或傳輸數(shù)據(jù)。4.根據(jù)權(quán)利要求3所述的保留觸發(fā)器,其特征在于,所述從鎖存器或所述主鎖存器進(jìn)一步包括被配置為在斷電模式期間以恒定的電壓電平存儲數(shù)據(jù)的交叉連接的晶體管。5.根據(jù)權(quán)利要求4所述的保留觸發(fā)器,其特征在于,進(jìn)一步包括差分輸入時鐘緩沖器,連接至所述保留觸發(fā)器的所述差分時鐘信號輸入,并且被配置為接收所述第一時鐘信號和所述第二時鐘信號,建立從所述差分輸入時鐘緩沖器開始并被所述從鎖存器接收的下拉路徑,以及建立從所述差分輸入時鐘緩沖器開始并被所述從鎖存器接收的上拉路徑。6.根據(jù)權(quán)利要求5所述的保留觸發(fā)器,其特征在于,所述電源開關(guān)連接至所述差分輸入時鐘緩沖器的電源門并且被配置為響應(yīng)第一斷電信號同時禁止所述差分輸入時鐘緩沖器和所述主鎖存器的功耗或同時禁止所述差分輸入時鐘緩沖器和所述從鎖存器的功耗。7.根據(jù)權(quán)利要求6所述的保留觸發(fā)器,其特征在于,進(jìn)一步包括順序級聯(lián)的多個金屬氧化物半導(dǎo)體電流模邏輯保留觸發(fā)器,所述多個金屬氧化物半導(dǎo)體電流模邏輯保留觸發(fā)器的每一個的主鎖存器都可通過單個電源開關(guān)斷電。8.根據(jù)權(quán)利要求2所述的保留觸發(fā)器,其特征在于,所述電源開關(guān)連接至所述主鎖存器并且所述下拉電路連接至所述從鎖存器。9.根據(jù)權(quán)利要求2所述的保留觸發(fā)器,其特征在于,所述下拉電路連接至所述主鎖存器并且所述電源開關(guān)連接至所述從鎖存器。10.一種保留鎖存器,其特征在于,包括連接至輸入所述保留鎖存器的時鐘信號...