專利名稱:一種用于多電源系統(tǒng)的復位電路的制作方法
技術領域:
本發(fā)明涉及復位電路領域,具體而言,涉及一種用于多電源系統(tǒng)的復位電路。
背景技術:
對于多電源系統(tǒng)的復位電路,在應用過程中,要求復位電路總是滿足后上先下的要求,即在所有電源上電時復位電路要處于復位狀態(tài),且在所有電源上電后才能撤去復位信號,同時,在所有電源下電時,要求該復位電路要先處于復位狀態(tài),之后系統(tǒng)中的多個電源才下電?;诖?,目前對于多電源系統(tǒng)來說,為了確保多電源系統(tǒng)能夠正常工作,需要選擇一個時序后上先下的電源來做復位電路的工作電源,但對于該電源,需要增加一系列復雜的外圍電路,以滿足復位電路產(chǎn)生復位信號的工作電源時序要求,該方式電路較為復雜,且成本較高。另外一種方式中,如圖1所示,對于目前的單工作電源的復位電路,為了在多電源系統(tǒng)上電后且所有電源穩(wěn)定前使得復位信號處于生效狀態(tài)(例如當復位信號為低電平時有效),以及在多電源系統(tǒng)下電時復位信號處于生效狀態(tài),為了保證其產(chǎn)生的復位信號滿足如圖2所述的后上先下時序要求,需要在該多電源系統(tǒng)中增加電源時序控制電路來控制多個電源的時序。通過電源時序控制電路來控制各電源的上下電時序,從而保證復位電路產(chǎn)生的復位信號的滿足后上先下的要求,但增加的該電源時序控制電路相對來說比較復雜, 而且增加了設計上的成本。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種用于多電源系統(tǒng)的復位電路,其能夠滿足多電源系統(tǒng)中復位信號的時序要求,同時該復位電路較為簡單,從而一定程度上控制了復位電路的設計和實施成本。為了達到本發(fā)明的目的,本發(fā)明采用以下技術方案實現(xiàn)—種用于多電源系統(tǒng)的復位電路,其包括與邏輯電路以及與所述與邏輯電路連接的信號跟隨電路,其中,所述多電源系統(tǒng)的多個系統(tǒng)電源并聯(lián)連接至所述與邏輯電路,當所述多個系統(tǒng)電源中的任何一個輸出的電壓值低于預設的復位閾值電壓時,所述與邏輯電路生成初始復位電壓信號并將其輸出至信號跟隨電路,所述信號跟隨電路對所述初始復位電壓信號進行電壓跟隨處理以生成復位信號并輸出。優(yōu)選地,所述信號跟隨電路對所述初始復位電壓信號進行電壓跟隨處理后生成的復位信號為低電平復位信號。優(yōu)選地,所述與邏輯電路包括并聯(lián)連接的多個第一分壓電阻、以及第一端接地的第二分壓電阻,所述多個第一分壓電阻的公共端與所述第二分壓電阻的第二端連接,且所述多個第一分壓電阻的公共端還連接至信號跟隨電路的輸入端。優(yōu)選地,所述與邏輯電路還包括第一調(diào)節(jié)電阻以及第二調(diào)節(jié)電阻,所述第一調(diào)節(jié)
3電阻連接于所述多個第一分壓電阻的公共端與第二分壓電阻之間,所述第二調(diào)節(jié)電阻的第一端連接至信號跟隨電路的輸入端,所述第二調(diào)節(jié)電阻的第二端連接至第二分壓電阻的第
~■丄山一犧。優(yōu)選地,所述信號跟隨電路包括第一三極管、第二三極管以及第一上拉電阻,所述第一三極管的基極連接至所述多個第一分壓電阻的公共端,其發(fā)射極接地,其集電極通過所述第一上拉電阻接高電平,且與所述第二三極管的基極連接,所述第二三極管的發(fā)射極接地,其集電極為復位信號輸出端。優(yōu)選地,所述信號跟隨電路包括第一三極管、第二三極管以及第一上拉電阻,所述第一三極管的基極連接至所述第二調(diào)節(jié)電阻的第一端,其發(fā)射極接地,其集電極通過所述第一上拉電阻接高電平,且與所述第二三極管的基極連接,所述第二三極管的發(fā)射極接地, 其集電極為復位信號輸出端。優(yōu)選地,所述信號跟隨電路還包括第二上拉電阻以及上電延時電容,所述第二上拉電阻的第一端接高電平,其第二端連接至第二三極管的集電極并與所述上電延時電容的第一端連接,所述上電延時電容的第二端接地。通過上述本發(fā)明的技術方案可以看出,本發(fā)明采用多電源系統(tǒng)中已有的至少兩個系統(tǒng)電源或信號用于該復位電路的復位工作信號,其能夠滿足多電源系統(tǒng)中復位信號的時序要求,其省略了現(xiàn)有的用以控制系統(tǒng)電源時序的時序控制電路,簡化了整個系統(tǒng)的復位電路設計,同時提高了系統(tǒng)提供的復位信號的復位時序的可靠性。
圖1是現(xiàn)有的復位信號時序生成結構示意圖;圖2是多電源系統(tǒng)要求的復位信號時序示意圖;圖3是本發(fā)明實施例提供的用于多電源系統(tǒng)的復位電路結構示意圖;圖4是本發(fā)明實施例提供的用于多電源系統(tǒng)的復位電路的電路圖;圖5是本發(fā)明實施例中滿足后上先下時序要求的復位信號時序示意圖;圖6是本發(fā)明實施例中兩系統(tǒng)電源同時下電的復位信號時序圖;圖7是本發(fā)明實施例中兩系統(tǒng)電源同時上電的復位信號時序圖。本發(fā)明目的的實現(xiàn)、功能特點及優(yōu)異效果,下面將結合具體實施例以及附圖做進一步的說明。
具體實施例方式下面結合附圖和具體實施例對本發(fā)明所述技術方案作進一步的詳細描述,以使本領域的技術人員可以更好的理解本發(fā)明并能予以實施,但所舉實施例不作為對本發(fā)明的限定。本發(fā)明實施例提供了一種用于多電源系統(tǒng)的復位電路,如圖3所示,其包括與邏輯電路20以及與所述與邏輯電路20連接的信號跟隨電路30,其中,所述多電源系統(tǒng)的多個系統(tǒng)電源10 (系統(tǒng)電源1、系統(tǒng)電源2、...系統(tǒng)電源X)并聯(lián)連接至所述與邏輯電路20,當所述多個系統(tǒng)電源10中的任何一個輸出的電壓值低于預設的復位閾值電壓時,所述與邏輯電路20生成初始復位電壓信號并將其輸出至信號跟隨電路30,所述信號跟隨電路30對所述初始復位電壓信號進行電壓跟隨處理以生成復位信號并輸出。對于該復位電路,所述連接至多個系統(tǒng)電源10的與邏輯電路20能夠依據(jù)系統(tǒng)電源10的輸出電壓進行輸出初始復位電壓信號的處理,所述初始復位電壓信號進一步被信號跟隨電路30進行電壓跟隨處理,從而生成最終的滿足后上先下時序要求的復位信號并輸出。在多電源系統(tǒng)上電時,所述與邏輯電路20檢測多個系統(tǒng)電源10的輸出電壓情況,只有當所有的系統(tǒng)電源10的電壓均已超出預設的復位閾值電壓時,該復位電路才停止復位信號的生成,否則,就一直生成復位信號以滿足該系統(tǒng)工作的需要;在多電源系統(tǒng)下電時, 所述與邏輯電路20也實時檢測多個系統(tǒng)電源10的輸出電壓情況,只要該系統(tǒng)中的任何一個系統(tǒng)電源10輸出的電壓低于預設的復位閾值電壓,則該復位電路即生成復位信號以滿足系統(tǒng)工作的需要。在本發(fā)明實施例中,所述信號跟隨電路30對所述初始復位電壓信號進行電壓跟隨處理后生成的復位信號可以為高電平信號,也可以為低電平,本實施例將以生成的復位信號為例,進一步解釋本發(fā)明。如圖4所示,其為本發(fā)明實施例提供的用于多電源系統(tǒng)的復位電路結構示意圖。 其中,所述與邏輯電路20包括并聯(lián)連接的多個第一分壓電阻(Rl、R2、. . . Rx)、以及第一端接地的第二分壓電阻R5,所述多個第一分壓電阻(Rl、R2、...Rx)的公共端與所述第二分壓電阻R5的第二端連接,且所述多個第一分壓電阻(R1、R2、... Rx)的公共端還連接至信號跟隨電路30的輸入端。所述多個第一分壓電阻(Rl、R2、...Rx)分別連接至對應的系統(tǒng)電源 10(系統(tǒng)電源1、系統(tǒng)電源2、...系統(tǒng)電源X)用以采集其輸出的電壓(VDl、VD2、...VDx)。在該優(yōu)選實施方式下,所述信號跟隨電路30包括第一三極管Q1、第二三極管 Q2以及第一上拉電阻R6,所述第一三極管Ql的基極連接至所述多個第一分壓電阻(R1、 R2、...Rx)的公共端,其發(fā)射極接地,其集電極通過所述第一上拉電阻R6接高電平VI0,且與所述第二三極管Q2的基極連接,所述第二三極管Q2的發(fā)射極接地,其集電極為復位信號輸出端。更為優(yōu)選地,所述與邏輯電路20還包括第一調(diào)節(jié)電阻R3以及第二調(diào)節(jié)電阻R4,所述第一調(diào)節(jié)電阻R3連接于所述多個第一分壓電阻(Rl、R2、...Rx)的公共端與第二分壓電阻R5之間,所述第二調(diào)節(jié)電阻R4的第一端連接至信號跟隨電路30的輸入端,所述第二調(diào)節(jié)電阻R4的第二端連接至第二分壓電阻R5的第二端。通過設置所述第一調(diào)節(jié)電阻R3以及第二調(diào)節(jié)電阻R4,能夠調(diào)節(jié)與邏輯電路20輸出的電壓值Vb的大小。在該實施方式下,所述信號跟隨電路30包括第一三極管Ql、第二三極管Q2以及第一上拉電阻R6,所述第一三極管Ql的基極連接至所述第二調(diào)節(jié)電阻R4的第一端,其發(fā)射極接地,其集電極通過所述第一上拉電阻R6接高電平VI0,且與所述第二三極管Q2的基極連接,所述第二三極管Q2的發(fā)射極接地,其集電極為復位信號輸出端。繼續(xù)參照圖4,例如本發(fā)明實施例提供的復位電路通過采樣兩路系統(tǒng)電源 10(VD1、VD2)的電壓信號進行復位的判斷,只要有一路系統(tǒng)電源10的電壓信號低于一預先設置的復位閾值電壓,或者兩路系統(tǒng)電源10的電壓信號同時低于該復位閾值電壓,該復位電路就輸出復位信號,所述復位信號可以滿足如圖5所示的復位時序要求,即系統(tǒng)上電時以及所有系統(tǒng)電源10穩(wěn)定前;以及系統(tǒng)下電時且剛有系統(tǒng)電源10開始下降并低于所述復位閾值電壓時,該復位電路即生成生效的復位信號(低電平有效)。由于該復位電路只需要
5幾個電阻、以及三極管,電路較現(xiàn)有的復位電路簡單,其成本較低。更為優(yōu)選的實施方式中,繼續(xù)參照圖4,所述信號跟隨電路30還包括第二上拉電阻R7以及上電延時電容Cl,所述第二上拉電阻R7的第一端接高電平,其第二端連接至第二三極管Q2的集電極并與所述上電延時電容Cl的第一端連接,所述上電延時電容Cl的第二端接地。其中,所述上電延時電容Cl與第二上拉電阻R7起到上電復位延時作用。即在多電源系統(tǒng)的多個系統(tǒng)電源10的電壓輸出值均已超出預先設置的復位閾值電壓時,由于所述上電延時電容Cl與第二上拉電阻R7的上電復位延時作用使得復位信號能夠延遲一定的時間消失。通過上述本發(fā)明實施例提供的復位電路,其能夠生成滿足后上先下的復位時序的復位信號,例如,當系統(tǒng)中兩系統(tǒng)電源10同時下電時,其能夠生成如圖6所示的復位信號時序;當系統(tǒng)中兩系統(tǒng)電源10同時上電時,其能夠生成如圖7所述的復位信號時序。本發(fā)明實施例提供的復位電路,通過第一分壓電阻Rl和R2同時采樣兩路系統(tǒng)電源10的電壓信號VDl和VD2,且只要采集到的兩路電壓的其中一路為低電平,第一三極管 Ql截止,復位電路輸出低電平的復位信號;當兩路系統(tǒng)電源10輸出的VDl與VD2同時為高電平時,第一三極管Ql導通,復位電路輸出高電平,復位信號處于失效狀態(tài)。此復位電路相當于對于兩路系統(tǒng)電源10輸出的VDl與VD2求與,并且可以通過調(diào)節(jié)第一分壓電阻Rl以及R2、第一調(diào)節(jié)電阻R3、第二調(diào)節(jié)電阻R4、第二分壓電阻R5的參數(shù),來定義VDl與VD2的高低電平電壓關系點。在實際應用中,第一調(diào)節(jié)電阻R3和第二調(diào)節(jié)電阻R4起到調(diào)試作用,在具體實施過程中,所述第一調(diào)節(jié)電阻R3和第二調(diào)節(jié)電阻R4可以采用Oohm電阻直接短接, 并且在推導計算上述各個電阻值時,對于所述第一調(diào)節(jié)電阻R3和第二調(diào)節(jié)電阻R4均可以 Oohm代入進行計算就可以。上述各電阻應用關系可例舉如下由于VDl與VD2需要在第一三極管Ql的基極上產(chǎn)生等同效果,也就是VDl與VD2 在第一分壓電阻Rl與第一分壓電阻R2上形成的電流需要一致,因此有VD1/VD2 = R1/R2 ;式 1第一調(diào)節(jié)電阻R3與第二分壓電阻R5的分壓值為Vb = V*R5/ (R3+R5);式 2由于第一三極管Ql不導通時,第二調(diào)節(jié)電阻R4上的電流為0,所以計算時可忽略第二調(diào)節(jié)電阻R4,由流過第一分壓電阻R1、第一分壓電阻R2與第二分壓電阻R5上的電流可得
V VDl-V VD2-V _+.式3
5由式1、式2、式3得,分壓到第一三極管Ql基極的電壓Vb為Vb = R5*(VD1*R2+VD2*R1)/[R1*R2+(R1+R2)*(R3+R5)];式 4當VDl與VD2其中一個電壓為低電平時,由于此時第一三極管Ql截止,根據(jù)第一三極管Ql的截止電壓可知,因此分壓到所述第一三極管Ql基極的電壓Vb為Vb < 0. 5V, 當VDl與VD2同時為高電平時,由于此時第一三極管Ql導通,根據(jù)第一三極管Ql的導通電壓可知,有Vb > 0. 7V,由式1可知VD1*R2 = VD2*R1,由式4,可設只有一路系統(tǒng)電源供電, 另一路系統(tǒng)電源為0時,Vb = a(其中,所述a為計算因子),那么兩路同時供電時,Vb =2a,得a = R5*VD2*R1/ [R1*R2+ (R1+R2) * (R3+R5) ] < 0. 5 ;式 52a = R5*(VD1*R2+VD2*R1)/[R1*R2+(R1+R2)*(R3+R5)] > 0. 7 ; 式 6從而計算因子a有0. 35 < a < 0. 5的關系,從而可以得到第一分壓電阻R2與第二調(diào)節(jié)電阻R3、第二分壓電阻R5的關系R2 = [VDl*VD2*R5_a*(VDl+VD2)*(R3+R5)]/(a*VDl);式 7由式1與式7得Rl = [VDl*VD2*R5-a*(VDl+VD2)*(R3+R5)]/(a*VD2);式 8由式7及a的范圍就可得到第一分壓電阻R2與第一調(diào)節(jié)電阻R3、第二分壓電阻 R5的關系如果VDl = 5V, VD2 = 5V,取 R5 = 2· 7K, R3 = 5. 6K, a = 0. 43,而可得Rl ^ 15K, R2 ^ 15K。通過上述運算還不難發(fā)現(xiàn),通過所述計算得到的第一三極管Ql基極的電壓Vb,以及所述第一分壓電阻(R1、R2、... Rx)、第一調(diào)節(jié)電阻R3以及第二分壓電阻R5的大小,不難計算得出本發(fā)明實施例提供的復位閾值電壓的大小值,本技術領域的普通技術人員在依據(jù)附圖3提供的電路基礎上不難通過計算得到所述復位閾值電壓的大小值,這里對此不再予以詳細贅述。通過上述本發(fā)明實施例提供的具體實例可知,通過本發(fā)明,能夠快速和準確的定義各電阻的參數(shù)大小,從而使得該復位電路能夠簡單可靠的運行。以上所述僅為本發(fā)明的優(yōu)選實施例,并非因此限制本發(fā)明的專利范圍,凡是利用本發(fā)明說明書及附圖內(nèi)容所作的等效結構或等效流程變換,或直接或間接運用在其他相關的技術領域,均同理包括在本發(fā)明的專利保護范圍內(nèi)。
權利要求
1.一種用于多電源系統(tǒng)的復位電路,其特征在于,包括與邏輯電路以及與所述與邏輯電路連接的信號跟隨電路,其中,所述多電源系統(tǒng)的多個系統(tǒng)電源并聯(lián)連接至所述與邏輯電路,當所述多個系統(tǒng)電源中的任何一個輸出的電壓值低于預設的復位閾值電壓時,所述與邏輯電路生成初始復位電壓信號并將其輸出至信號跟隨電路,所述信號跟隨電路對所述初始復位電壓信號進行電壓跟隨處理以生成復位信號并輸出。
2.如權利要求1所述的用于多電源系統(tǒng)的復位電路,其特征在于,所述信號跟隨電路對所述初始復位電壓信號進行電壓跟隨處理后,生成的復位信號為低電平復位信號。
3.如權利要求2所述的用于多電源系統(tǒng)的復位電路,其特征在于,所述與邏輯電路包括并聯(lián)連接的多個第一分壓電阻、以及第一端接地的第二分壓電阻,所述多個第一分壓電阻的公共端與所述第二分壓電阻的第二端連接,且所述多個第一分壓電阻的公共端還連接至信號跟隨電路的輸入端。
4.如權利要求3所述的用于多電源系統(tǒng)的復位電路,其特征在于,所述與邏輯電路還包括第一調(diào)節(jié)電阻以及第二調(diào)節(jié)電阻,所述第一調(diào)節(jié)電阻連接于所述多個第一分壓電阻的公共端與第二分壓電阻之間,所述第二調(diào)節(jié)電阻的第一端連接至信號跟隨電路的輸入端, 所述第二調(diào)節(jié)電阻的第二端連接至第二分壓電阻的第二端。
5.如權利要求3所述的用于多電源系統(tǒng)的復位電路,其特征在于,所述信號跟隨電路包括第一三極管、第二三極管以及第一上拉電阻,所述第一三極管的基極連接至所述多個第一分壓電阻的公共端,其發(fā)射極接地,其集電極通過所述第一上拉電阻接高電平,且與所述第二三極管的基極連接,所述第二三極管的發(fā)射極接地,其集電極為復位信號輸出端。
6.如權利要求4所述的用于多電源系統(tǒng)的復位電路,其特征在于,所述信號跟隨電路包括第一三極管、第二三極管以及第一上拉電阻,所述第一三極管的基極連接至所述第二調(diào)節(jié)電阻的第一端,其發(fā)射極接地,其集電極通過所述第一上拉電阻接高電平,且與所述第二三極管的基極連接,所述第二三極管的發(fā)射極接地,其集電極為復位信號輸出端。
7.如權利要求5或6所述的用于多電源系統(tǒng)的復位電路,其特征在于,所述信號跟隨電路還包括第二上拉電阻以及上電延時電容,所述第二上拉電阻的第一端接高電平,其第二端連接至第二三極管的集電極并與所述上電延時電容的第一端連接,所述上電延時電容的第二端接地。
全文摘要
本發(fā)明公開了一種用于多電源系統(tǒng)的復位電路,包括與邏輯電路以及與所述與邏輯電路連接的信號跟隨電路,其中,所述多電源系統(tǒng)的多個系統(tǒng)電源并聯(lián)連接至所述與邏輯電路,當所述多個系統(tǒng)電源中的任何一個輸出的電壓值低于預設的復位閾值電壓時,所述與邏輯電路生成初始復位電壓信號并將其輸出至信號跟隨電路,所述信號跟隨電路對所述初始復位電壓信號進行電壓跟隨處理以生成復位信號并輸出。本發(fā)明采用多電源系統(tǒng)中已有的至少兩個系統(tǒng)電源用于該復位電路的復位工作信號,能夠滿足多電源系統(tǒng)中復位信號的時序要求,省略了現(xiàn)有的用以控制系統(tǒng)電源時序的時序控制電路,簡化了整個系統(tǒng)的復位電路設計,同時提高了系統(tǒng)提供的復位信號的復位時序的可靠性。
文檔編號H03K17/22GK102522968SQ201110439698
公開日2012年6月27日 申請日期2011年12月22日 優(yōu)先權日2011年12月22日
發(fā)明者梁建立 申請人:Tcl通力電子(惠州)有限公司