集成電路芯片和系統(tǒng)封裝的制作方法
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及集成電路芯片和系統(tǒng)封裝,更具體地,涉及包含存儲器管芯的集成電路芯片和系統(tǒng)封裝。
【背景技術(shù)】
[0002]電源完整性(PI)和信號完整性(SI)是集成電路設(shè)計中需要考慮的重要問題。在基底上布置的信號走線和管腳中的信號可能與半導(dǎo)體管芯(die)中的信號發(fā)生串?dāng)_,造成信號的過沖、過放、振鈴、回勾等,同時可能將完整電源平面和地平面分割成破碎小塊,破壞其完整性,造成電源的噪聲、抖動等。
[0003]近年來,隨著智能電話機等移動終端的普及,需要以低成本在小體積內(nèi)布置執(zhí)行多種功能的集成電路。因此,系統(tǒng)封裝(SIP)得到廣泛應(yīng)用。
[0004]圖1是常規(guī)的包括存儲器管芯的系統(tǒng)封裝的框圖。
[0005]參照圖1,該系統(tǒng)封裝包括基底100?;?00被劃分為存儲器區(qū)域101,虛線內(nèi)部,和非存儲器區(qū)域,虛線外部。在存儲器區(qū)域101中布置存儲器管芯103。
[0006]除了存儲器管芯103之外,在存儲器區(qū)域101中還布置有與存儲器操作無關(guān)的管腳0、管腳1、和管腳2以及相應(yīng)的信號走線0、信號走線1、和信號走線2。
[0007]然而,由于上述與存儲器操作無關(guān)的信號走線和管腳中的信號帶來的干擾,存儲器區(qū)域101及其中的存儲器管芯103的電源完整性和信號完整性受到影響。
【發(fā)明內(nèi)容】
[0008]因此,為了解決上述問題,本實用新型提供一種集成電路芯片和系統(tǒng)封裝,其中通過調(diào)整存儲器區(qū)域和非存儲器區(qū)域中信號走線和管腳的布置來改善電源完整性和信號完整性。
[0009]根據(jù)本實用新型的一個實施例,提供一種集成電路芯片,包括:基底,劃分為存儲器區(qū)域和非存儲器區(qū)域,其中在該存儲器區(qū)域中布置存儲器管芯,并在該非存儲器區(qū)域中布置與存儲器操作無關(guān)的信號走線和信號管腳。
[0010]根據(jù)實施例,該存儲器區(qū)域中可以不包括與存儲器操作無關(guān)的信號走線和信號管腳。
[0011]根據(jù)實施例,所述存儲器管芯可以包括偽靜態(tài)隨機存取存儲器(PSRAM)管芯。
[0012]根據(jù)本實用新型的另一實施例,提供一種系統(tǒng)封裝,包括:基底,劃分為存儲器區(qū)域和非存儲器區(qū)域,其中在該存儲器區(qū)域中布置存儲器管芯,并在該非存儲器區(qū)域中布置至少一個處理器管芯和與存儲器操作無關(guān)的信號走線和信號管腳。
[0013]根據(jù)實施例,該存儲器區(qū)域中可以不包括與存儲器操作無關(guān)的信號走線和信號管腳。
[0014]根據(jù)實施例,所述存儲器管芯可以包括偽靜態(tài)隨機存取存儲器(PSRAM)管芯。
【附圖說明】
[0015]圖1是常規(guī)的包括存儲器管芯的系統(tǒng)封裝的框圖;以及
[0016]圖2是根據(jù)本實用新型的實施例的包括存儲器管芯的系統(tǒng)封裝的框圖。
【具體實施方式】
[0017]下面參照附圖詳細(xì)描述根據(jù)本實用新型的示范性實施例。附圖中,將相同或類似的附圖標(biāo)記賦予結(jié)構(gòu)以及功能基本相同的組成部分,并且為了使說明書更加簡明,省略了關(guān)于基本上相同的組成部分的冗余描述。
[0018]圖2是根據(jù)本實用新型的實施例的包括存儲器管芯的系統(tǒng)封裝的框圖。
[0019]參照圖2,該系統(tǒng)封裝包括基底200?;?00被劃分為存儲器區(qū)域201,虛線內(nèi)部,和非存儲器區(qū)域,虛線外部。在存儲器區(qū)域201中布置存儲器管芯203。雖然圖2未示出,但是該系統(tǒng)封裝中還可以包括處理器管芯。
[0020]根據(jù)本實用新型的實施例,存儲器管芯203可以包括偽靜態(tài)隨機存取存儲器(PSRAM)管芯。
[0021]如圖所示,繞開存儲器區(qū)域201,在非存儲器區(qū)域中布置與存儲器操作無關(guān)的管腳0、管腳1、和管腳2以及相應(yīng)的信號走線0、信號走線1、和信號走線2。
[0022]上述信號走線和管腳可以用于傳輸時鐘信號和/或數(shù)據(jù)信號。例如,當(dāng)該系統(tǒng)封裝用于支持雙卡的移動終端時,管腳0和信號走線0可以對應(yīng)于用戶標(biāo)識模塊(UIM)卡0的信號,管腳1和信號走線1可以對應(yīng)于ΙΠΜ卡1的信號,管腳2和信號走線2可以對應(yīng)于集成電路內(nèi)部音頻總線(I2S)信號。
[0023]通過將上述與存儲器操作無關(guān)的信號走線和信號管腳布置在非存儲器區(qū)域中,可以在存儲器區(qū)域201中減少無關(guān)走線和管腳的數(shù)量,獲得更好的電源完整性和信號完整性,以改善存儲器管芯203工作的穩(wěn)定性。
[0024]進一步,根據(jù)本實用新型的實施例,可以在存儲器區(qū)域201中完全不布置與存儲器操作無關(guān)的信號走線和信號管腳。從而,可以獲得最理想的電源完整性和信號完整性。
[0025]雖然圖2的實施例以系統(tǒng)封裝為例描述基底中信號走線和管腳的布置,但本實用新型不限于此。上述方案也可以應(yīng)用于其他類型的集成電路芯片。
[0026]以上敘述許多實施例的特征,使所屬技術(shù)領(lǐng)域中具有通常知識者能夠清楚理解本說明書的形態(tài)。所屬技術(shù)領(lǐng)域中具有通常知識者能夠理解其可利用本發(fā)明揭示內(nèi)容為基礎(chǔ)以設(shè)計或更動其它制程及結(jié)構(gòu)而完成相同于上述實施例的目的及/或達到相同于上述實施例的優(yōu)點。所屬技術(shù)領(lǐng)域中具有通常知識者亦能夠理解不脫離本發(fā)明的精神和范圍的等效構(gòu)造可在不脫離本發(fā)明的精神和范圍內(nèi)作任意的更動、替代與潤飾。
【主權(quán)項】
1.一種集成電路芯片,包括: 基底,劃分為存儲器區(qū)域和非存儲器區(qū)域,其中在該存儲器區(qū)域中布置存儲器管芯,并在該非存儲器區(qū)域中布置與存儲器操作無關(guān)的信號走線和信號管腳。2.如權(quán)利要求1所述的集成電路芯片,其特征在于,該存儲器區(qū)域中不包括與存儲器操作無關(guān)的信號走線和信號管腳。3.如權(quán)利要求1所述的集成電路芯片,其特征在于,所述存儲器管芯包括偽靜態(tài)隨機存取存儲器管芯。4.一種系統(tǒng)封裝,包括: 基底,劃分為存儲器區(qū)域和非存儲器區(qū)域,其中在該存儲器區(qū)域中布置存儲器管芯,并在該非存儲器區(qū)域中布置至少一個處理器管芯和與存儲器操作無關(guān)的信號走線和信號管腳。5.如權(quán)利要求4所述的系統(tǒng)封裝,其特征在于,該存儲器區(qū)域中不包括與存儲器操作無關(guān)的信號走線和信號管腳。6.如權(quán)利要求4所述的系統(tǒng)封裝,其特征在于,所述存儲器管芯包括偽靜態(tài)隨機存取存儲器管芯。
【專利摘要】提供一種集成電路芯片,包括:基底,劃分為存儲器區(qū)域和非存儲器區(qū)域,其中在該存儲器區(qū)域中布置存儲器管芯,并在該非存儲器區(qū)域中布置與存儲器操作無關(guān)的信號走線和信號管腳。
【IPC分類】H01L23/31, H01L23/48
【公開號】CN205081113
【申請?zhí)枴緾N201520499778
【發(fā)明人】沈樂
【申請人】開曼群島威睿電通股份有限公司
【公開日】2016年3月9日
【申請日】2015年7月10日