專利名稱:具有單和雙模式訪問的存儲(chǔ)器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種存儲(chǔ)器單元,所述存儲(chǔ)器單元具有至少兩個(gè)用于存儲(chǔ)數(shù)據(jù)的存儲(chǔ)區(qū),用于訪問存儲(chǔ)區(qū)內(nèi)數(shù)據(jù)的第一端子,以及用于訪問存儲(chǔ)區(qū)內(nèi)數(shù)據(jù)的第二端子。
本發(fā)明還涉及一種用于提供對(duì)存儲(chǔ)器單元的訪問的方法,其中所述方式通過第一端子接收訪問信號(hào)并提供來自存儲(chǔ)區(qū)的數(shù)據(jù),以及通過第二端子接收訪問信號(hào)并提供來自存儲(chǔ)區(qū)的數(shù)據(jù)。
本發(fā)明還涉及一種用于提供存儲(chǔ)器的系統(tǒng),所述存儲(chǔ)器具有與存儲(chǔ)器單元通信的第一處理器,以及與存儲(chǔ)器單元通信的第二處理器。
最后,本發(fā)明涉及一種用于向處理器提供存儲(chǔ)器的模塊,以及一種包括存儲(chǔ)器單元的移動(dòng)通信設(shè)備。
背景技術(shù):
在諸如手持式計(jì)算機(jī)、個(gè)人計(jì)算機(jī)、移動(dòng)通信設(shè)備、移動(dòng)式游戲設(shè)備及其他電氣設(shè)備之類的電氣設(shè)備和消費(fèi)電子設(shè)備中,需要存儲(chǔ)器以進(jìn)行適當(dāng)?shù)奶幚?。特別是在這些設(shè)備中可以使用動(dòng)態(tài)隨機(jī)訪問存儲(chǔ)器(DRAM)。然而,在這些設(shè)備內(nèi)也可以實(shí)現(xiàn)不同的存儲(chǔ)器技術(shù)。
根據(jù)當(dāng)前的需要,在設(shè)備內(nèi)的不同的處理器需要訪問存儲(chǔ)器。因此,提供了雙端口存儲(chǔ)器。這些雙端口存儲(chǔ)器可以提供具有存儲(chǔ)器訪問的主中央處理器(CPU)以及單獨(dú)的影像處理器。CPU可以具有低漏電工藝(low leakage process)以及影像處理器可以具有高漏電工藝(high leakage process)。為了節(jié)能起見,例如,當(dāng)未使用影像處理器時(shí)可以降低影像處理器的能耗。因此,獨(dú)立的存儲(chǔ)器單元將為影像處理器和CPU二者提供好的結(jié)果。
然而,在沒有雙端口技術(shù)的情況下,需要影像處理器的信號(hào)通過主CPU以訪問存儲(chǔ)器。這將增加主ASIC中的總引線數(shù)。在影像處理器和CPU存儲(chǔ)器訪問之間需要對(duì)存儲(chǔ)器訪問的優(yōu)先權(quán)達(dá)成共識(shí)。還可能需要訪問仲裁。這可能會(huì)降低計(jì)算速度。
發(fā)明內(nèi)容
為了克服這些問題,實(shí)施方式提供了一種存儲(chǔ)器單元,所述存儲(chǔ)器單元具有至少兩個(gè)用于存儲(chǔ)數(shù)據(jù)的存儲(chǔ)區(qū),用于訪問存儲(chǔ)區(qū)內(nèi)數(shù)據(jù)的第一端子,以及用于訪問存儲(chǔ)區(qū)內(nèi)數(shù)據(jù)的第二端子,其特征在于至少兩個(gè)訪問控制裝置,用于有選擇地提供通過端子之一單獨(dú)尋址和訪問數(shù)據(jù),或者分別通過每個(gè)端子各自尋址和訪問數(shù)據(jù)。
通過提供允許以單模式和雙模式兩種模式來訪問存儲(chǔ)器的訪問控制裝置,允許盡可能低地保留設(shè)備內(nèi)的不同存儲(chǔ)器技術(shù)的數(shù)目,其中所述單模式允許通過端子之一單獨(dú)尋址并訪問數(shù)據(jù),以及所述雙模式允許分別通過每個(gè)端子各自尋址和訪問數(shù)據(jù)。本發(fā)明的存儲(chǔ)器單元在一個(gè)單元內(nèi)同時(shí)提供了雙端口技術(shù)和高性能。雙端口模式允許分別通過每個(gè)端子訪問存儲(chǔ)器,其中在所述雙端口模式中可以各自尋址。在單模式中,僅一個(gè)端子允許讀/寫存儲(chǔ)器,其中在所述單模式中可以單獨(dú)尋址。在單模式中的數(shù)據(jù)帶寬可以比在雙模式中的數(shù)據(jù)帶寬較寬,這是因?yàn)樵陔p模式中數(shù)據(jù)總線帶寬必須由至少兩個(gè)端子共享,而在單模式中僅一個(gè)端子可以使用全部數(shù)據(jù)總線。然而,同樣在單模式中,并不需要使用全部總線帶寬??赡苄枰@一點(diǎn)以支持較早的存儲(chǔ)器體系結(jié)構(gòu)。
同樣,某些設(shè)備可能需要雙模式,而其他設(shè)備需要高性能的單模式,所以本發(fā)明的存儲(chǔ)器單元可以同時(shí)提供雙模式和單模式。因?yàn)閮H需要一個(gè)存儲(chǔ)設(shè)備,所以可以降低提供存儲(chǔ)器的費(fèi)用。
訪問雙模式下的存儲(chǔ)器允許不同的處理器彼此獨(dú)立地訪問存儲(chǔ)器。因此,因?yàn)镃PU無須在不同處理或者應(yīng)用的存儲(chǔ)器訪問請(qǐng)求之間進(jìn)行仲裁,所以無需考慮CPU延遲。在單模式中,可以使用較高的數(shù)據(jù)總線帶寬,這可以允許降低時(shí)鐘脈沖頻率,提高信號(hào)完整性。
根據(jù)實(shí)施方式,第一和/或第二端子包括控制端口,所述控制端口從控制總線接收用于控制對(duì)存儲(chǔ)區(qū)的訪問的控制信號(hào)。根據(jù)實(shí)施方式,第一和/或第二端子包括地址端口,所述地址端口從地址總線接收用于尋址存儲(chǔ)區(qū)內(nèi)數(shù)據(jù)的尋址信號(hào)。實(shí)施方式提供了具有數(shù)據(jù)端口的第一和/或第二端子,所述數(shù)據(jù)端口用于將數(shù)據(jù)從存儲(chǔ)區(qū)讀取和/或?qū)懭氲綌?shù)據(jù)總線和/或?qū)?shù)據(jù)從數(shù)據(jù)總線讀取和/或?qū)懭氲酱鎯?chǔ)區(qū)。
數(shù)據(jù)總線帶寬可以是2N,其中N是整數(shù)。例如支持8位、16位、32位、64位......的數(shù)據(jù)總線帶寬。無需特別的總線協(xié)議。本發(fā)明的存儲(chǔ)器單元可以支持單數(shù)據(jù)速率(SDR)以及雙數(shù)據(jù)速率(DDR)協(xié)議,或者任何其他的用于控制、地址和/或數(shù)據(jù)總線的協(xié)議。
根據(jù)實(shí)施方式,所述訪問控制裝置是狀態(tài)機(jī),所述狀態(tài)機(jī)基于在第一和第二端子處的信號(hào)狀態(tài)提供對(duì)數(shù)據(jù)區(qū)的訪問。所述狀態(tài)機(jī)可以允許對(duì)通過第一和第二端子來訪問存儲(chǔ)區(qū)的訪問仲裁。根據(jù)實(shí)施方式,為了提供通過第一和第二端子對(duì)訪問數(shù)據(jù)的高速緩沖存儲(chǔ),每個(gè)訪問控制裝置可以包括存儲(chǔ)寄存器。
本發(fā)明的第一和第二端子可以被包括在一組連接引線內(nèi)。這些連接引線可以根據(jù)所支持的協(xié)議被提供信號(hào)。外部地址總線可以連接到端子的相應(yīng)地址端口。外部數(shù)據(jù)總線可以連接到端子的相應(yīng)數(shù)據(jù)端口,以及外部控制總線可以連接到端子的控制端口。
根據(jù)實(shí)施方式,在單模式中,所述控制裝置提供由端子之一的控制端口和地址端口對(duì)存儲(chǔ)區(qū)的訪問,以及通過兩個(gè)端子的數(shù)據(jù)端口提供數(shù)據(jù)。在這種情況下支持單獨(dú)尋址和訪問數(shù)據(jù)。借此,通過經(jīng)由端子之一的地址端口和控制端口尋址并訪問數(shù)據(jù)可以使用全部數(shù)據(jù)總線帶寬。
根據(jù)實(shí)施方式,在雙模式中,在各自尋址的情況下,所述控制裝置可以分別提供由端子的控制端口和地址端口對(duì)至少一個(gè)存儲(chǔ)區(qū)的訪問,并可以分別經(jīng)由端子的數(shù)據(jù)端口提供數(shù)據(jù)。通過上述方式可以獨(dú)立地使用每個(gè)端子。經(jīng)由第一端子對(duì)至少一個(gè)存儲(chǔ)區(qū)的存儲(chǔ)器進(jìn)行尋址和訪問,經(jīng)由第二端子對(duì)至少另一個(gè)存儲(chǔ)區(qū)的數(shù)據(jù)進(jìn)行尋址和訪問,二者彼此相互獨(dú)立。
根據(jù)實(shí)施方式,在雙模式中,在各自尋址的情況下,所述控制裝置可以提供由兩個(gè)端子的控制端口對(duì)至少一個(gè)存儲(chǔ)區(qū)的訪問,并可以分別經(jīng)由兩個(gè)端子的數(shù)據(jù)端口提供數(shù)據(jù)。通過上述方式可以經(jīng)由兩個(gè)端子訪問特定存儲(chǔ)區(qū)。
根據(jù)實(shí)施方式,提供至少兩個(gè)存儲(chǔ)區(qū)。該至少兩個(gè)存儲(chǔ)區(qū)可以分別經(jīng)由第一和第二端子訪問,或者僅經(jīng)由端子之一訪問。
實(shí)施方式提供了經(jīng)由端子之一對(duì)存儲(chǔ)區(qū)大小的編程。借此,存儲(chǔ)區(qū)的大小可以被編程以滿足當(dāng)前的需要。
根據(jù)實(shí)施方式,在提供三個(gè)存儲(chǔ)區(qū)的情況下,則訪問仲裁可能有用。
對(duì)在雙模式期間的各自訪問而言,實(shí)施方式提供了由相應(yīng)端子的控制端口和地址端口對(duì)三個(gè)存儲(chǔ)區(qū)中的兩個(gè)的訪問,并且經(jīng)由相應(yīng)端子的數(shù)據(jù)端口提供存儲(chǔ)區(qū)的數(shù)據(jù)。
根據(jù)實(shí)施方式可以提供第三存儲(chǔ)區(qū),所述第三存儲(chǔ)區(qū)可以分別由兩個(gè)端子的控制端口和地址端口訪問,并且數(shù)據(jù)可以經(jīng)由相應(yīng)端子的數(shù)據(jù)端口來提供。
根據(jù)實(shí)施方式,允許由兩個(gè)端子訪問一個(gè)存儲(chǔ)區(qū),實(shí)施方式經(jīng)由訪問控制裝置向端子之一提供對(duì)存儲(chǔ)區(qū)的優(yōu)先訪問。
存儲(chǔ)區(qū)可以有固定大小,或者可以在操作期間定義。實(shí)施方式提供向至少一個(gè)控制端口提供對(duì)存儲(chǔ)其大小控制的訪問。此外,對(duì)雙模式或者單模式的訪問可以經(jīng)由至少一個(gè)控制端口觸發(fā)。
在存儲(chǔ)器制造期間可以預(yù)先確定經(jīng)由端子之一進(jìn)行訪問。根據(jù)這些實(shí)施方式在一個(gè)端子可以有選擇地對(duì)全部存儲(chǔ)區(qū)進(jìn)行訪問。數(shù)據(jù)可以經(jīng)由兩個(gè)數(shù)據(jù)端口來提供,從而提供了寬數(shù)據(jù)總線。
在實(shí)施方式中雙端口技術(shù)可能是有益的,其中端子之一提供由中央處理器對(duì)數(shù)據(jù)的訪問,并且其中端子之一提供由圖形處理器對(duì)數(shù)據(jù)的訪問。利用上述方式每個(gè)處理器都可以獨(dú)立地訪問存儲(chǔ)器。存儲(chǔ)器大小、數(shù)據(jù)總線帶寬、地址總線帶寬、控制總線帶寬和時(shí)鐘脈沖頻率可以根據(jù)相應(yīng)的處理器的需要進(jìn)行調(diào)整。
因此,實(shí)施方式分別為端子提供了各自不同的帶寬和/或時(shí)鐘脈沖頻率。由于DRAM成品率問題的緣故可以導(dǎo)致速度類別。因?yàn)椴⒎?00%的所有晶元滿足對(duì)最高時(shí)鐘脈沖頻率的需要,所以可以提供兩個(gè)速度類別。
本發(fā)明的另一方面是一種用于提供對(duì)本發(fā)明的存儲(chǔ)器單元的訪問的方法,其包括下述步驟通過第一端子接收訪問信號(hào)并提供來自存儲(chǔ)區(qū)的數(shù)據(jù),以及通過第二端子接收訪問信號(hào)并提供來自存儲(chǔ)區(qū)的數(shù)據(jù),其特征在于有選擇地僅通過一個(gè)端子接收訪問信號(hào)并通過兩個(gè)端子提供來自存儲(chǔ)區(qū)的數(shù)據(jù),或者分別各自通過兩個(gè)端子接收訪問信號(hào)并提供來自存儲(chǔ)區(qū)的數(shù)據(jù)。
本發(fā)明的又一方面是一種用于提供存儲(chǔ)器的系統(tǒng),具有與存儲(chǔ)器單元通信的第一處理器和與存儲(chǔ)器單元通信的第二處理器,其特征在于至少兩個(gè)訪問控制裝置,所述訪問控制裝置用于有選擇地提供由處理器之一單獨(dú)尋址和訪問數(shù)據(jù),或者分別由每個(gè)處理器各自尋址和訪問數(shù)據(jù)。
本發(fā)明的又一方面是一種用于向處理器提供存儲(chǔ)器的模塊,所述模塊包括在電子電路與本發(fā)明的存儲(chǔ)器單元之間提供通信的連接端子。
最后,本發(fā)明的一方面是包括這樣的本發(fā)明的存儲(chǔ)器單元的移動(dòng)通信設(shè)備。
圖1示意地示出了根據(jù)本發(fā)明的通信設(shè)備;圖2示出了根據(jù)本發(fā)明的存儲(chǔ)器模塊;圖3示出了第一和第二端子;圖4示出了存儲(chǔ)區(qū);以及圖5示出了本發(fā)明方法的流程圖。
具體實(shí)施例方式
圖1示出了移動(dòng)通信設(shè)備2。所述移動(dòng)通信設(shè)備2可以包括顯示器4、存儲(chǔ)器模塊6、圖形處理器8以及中央處理器10。
圖形處理器8以及中央處理器10可以利用內(nèi)部總線11同存儲(chǔ)器模塊6進(jìn)行通信。內(nèi)部總線11可以包括地址總線11a、控制總線11b以及數(shù)據(jù)總線11c。
中央處理器10可以負(fù)責(zé)控制移動(dòng)通信設(shè)備2內(nèi)的圖形處理器8以及通信元件(未示出)。
圖形處理器8提供顯示器4的控制信息,所述顯示器4用于顯示任何圖形。根據(jù)實(shí)施方式,總線11可以被分割成兩個(gè)獨(dú)立的總線。寬度可以是8位、16位、32位或者64位。根據(jù)實(shí)施方式,可以提供諸如單數(shù)據(jù)速率(SDR)和雙數(shù)據(jù)速率(DDR)之類的不同的總線協(xié)議。通過將總線11分割成兩個(gè)獨(dú)立的總線,組件中央處理器10和圖形處理器8的每一個(gè)可以獨(dú)立地訪問存儲(chǔ)器模塊6。
在存儲(chǔ)器模塊6使用于雙模式的情況下,圖形處理器8和中央處理器10對(duì)存儲(chǔ)器模塊6的單獨(dú)訪問避免了由CPU存儲(chǔ)器仲裁而導(dǎo)致的時(shí)延。在單模式中,只有設(shè)備圖形處理器8或者中央處理器10中的一個(gè)可以訪問存儲(chǔ)器模塊6。由于可以使用雙總線寬度,所以可以降低時(shí)鐘脈沖頻率,借此緩解信號(hào)完整性問題。
在雙端口模式期間,如在下面的附圖中將描述的那樣,總線11和存儲(chǔ)器模塊6的端口12、14、16中的每一個(gè)利用其在相應(yīng)端子12a、14a、16a或者12b、14b、16b中各自的連接引線來獨(dú)立工作。在單模式情況下,僅僅一個(gè)控制端口12a和一個(gè)地址端口14a可以被用于經(jīng)由兩個(gè)數(shù)據(jù)端口16a、16b來提供數(shù)據(jù)。還有可能可以減少在單模式中在數(shù)據(jù)端口16上使用的端口數(shù)目以提供同較早的存儲(chǔ)器技術(shù)的兼容性。
圖2描繪了存儲(chǔ)器模塊6。存儲(chǔ)器模塊6包括第一端子12a、14a、16a和第二端子12b、14b、16b。所述端子提供對(duì)控制端口12、地址端口14和數(shù)據(jù)端口16的訪問。在內(nèi)部,提供狀態(tài)機(jī)20以提供對(duì)存儲(chǔ)器陣列18的訪問。在存儲(chǔ)器模塊6內(nèi)的通信是由內(nèi)部總線22提供的。內(nèi)部總線22將控制端口12、地址端口14和數(shù)據(jù)端口16同狀態(tài)機(jī)20和存儲(chǔ)器陣列18相連接。在單數(shù)據(jù)速率的情況下內(nèi)部總線22可以具有32位的帶寬,以及在雙數(shù)據(jù)速率的情況下內(nèi)部總線22可以具有64位的帶寬。
如果支持單模式,則支持控制端口12a和地址端口14a,并通過數(shù)據(jù)端口16a、16b提供數(shù)據(jù)。在讀/寫模式中,僅控制端口12a和地址端口14a可以訪問存儲(chǔ)器陣列18。狀態(tài)機(jī)20僅提供控制端口12a,地址端口14a可以訪問存儲(chǔ)器陣列18。根據(jù)實(shí)施方式,在這種情況下控制端口12b和地址端口14b不能夠訪問存儲(chǔ)器陣列18。
在雙模式下,狀態(tài)機(jī)20提供經(jīng)由兩個(gè)端子12a、14a、16a和12b、14b、16b對(duì)存儲(chǔ)器陣列18的訪問??刂贫丝?2a和地址端口14a可以訪問存儲(chǔ)器陣列18內(nèi)的一個(gè)區(qū)域,其中所述數(shù)據(jù)可以通過數(shù)據(jù)端口16a來提供??刂贫丝?2b和地址端口14b可以訪問存儲(chǔ)器陣列18內(nèi)的另一個(gè)區(qū)域,其中所述數(shù)據(jù)可以通過數(shù)據(jù)端口16b來提供。
根據(jù)實(shí)施方式,有可能可以定義每個(gè)狀態(tài)機(jī)20可以訪問哪些存儲(chǔ)區(qū)。在單模式的情況下,不要求在存儲(chǔ)器陣列18內(nèi)定義不同的存儲(chǔ)區(qū),這是因?yàn)閮H一組端口可以訪問存儲(chǔ)器陣列18。
圖3描繪了控制端口12、地址端口14和數(shù)據(jù)端口16。描繪了被分成兩個(gè)端子12a、14a、16a和12b、14b、16b的控制端口12、地址端口14和數(shù)據(jù)端口16。該兩個(gè)端子12a、14a、16a和12b、14b、16b可以提供由兩種不同的處理器8、10對(duì)存儲(chǔ)器陣列18的訪問。每個(gè)端口12、14、16都具有連接引線。連接引線的數(shù)目可以確定相應(yīng)總線的帶寬??刂瓶偩€11b可以連接到控制端口12,地址總線11a可以連接到地址端口14,以及數(shù)據(jù)總線11c可以連接到數(shù)據(jù)端口16。根據(jù)實(shí)施方式,相應(yīng)總線的帶寬可以是8位、16位、32位、64位。
圖4描繪了具有不同存儲(chǔ)區(qū)18a、18b、18c的存儲(chǔ)器陣列18。因?yàn)閮蓚€(gè)獨(dú)立的存儲(chǔ)器主機(jī)可以訪問存儲(chǔ)器陣列18,所以需要定義不同的區(qū)域18a、18b、18c。所述區(qū)域18a、18b、18c的大小可以通過控制端口12來定義。在狀態(tài)機(jī)20內(nèi)可以執(zhí)行雙端口訪問的訪問仲裁,使得存儲(chǔ)器陣列18被分成三個(gè)區(qū)域18a、18b、18c。每個(gè)區(qū)域18a、18b、18c的起點(diǎn)和終點(diǎn)可以通過控制端口12a進(jìn)行編程。在讀/寫模式中通過端子12a、14a、16a僅可以訪問存儲(chǔ)器陣列18a。在讀/寫模式中通過端子12b、14b、16b可以訪問存儲(chǔ)器陣列18b。通過兩個(gè)端子12a、14a、16a、12b、14b、16b可以訪問存儲(chǔ)區(qū)18c。因此,可以就端子12a、14a、16a僅具有寫訪問以及端子12b、14b、16b僅具有讀訪問達(dá)成一致。同樣,可以就優(yōu)先權(quán)達(dá)成一致,以使端子12a、14a、16a具有優(yōu)先權(quán)。
圖5描繪了本發(fā)明的實(shí)施方式的流程圖。首先檢查支持單模式還是雙模式(24)。在單模式中,允許通過端子之一訪問存儲(chǔ)器,并通過全部數(shù)據(jù)總線提供數(shù)據(jù)(26)。在已經(jīng)讀出數(shù)據(jù)之后,可以判斷支持單模式還是雙模式。
在支持雙模式的情況下,檢查訪問哪個(gè)存儲(chǔ)區(qū)(28)。在訪問其中端子之一具有專有權(quán)的存儲(chǔ)區(qū)的情況下,允許訪問。這對(duì)第一端子而言可能是第一存儲(chǔ)區(qū)(30),以及這對(duì)第二端子而言可能是第二存儲(chǔ)區(qū)(32)。
在存儲(chǔ)區(qū)具有通過兩個(gè)端子的訪問的情況下(34),檢查哪個(gè)端子請(qǐng)求訪問。在優(yōu)先的端子請(qǐng)求訪問的情況下,允許寫入訪問(38)。在非優(yōu)先的端子請(qǐng)求訪問的情況下,僅可以在沒有其他端子請(qǐng)求訪問的情況下才有可能訪問。在讀模式下端子可以訪問數(shù)據(jù)(36)。
通過提供本發(fā)明的支持雙模式和單模式的存儲(chǔ)器,需要較少的存儲(chǔ)器設(shè)計(jì),因?yàn)楦嗟脑O(shè)備可以使用本發(fā)明的存儲(chǔ)器。本發(fā)明的存儲(chǔ)器設(shè)備可以用于不同的目的。
權(quán)利要求
1.一種存儲(chǔ)器單元,具有-至少兩個(gè)用于存儲(chǔ)數(shù)據(jù)的存儲(chǔ)區(qū),-用于訪問該存儲(chǔ)區(qū)內(nèi)數(shù)據(jù)的第一端子,以及-用于訪問該存儲(chǔ)區(qū)內(nèi)數(shù)據(jù)的第二端子,其特征在于-至少兩個(gè)訪問控制裝置,用于有選擇地提供-通過該端子之一單獨(dú)尋址以及訪問數(shù)據(jù),或者-分別通過每個(gè)該端子各自尋址以及訪問數(shù)據(jù)。
2.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中該第一和/或第二端子包括控制端口,該控制端口接收用于控制對(duì)該存儲(chǔ)區(qū)的訪問的控制信號(hào)。
3.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中該第一和/或第二端子包括地址端口,該地址端口接收用于尋址該存儲(chǔ)區(qū)內(nèi)的數(shù)據(jù)的尋址信號(hào)。
4.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中該第一和/或第二端子包括數(shù)據(jù)端口,該數(shù)據(jù)端口用于向和/或從該存儲(chǔ)區(qū)讀取和/或?qū)懭霐?shù)據(jù)。
5.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中該訪問控制裝置基于在所述端子處的控制和/或地址信號(hào)提供對(duì)數(shù)據(jù)區(qū)的訪問。
6.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中該訪問控制裝置是狀態(tài)機(jī),該狀態(tài)機(jī)基于在該第一和第二端子處的信號(hào)的狀態(tài)提供對(duì)數(shù)據(jù)區(qū)的訪問。
7.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中該訪問控制裝置包括存儲(chǔ)寄存器。
8.根據(jù)權(quán)利要求3所述的存儲(chǔ)器單元,其中該地址端口提供對(duì)外部地址總線的訪問。
9.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中在單獨(dú)尋址和訪問該數(shù)據(jù)的情況下,該控制裝置提供由該端子之一的該控制端口和該地址端口對(duì)該存儲(chǔ)區(qū)的訪問并且通過兩個(gè)端子的該數(shù)據(jù)端口提供該數(shù)據(jù)。
10.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中在各自尋址的情況下,該控制裝置分別提供由該端子的該控制端口和該地址端口對(duì)至少一個(gè)存儲(chǔ)區(qū)的訪問,并且分別通過該端子的該數(shù)據(jù)端口提供該數(shù)據(jù)。
11.根據(jù)權(quán)利要求10所述的存儲(chǔ)器單元,其中在各自尋址的情況下,該控制裝置提供由該端子的該控制端口和該地址端口二者對(duì)至少一個(gè)存儲(chǔ)區(qū)的訪問,并且分別通過該端子的該數(shù)據(jù)端口提供該數(shù)據(jù)。
12.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中提供了至少兩個(gè)存儲(chǔ)區(qū)。
13.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中通過該端子之一提供對(duì)該存儲(chǔ)區(qū)大小的編程。
14.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中提供了三個(gè)存儲(chǔ)區(qū)。
15.根據(jù)權(quán)利要求14所述的存儲(chǔ)器單元,其中該三個(gè)存儲(chǔ)區(qū)中的兩個(gè)分別提供由該端子的該控制端口和該地址端口的訪問,以及分別通過該端子的該數(shù)據(jù)端口提供該數(shù)據(jù)。
16.根據(jù)權(quán)利要求14所述的存儲(chǔ)器單元,其中第三存儲(chǔ)區(qū)分別提供由該兩個(gè)端子的該控制端口和該地址端口的訪問,以及分別通過該端子的該數(shù)據(jù)端口提供該數(shù)據(jù)。
17.根據(jù)權(quán)利要求16所述的存儲(chǔ)器單元,其中該訪問控制裝置向該端子之一提供對(duì)該第三存儲(chǔ)區(qū)的優(yōu)先的訪問。
18.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中該端子之一提供由中央處理器對(duì)該數(shù)據(jù)的訪問,并且其中該端子之一提供由圖形處理器對(duì)該數(shù)據(jù)的訪問。
19.根據(jù)權(quán)利要求1所述的存儲(chǔ)器單元,其中該端子的帶寬和/或時(shí)鐘脈沖頻率是不同的。
20.一種用于提供對(duì)權(quán)利要求1所述的存儲(chǔ)器單元的訪問的方法,其包括下述步驟-通過第一端子接收訪問信號(hào)并提供來自存儲(chǔ)區(qū)的數(shù)據(jù),以及-通過第二端子接收訪問信號(hào)并提供來自存儲(chǔ)區(qū)的數(shù)據(jù),其特征在于-有選擇地-僅通過一個(gè)端子接收訪問信號(hào)并且通過兩個(gè)端子提供來自存儲(chǔ)區(qū)的數(shù)據(jù),或者-分別各自通過兩個(gè)端子接收訪問信號(hào)并且提供來自存儲(chǔ)區(qū)的數(shù)據(jù)。
21.一種用于提供存儲(chǔ)器的系統(tǒng)-具有與存儲(chǔ)器單元通信的第一處理器和與該存儲(chǔ)器單元通信的第二處理器,其特征在于-至少兩個(gè)訪問控制裝置,用于有選擇地提供-由該處理器之一單獨(dú)尋址和訪問數(shù)據(jù),或者-分別由每個(gè)該處理器各自尋址和訪問數(shù)據(jù)。
22.一種用于向處理器提供存儲(chǔ)器的模塊,包括在電子電路與權(quán)利要求1所述的存儲(chǔ)器單元之間提供通信的連接端子。
23.一種包括權(quán)利要求1所述的存儲(chǔ)器單元的移動(dòng)通信設(shè)備。
全文摘要
本發(fā)明涉及一種存儲(chǔ)器單元,所述存儲(chǔ)器單元具有至少兩個(gè)用于存儲(chǔ)數(shù)據(jù)的存儲(chǔ)區(qū)、用于訪問存儲(chǔ)區(qū)內(nèi)數(shù)據(jù)的第一端子、以及用于訪問存儲(chǔ)區(qū)內(nèi)數(shù)據(jù)的第二端子。為了提供對(duì)存儲(chǔ)器的多目的訪問,所述存儲(chǔ)器單元提供至少兩個(gè)訪問控制裝置,所述訪問控制裝置用于有選擇地提供通過端子之一單獨(dú)尋址和訪問數(shù)據(jù),或者分別通過每個(gè)端子各自尋址和訪問數(shù)據(jù)。
文檔編號(hào)G11C7/10GK1942973SQ200580010987
公開日2007年4月4日 申請(qǐng)日期2005年3月21日 優(yōu)先權(quán)日2004年4月19日
發(fā)明者馬特蒂·弗洛芒, 雅尼·克蘭特 申請(qǐng)人:諾基亞公司