本實用新型涉及一種芯片,具體是一種芯片接口擴展控制電路。
背景技術:
由于控制芯片的端口有限,無法滿足一個AD端口連接一個AD檢測模塊、一個I/O端口連接一個驅動模塊的需求,實現(xiàn)端口的復用不可或缺。因此,迫切需要解決控制芯片端口有限的問題。
技術實現(xiàn)要素:
本實用新型的目的在于提供一種芯片接口擴展控制電路,以解決上述背景技術中提出的問題。
為實現(xiàn)上述目的,本實用新型提供如下技術方案:
一種芯片接口擴展控制電路,具有若干個AD端口和I/O端口;鎖存器芯片,具有一個輸出使能端口、一個鎖存使能端口、若干個輸入端口和若干個輸出端口,所述控制芯片的一個所述AD端口連接所述鎖存器芯片的一個所述輸入端口,且所述鎖存器芯片的所述鎖存使能端口與所述控制芯片的一個所述I/O端口連接;驅動模塊,連接到所述鎖存器芯片的所述輸出端口;輸出使能端口Out En連接低電平或接地以使所述鎖存器芯片處于輸出使能狀態(tài)。優(yōu)選地,所述輸出使能端口Out En連接所述控制芯片的另一個所述I/O端口,另一個所述I/O端口可輸出低電平。優(yōu)選地,一個所述I/O端口可輸出高電平H以使所述鎖存器芯片處于鎖存不使能狀態(tài),一個所述AD端口可設置為輸出口,并通過所述鎖存器芯片的所述輸出端口Out輸出信號以控制所述驅動模塊工作。優(yōu)選地,所述驅動模塊包括第一驅動模塊和第二驅動模塊,所述鎖存器芯片的輸出端口Out分別與第一驅動模塊、第二驅動模塊相連接,所述控制芯片的一個所述AD端口可設置為輸出口,并通過所述鎖存器芯片的所述輸出端口Out輸出不同的信號以分別控制所述第一驅動模塊和所述第二驅動模塊工作。優(yōu)選地,控制電路還包括AD檢測模塊,所述AD檢測模塊連接到所述控制芯片的一個所述AD端口且連接到所述鎖存器芯片的一個所述輸入端口In。優(yōu)選地,一個所述I/O端口可輸出低電平L以使所述鎖存器芯片處于鎖存使能狀態(tài),一個所述AD端口設置為AD輸入口,以檢測所述AD檢測模塊的信號。優(yōu)選地,控制芯片的I/O端口還連接有存儲器。
與現(xiàn)有技術相比,本實用新型的有益效果是:本實用新型實現(xiàn)了AD端口的I/O功能擴展,在控制電路中包括AD檢測模塊時,控制芯片的AD端口能復用檢測AD檢測模塊的信號。
附圖說明
圖1為芯片接口擴展控制電路的結構示意圖。
具體實施方式
下面將結合本實用新型實施例中的附圖,對本實用新型實施例中的技術方案進行清楚、完整地描述。
如圖1所示,本實用新型的控制電路包括:控制芯片2,具有若干個AD端口和I/O端口;鎖存器芯片6,具有一個輸出使能端口OutEn、一個鎖存使能端口Latch、若干個輸入端口In和若干個輸出端口Out,控制芯片2的一個AD端口連接鎖存器芯片6的一個輸入端口,且鎖存器芯片6的鎖存使能端口Latch與控制芯片2的一個I/O端口連接;AD檢測模塊3,連接到控制芯片2的AD端口且連接到鎖存器芯片6的輸入端口In;驅動模塊4,連接到鎖存器芯片6的輸出端口Out;輸出使能端口OutEn接地以使鎖存器芯片6輸出使能。
工作原理如下:I/O端口輸出高電平H,鎖存使能端口Latch在鎖存不使能狀態(tài),控制芯片2設置AD端口為輸出口,并設置AD端口向鎖存器芯片6的輸入端口In輸入信號,使得輸出端口Out輸出信號與輸入端口In輸入信號相同,從而控制驅動模塊4工作;I/O端口輸出低電平L,鎖存使能端口Latch在鎖存使能狀態(tài),控制芯片2設置AD端口為輸入口,實時檢測AD檢測模塊3的信號。
綜上所述,本實用新型實現(xiàn)了AD端口的I/O功能擴展,在控制電路中包括AD檢測模塊3時,控制芯片的AD端口能復用檢測AD檢測模塊3的信號。
對于本領域技術人員而言,顯然本實用新型不限于上述示范性實施例的細節(jié),而且在不背離本實用新型的精神或基本特征的情況下,能夠以其他的具體形式實現(xiàn)本實用新型。因此,無論從哪一點來看,均應將實施例看作是示范性的,而且是非限制性的,本實用新型的范圍由所附權利要求而不是上述說明限定,因此旨在將落在權利要求的等同要件的含義和范圍內的所有變化囊括在本實用新型內。不應將權利要求中的任何附圖標記視為限制所涉及的權利要求。
此外,應當理解,雖然本說明書按照實施方式加以描述,但并非每個實施方式僅包含一個獨立的技術方案,說明書的這種敘述方式僅僅是為清楚起見,本領域技術人員應當將說明書作為一個整體,各實施例中的技術方案也可以經(jīng)適當組合,形成本領域技術人員可以理解的其他實施方式。