亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

電子設(shè)備的制作方法

文檔序號(hào):11857159閱讀:190來源:國知局
電子設(shè)備的制作方法與工藝

本實(shí)用新型涉及電子產(chǎn)品技術(shù)領(lǐng)域,特別是涉及一種電子設(shè)備。



背景技術(shù):

目前,電腦的主板上具有許多備用接口,這些備用接口中包括SATA(Serial Advanced Technology Attachment的縮寫,中文名:串行高級(jí)技術(shù)附件)接口和PCIE(Peripheral Component Interconnect Express的縮寫,中文名:外設(shè)部件互連標(biāo)準(zhǔn)擴(kuò)展,其為最新的總線和接口標(biāo)準(zhǔn),原名為“3GIO”)接口。SATA接口和PCIE接口為最常用的接口類型。電腦可以通過SATA接口連接SATA設(shè)備,通過PCIE接口連接PCIE設(shè)備。

在實(shí)現(xiàn)上述技術(shù)方案的過程中,發(fā)明人發(fā)現(xiàn)現(xiàn)有技術(shù)中至少存在如下問題:電腦主板上這種多種不同類型接口的設(shè)計(jì)直接增加了電腦的設(shè)計(jì)空間和成本。如何降低電腦的設(shè)計(jì)空間和成本成為本領(lǐng)域技術(shù)人員研究的重點(diǎn)。



技術(shù)實(shí)現(xiàn)要素:

有鑒于此,本實(shí)用新型提供一種電子設(shè)備,主要目的在于降低電子設(shè)備的設(shè)計(jì)空間和成本。

為達(dá)到上述目的,本實(shí)用新型主要提供如下技術(shù)方案:

本實(shí)用新型的實(shí)施例提供一種電子設(shè)備,包括:

芯片組,其具有總線信號(hào)輸出端,所述總線信號(hào)輸出端復(fù)用為SATA信號(hào)輸出端或PCIE信號(hào)輸出端;

第一連接接口,所述第一連接接口為輸入輸出接口,所述第一連接接口與所述總線信號(hào)輸出端電連接,所述第一連接接口復(fù)用為SATA接口或PCIE接口;

其中,當(dāng)所述第一連接接口復(fù)用為SATA接口時(shí),所述總線信號(hào)輸出端復(fù)用為SATA信號(hào)輸出端,所述芯片組通過所述總線信號(hào)輸出端向所述第一連接接口發(fā)送SATA信號(hào);

當(dāng)所述第一連接接口復(fù)用為PCIE接口時(shí),所述總線信號(hào)輸出端復(fù)用為PCIE信號(hào)輸出端,所述芯片組通過所述總線信號(hào)輸出端向所述第一連接接口發(fā)送PCIE信號(hào)。

本實(shí)用新型的目的及解決其技術(shù)問題還可采用以下技術(shù)措施進(jìn)一步實(shí)現(xiàn)。

前述的電子設(shè)備,其中,所述芯片組上設(shè)有在位信號(hào)輸入端和設(shè)備識(shí)別信號(hào)輸入端;

所述在位信號(hào)輸入端和所述設(shè)備識(shí)別信號(hào)輸入端分別與所述第一連接接口電連接;

所述芯片組通過所述在位信號(hào)輸入端和所述設(shè)備識(shí)別信號(hào)輸入端接收來自第一連接接口的在位信號(hào)和設(shè)備識(shí)別信號(hào),并根據(jù)設(shè)定的第一規(guī)則,通過所述總線信號(hào)輸出端向所述第一連接接口輸出SATA信號(hào)或PCIE信號(hào)。

前述的電子設(shè)備,其中,所述第一規(guī)則滿足:

當(dāng)所述在位信號(hào)和所述設(shè)備識(shí)別信號(hào)均為低電平信號(hào)時(shí),所述總線信號(hào)輸出端復(fù)用為SATA信號(hào)輸出端,所述芯片組通過所述總線信號(hào)輸出端向所述第一連接接口輸出SATA信號(hào);

當(dāng)所述在位信號(hào)為低電平信號(hào),所述設(shè)備識(shí)別信號(hào)為高電平信號(hào)時(shí),所述總線信號(hào)輸出端復(fù)用為PCIE信號(hào)輸出端,所述芯片組通過所述總線信號(hào)輸出端向所述第一連接接口輸出PCIE信號(hào)。

前述的電子設(shè)備,其中,所述第一規(guī)則滿足:

當(dāng)所述在位信號(hào)和所述設(shè)備識(shí)別信號(hào)均為低電平信號(hào)時(shí),所述總線信號(hào)輸出端復(fù)用為PCIE信號(hào)輸出端,所述芯片組通過所述總線信號(hào)輸出端向所述第一連接接口輸出PCIE信號(hào);

當(dāng)所述在位信號(hào)為低電平信號(hào),所述設(shè)備識(shí)別信號(hào)為高電平信號(hào)時(shí),所述總線信號(hào)輸出端復(fù)用為SATA信號(hào)輸出端,所述芯片組通過所述總線信號(hào)輸出端向所述第一連接接口輸出SATA信號(hào)。

前述的電子設(shè)備,還包括:

SATA設(shè)備附件,其具有SATA接口和第二連接接口,所述第二連接接口具有在位信號(hào)輸出端子、設(shè)備識(shí)別信號(hào)輸出端子和總線信號(hào)輸入端子;

其中,所述SATA設(shè)備附件通過所述SATA接口與外部SATA設(shè)備電連接;所述第二連接接口的在位信號(hào)輸出端子、設(shè)備識(shí)別信號(hào)輸出端子和總線信號(hào)輸入端子分別通過所述第一連接接口與所述芯片組的在位信號(hào)輸入端、識(shí)別信號(hào)輸入端以及總線信號(hào)輸出端一一對(duì)應(yīng)電連接;

所述SATA設(shè)備附件配置為通過第二連接接口輸出在位信號(hào)和設(shè)備識(shí)別信號(hào),且用于在第一連接接口與外部SATA設(shè)備之間傳輸SATA信號(hào)的附件。

前述的電子設(shè)備,其中,所述第一連接接口為插槽式接口,所述第二連接接口為插頭式接口;

或,所述第一連接接口為插頭式接口,所述第二連接接口為插槽式接口。

前述的電子設(shè)備,還包括:

PCIE設(shè)備附件,其具有PCIE接口和第三連接接口,所述第三連接接口具有在位信號(hào)輸出端子、設(shè)備識(shí)別信號(hào)輸出端子和總線信號(hào)輸入端子;

其中,所述PCIE設(shè)備附件通過所述PCIE接口與外部PCIE設(shè)備電連接;所述第三連接接口的在位信號(hào)輸出端子、設(shè)備識(shí)別信號(hào)輸出端子和總線信號(hào)輸入端子分別通過所述第一連接接口與所述芯片組的在位信號(hào)輸入端、識(shí)別信號(hào)輸入端以及總線信號(hào)輸出端一一對(duì)應(yīng)電連接;

所述PCIE設(shè)備附件配置為通過第三連接接口輸出在位信號(hào)和設(shè)備識(shí)別信號(hào),且用于在第一連接接口與外部PCIE設(shè)備之間傳輸PCIE信號(hào)的附件。

前述的電子設(shè)備,其中,所述第一連接接口為插槽式接口,所述第三連接接口為插頭式接口;

或,所述第一連接接口為插頭式接口,所述第三連接接口為插槽式接口。

前述的電子設(shè)備為筆記本電腦、臺(tái)式電腦或服務(wù)器。

借由上述技術(shù)方案,本實(shí)用新型電子設(shè)備至少具有以下有益效果:

在本實(shí)用新型提供的技術(shù)方案中,因?yàn)榈谝贿B接接口復(fù)用為SATA接口或PCIE接口,當(dāng)?shù)谝贿B接接口復(fù)用為SATA接口與外部SATA設(shè)備連接時(shí),芯片組通過總線信號(hào)輸出端向第一連接接口發(fā)送SATA信號(hào),從而實(shí)現(xiàn)芯片組與外部SATA設(shè)備之間的信號(hào)傳輸;當(dāng)?shù)谝贿B接接口復(fù)用為PCIE接口與外部PCIE設(shè)備連接時(shí),芯片組通過總線信號(hào)輸出端向第一連接接口發(fā)送PCIE信號(hào),從而實(shí)現(xiàn)芯片組與外部PCIE設(shè)備之間的信號(hào)傳輸。其中,使用同一個(gè)接口復(fù)用為SATA接口或PCIE接口,相對(duì)于現(xiàn)有技術(shù)中需要單獨(dú)設(shè)計(jì)兩個(gè)不同類型的接口,本實(shí)用新型提供的技術(shù)方案可以有效降低電子設(shè)備的設(shè)計(jì)空間和成本。

上述說明僅是本實(shí)用新型技術(shù)方案的概述,為了能夠更清楚了解本實(shí)用新型的技術(shù)手段,并可依照說明書的內(nèi)容予以實(shí)施,以下以本實(shí)用新型的較佳實(shí)施例并配合附圖詳細(xì)說明如后。

附圖說明

圖1是本實(shí)用新型的一實(shí)施例提供的一種電子設(shè)備的第一連接接口與芯片組連接的結(jié)構(gòu)框圖;

圖2是本實(shí)用新型的一實(shí)施例提供的另一種電子設(shè)備通過SATA設(shè)備附件與SATA設(shè)備連接的結(jié)構(gòu)框圖;

圖3是本實(shí)用新型的一實(shí)施例提供的另一種電子設(shè)備通過PCIE設(shè)備附件與PCIE設(shè)備連接的結(jié)構(gòu)框圖。

具體實(shí)施方式

為更進(jìn)一步闡述本實(shí)用新型為達(dá)成預(yù)定實(shí)用新型目的所采取的技術(shù)手段及功效,以下結(jié)合附圖及較佳實(shí)施例,對(duì)依據(jù)本實(shí)用新型申請(qǐng)的具體實(shí)施方式、結(jié)構(gòu)、特征及其功效,詳細(xì)說明如后。在下述說明中,不同的“一實(shí)施例”或“實(shí)施例”指的不一定是同一實(shí)施例。此外,一或多個(gè)實(shí)施例中的特定特征、結(jié)構(gòu)、或特點(diǎn)可由任何合適形式組合。

如圖1所示,本實(shí)用新型的一個(gè)實(shí)施例提出的一種電子設(shè)備,包括芯片組1和第一連接接口2。

如圖1所示,芯片組1具有總線信號(hào)輸出端11。該總線信號(hào)輸出端11復(fù)用為SATA信號(hào)輸出端或PCIE信號(hào)輸出端,換句話說:該總線信號(hào)輸出端11既可以用來輸出SATA信號(hào),也可以用來輸出PCIE信號(hào)。

如圖1所示,第一連接接口2為輸入輸出接口。第一連接接口2具有總線信號(hào)輸出端子21。第一連接接口2的總線信號(hào)輸出端子21與芯片組1的總線信號(hào)輸出端11電連接。第一連接接口2復(fù)用為SATA接口或PCIE接口,換句話說:該第一連接接口2既可以用來傳輸SATA信號(hào),也可以用來傳輸PCIE信號(hào)。

其中,當(dāng)?shù)谝贿B接接口2復(fù)用為SATA接口時(shí),本實(shí)用新型電子設(shè)備可以通過該第一連接接口2與外部SATA設(shè)備10連接,此時(shí)總線信號(hào)輸出端11復(fù)用為SATA信號(hào)輸出端,芯片組1通過總線信號(hào)輸出端11向第一連接接口2發(fā)送SATA信號(hào),并通過第一連接接口2將該SATA信號(hào)傳輸給外部SATA設(shè)備10,從而實(shí)現(xiàn)芯片組1與外部SATA設(shè)備10之間的信號(hào)傳輸。

當(dāng)上述的第一連接接口2復(fù)用為PCIE接口時(shí),本實(shí)用新型電子設(shè)備可以通過該第一連接接口2與外部PCIE設(shè)備20連接,此時(shí)總線信號(hào)輸出端11復(fù)用為PCIE信號(hào)輸出端,芯片組1通過總線信號(hào)輸出端11向第一連接接口2發(fā)送PCIE信號(hào),并通過第一連接接口2將該P(yáng)CIE信號(hào)傳輸給外部PCIE設(shè)備20,從而實(shí)現(xiàn)芯片組1與外部PCIE設(shè)備20之間的信號(hào)傳輸。

在上述提供的技術(shù)方案中,因?yàn)榈谝贿B接接口2既可以復(fù)用為SATA接口,也可以復(fù)用為PCIE接口,從而該同一個(gè)接口既可以充當(dāng)SATA接口與外部SATA設(shè)備10連接,又可以充當(dāng)PCIE接口與外部PCIE設(shè)備20連接,相對(duì)于現(xiàn)有技術(shù)中需要單獨(dú)設(shè)計(jì)兩個(gè)不同類型的接口,本實(shí)用新型提供的技術(shù)方案可以有效降低電子設(shè)備的設(shè)計(jì)空間和成本。

這里需要說明的是:在一個(gè)具體的應(yīng)用示例中,前述的芯片組1和第一連接接口2均設(shè)置在電子設(shè)備的主板上。

上述電子設(shè)備的芯片組1應(yīng)具有自動(dòng)識(shí)別功能,以識(shí)別第一連接接口2連接的是SATA設(shè)備10還是PCIE設(shè)備20,并根據(jù)第一連接接口2所連接外設(shè)的類型,通過總線信號(hào)輸出端11輸出相應(yīng)的總線信號(hào)。為了實(shí)現(xiàn)該功能,本實(shí)用新型的電子設(shè)備提供如下的實(shí)施方式:如圖1所示,前述的芯片組1上設(shè)有在位信號(hào)輸入端12和設(shè)備識(shí)別信號(hào)輸入端13。前述的第一連接接口2上具有相應(yīng)的在位信號(hào)輸入端子22和設(shè)備識(shí)別信號(hào)輸入端子23。芯片組1上的在位信號(hào)輸入端12與第一連接接口2的在位信號(hào)輸入端子22電連接。芯片組1上的設(shè)備識(shí)別信號(hào)輸入端13與第一連接接口2的設(shè)備識(shí)別信號(hào)輸入端子23電連接。其中,芯片組1通過在位信號(hào)輸入端12和設(shè)備識(shí)別信號(hào)輸入端13接收來自第一連接接口2的在位信號(hào)和設(shè)備識(shí)別信號(hào),并根據(jù)設(shè)定的第一規(guī)則,通過總線信號(hào)輸出端11向第一連接接口2的總線信號(hào)輸出端子21輸出SATA信號(hào)或PCIE信號(hào)。

具體在實(shí)施上述的技術(shù)方案時(shí),前述的SATA設(shè)備10或與SATA設(shè)備10連接的附件應(yīng)能輸出在位信號(hào)和設(shè)備識(shí)別信號(hào),當(dāng)SATA設(shè)備10或與SATA設(shè)備10連接的附件與第一連接接口2連接時(shí),可以通過第一連接接口2的在位信號(hào)輸入端子22向芯片組1的在位信號(hào)輸入端12輸入在位信號(hào),并可以通過第一連接接口2的設(shè)備識(shí)別信號(hào)輸入端子23向芯片組1的設(shè)備識(shí)別信號(hào)輸入端13輸入設(shè)備識(shí)別信號(hào)。其中,芯片組1通過在位信號(hào)輸入端12和設(shè)備識(shí)別信號(hào)輸入端13接收到SATA設(shè)備10輸入的在位信號(hào)和設(shè)備識(shí)別信號(hào)后,根據(jù)設(shè)定的第一規(guī)則,通過總線信號(hào)輸出端11向第一連接接口2的總線信號(hào)輸出端子21輸出SATA信號(hào)。

同樣的,前述的PCIE設(shè)備20或與PCIE設(shè)備20連接的附件也應(yīng)能輸出在位信號(hào)和設(shè)備識(shí)別信號(hào),當(dāng)PCIE設(shè)備20或與PCIE設(shè)備20連接的附件與第一連接接口2連接時(shí),可以通過第一連接接口2的在位信號(hào)輸入端子22向芯片組1的在位信號(hào)輸入端12輸入在位信號(hào),并可以通過第一連接接口2的設(shè)備識(shí)別信號(hào)輸入端子23向芯片組1的設(shè)備識(shí)別信號(hào)輸入端13輸入設(shè)備識(shí)別信號(hào)。其中,芯片組1通過在位信號(hào)輸入端12和設(shè)備識(shí)別信號(hào)輸入端13接收到PCIE設(shè)備20輸入的在位信號(hào)和設(shè)備識(shí)別信號(hào)后,根據(jù)設(shè)定的第一規(guī)則,通過總線信號(hào)輸出端11向第一連接接口2的總線信號(hào)輸出端子21輸出PCIE信號(hào)。

在一個(gè)具體的應(yīng)用示例中,前述的第一規(guī)則應(yīng)滿足:當(dāng)在位信號(hào)和設(shè)備識(shí)別信號(hào)均為低電平信號(hào)時(shí),總線信號(hào)輸出端11復(fù)用為SATA信號(hào)輸出端,芯片組1通過總線信號(hào)輸出端11向第一連接接口2的總線信號(hào)輸出端子21輸出SATA信號(hào)。當(dāng)在位信號(hào)為低電平信號(hào),設(shè)備識(shí)別信號(hào)為高電平信號(hào)時(shí),總線信號(hào)輸出端11復(fù)用為PCIE信號(hào)輸出端,芯片組1通過總線信號(hào)輸出端11向第一連接接口2的總線信號(hào)輸出端子21輸出PCIE信號(hào)。

這里需要說明的是:當(dāng)采用上述示例中的第一規(guī)則時(shí),SATA設(shè)備10或與SATA設(shè)備10連接的附件應(yīng)能輸出低電平在位信號(hào)和低電平設(shè)備識(shí)別信號(hào)。PCIE設(shè)備20或與PCIE設(shè)備20連接的附件應(yīng)能輸出低電平在位信號(hào)和高電平設(shè)備識(shí)別信號(hào)。

當(dāng)然,在一個(gè)替代的實(shí)施例中,前述的第一規(guī)則也可以用其它的規(guī)則進(jìn)行代替。在該替代的實(shí)施例中,前述的第一規(guī)則滿足:當(dāng)在位信號(hào)和設(shè)備識(shí)別信號(hào)均為低電平信號(hào)時(shí),總線信號(hào)輸出端11復(fù)用為PCIE信號(hào)輸出端,芯片組1通過總線信號(hào)輸出端11向第一連接接口2的總線信號(hào)輸出端子21輸出PCIE信號(hào)。當(dāng)在位信號(hào)為低電平信號(hào),設(shè)備識(shí)別信號(hào)為高電平信號(hào)時(shí),總線信號(hào)輸出端11復(fù)用為SATA信號(hào)輸出端,芯片組1通過總線信號(hào)輸出端11向第一連接接口2的總線信號(hào)輸出端子21輸出SATA信號(hào)。

這里需要說明的是:當(dāng)采用上述替代示例中的第一規(guī)則時(shí),相應(yīng)的,SATA設(shè)備10或與SATA設(shè)備10連接的附件應(yīng)能輸出低電平在位信號(hào)和高電平設(shè)備識(shí)別信號(hào)。PCIE設(shè)備20或與PCIE設(shè)備20連接的附件應(yīng)能輸出低電平在位信號(hào)和低電平設(shè)備識(shí)別信號(hào)。

為了盡量減少對(duì)外部SATA設(shè)備10進(jìn)行改動(dòng),如圖2所示,外部SATA設(shè)備10優(yōu)選的通過SATA設(shè)備附件3與第一連接接口2連接。該SATA設(shè)備附件3具有SATA接口32和第二連接接口31。第二連接接口31具有在位信號(hào)輸出端子312、設(shè)備識(shí)別信號(hào)輸出端子313和總線信號(hào)輸入端子311。SATA設(shè)備附件3通過SATA接口32與外部SATA設(shè)備10電連接。SATA設(shè)備附件3通過第二連接接口31與第一連接接口2電連接。且第二連接接口31的在位信號(hào)輸出端子312與第一連接接口2的在位信號(hào)輸入端子22電連接,以使第二連接接口31的在位信號(hào)輸出端子312通過第一連接接口2與芯片組1的在位信號(hào)輸入端12電連接。第二連接接口31的設(shè)備識(shí)別信號(hào)輸出端子313與第一連接接口2的設(shè)備識(shí)別信號(hào)輸入端子23電連接,以使第二連接接口31的設(shè)備識(shí)別信號(hào)輸出端子313通過第一連接接口2與芯片組1的設(shè)備識(shí)別信號(hào)輸入端13電連接。第二連接接口31的總線信號(hào)輸入端子311與第一連接接口2的總線信號(hào)輸出端子21電連接,以使第二連接接口31的總線信號(hào)輸入端子311通過第一連接接口2與芯片組1的總線信號(hào)輸出端11電連接。其中,本實(shí)施例中的SATA設(shè)備附件3配置為能通過第二連接接口31輸出在位信號(hào)和設(shè)備識(shí)別信號(hào),且用于在第一連接接口2與外部SATA設(shè)備10之間傳輸SATA信號(hào)的附件。具體實(shí)現(xiàn)該SATA設(shè)備附件3功能的技術(shù)為現(xiàn)有技術(shù)中的常用技術(shù),可以根據(jù)需要在現(xiàn)有技術(shù)中選取,在此不再贅述。

同樣的,為了盡量減少對(duì)外部PCIE設(shè)備20進(jìn)行改動(dòng),如圖3所示,外部PCIE設(shè)備20優(yōu)選的通過PCIE設(shè)備附件4與第一連接接口2連接。該P(yáng)CIE設(shè)備附件4具有PCIE接口42和第三連接接口41。第三連接接口41具有在位信號(hào)輸出端子412、設(shè)備識(shí)別信號(hào)輸出端子413和總線信號(hào)輸入端子411。PCIE設(shè)備附件4通過PCIE接口42與外部PCIE設(shè)備20電連接。PCIE設(shè)備附件4通過第三連接接口41與第一連接接口2電連接。且第三連接接口41的在位信號(hào)輸出端子412與第一連接接口2的在位信號(hào)輸入端子22電連接,以使第三連接接口41的在位信號(hào)輸出端子412通過第一連接接口2與芯片組1的在位信號(hào)輸入端12電連接。第三連接接口41的設(shè)備識(shí)別信號(hào)輸出端子413與第一連接接口2的設(shè)備識(shí)別信號(hào)輸入端子23電連接,以使第三連接接口41的設(shè)備識(shí)別信號(hào)輸出端子413通過第一連接接口2與芯片組1的設(shè)備識(shí)別信號(hào)輸入端13電連接。第三連接接口41的總線信號(hào)輸入端子411與第一連接接口2的總線信號(hào)輸出端子21電連接,以使第三連接接口41的總線信號(hào)輸入端子411通過第一連接接口2與芯片組1的總線信號(hào)輸出端11電連接。其中,本實(shí)施例中的PCIE設(shè)備附件4配置為能通過第三連接接口41輸出在位信號(hào)和設(shè)備識(shí)別信號(hào),且用于在第一連接接口2與外部PCIE設(shè)備20之間傳輸PCIE信號(hào)的附件。具體實(shí)現(xiàn)該P(yáng)CIE設(shè)備附件4功能的技術(shù)為現(xiàn)有技術(shù)中的常用技術(shù),可以根據(jù)需要在現(xiàn)有技術(shù)中選取,在此不再贅述。

在一個(gè)具體的應(yīng)用示例中,前述的第一連接接口2為插槽式接口,相應(yīng)的,第二連接接口31和第三連接接口41均為插頭式接口。

然而,在一個(gè)替代的示例中,也可以是前述的第一連接接口2為插頭式接口,第二連接接口31和第三連接接口41均為插槽式接口。

本實(shí)用新型實(shí)施例提供的電子設(shè)備可以為筆記本電腦、臺(tái)式電腦或服務(wù)器,本領(lǐng)域的技術(shù)人員應(yīng)當(dāng)理解,筆記本電腦、臺(tái)式電腦或服務(wù)器僅為示例,并不用于對(duì)本實(shí)施例的技術(shù)方案進(jìn)行限制,其他類型的電子設(shè)備也都適用。

以上所述,僅是本實(shí)用新型的較佳實(shí)施例而已,并非對(duì)本實(shí)用新型作任何形式上的限制,依據(jù)本實(shí)用新型的技術(shù)實(shí)質(zhì)對(duì)以上實(shí)施例所作的任何簡單修改、等同變化與修飾,均仍屬于本實(shí)用新型技術(shù)方案的范圍內(nèi)。

當(dāng)前第1頁1 2 3 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1