亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

中央處理器的供應(yīng)電壓的控制電路的制作方法

文檔序號:6413893閱讀:152來源:國知局

專利名稱::中央處理器的供應(yīng)電壓的控制電路的制作方法
技術(shù)領(lǐng)域
:本發(fā)明有關(guān)于一種控制電路,特別有關(guān)一種中央處理器(CPU)的供應(yīng)電壓的控制電路,可隨著CPU的負載大小及溫度改變,調(diào)整供應(yīng)電壓并且可以加上一固定電壓增量,借以達到CPU超頻的目的。
背景技術(shù)
:目前,市售的個人計算機中,中央處理器(CPU)皆具有電源指示腳位(VIDpins),用以輸出電源控制信號SVID,來控制PWM調(diào)變器輸出到中央處理器的電源電壓。由于不同制程的中央處理器需要不同的供應(yīng)電壓VCORE時,可以透過這些輸出腳位的邏輯準位,調(diào)整中央處理器所需要的電壓準位,如圖1中所示。習知中央處理器的超頻方法,除了改變頻率之外,也必須同時改變提供給中央處理器的供應(yīng)電壓,來達到超頻成功的目的。如圖2中所示,使用者可以借由接口總線14,例如系統(tǒng)總線或I2C總線,存入一個設(shè)定值于VID暫存器16中。VID控制器18用以產(chǎn)生一選擇信號sel,多任務(wù)器20根據(jù)選擇信號sel輸出來自中央處理器10的信號SVID,或來自VID暫存器16的信號RVID。當中央處理器10要超頻時,多任務(wù)器20則會根據(jù)來自VID控制器18的選擇信號sel,輸出該信號RVID至PWM調(diào)變器12,以改變輸出至中央處理器10的電壓VCORE,而達到超頻的目的。然而,根據(jù)英特爾(Intel)所公布的規(guī)格VRD10.0,中央處理器10的電源指示腳位的輸出值,將會隨著中央處理器10的負載大小及溫度來調(diào)整及隨時改變。如圖2中的習知電源供應(yīng)電路的架構(gòu)下,中央處理器10與其輸出的信號SVID,已借由一多任務(wù)器隔離,因此當中央處理器所輸出的信號SVID,隨著其負載大小及溫度改變時,此電路無法自動調(diào)整輸出至PWM調(diào)變器12的信號,及輸出至中央處理器的供應(yīng)電壓。如此,便無法利用前述方法,來達到中央處理器超頻的目的。
發(fā)明內(nèi)容本發(fā)明的首要目的,是在于提供一電源控制電路,可隨著CPU的負載大小及溫度改變,調(diào)整供應(yīng)電壓并且可以加上一固定電壓增量,而達到超頻CPU的目的。為達成上述目的,本發(fā)明提供一種中央處理器(CPU)的供應(yīng)電壓的控制電路,其中CPU具有用以輸出一電源指示信號的至少一電源指示接腳。在此控制電路中,一暫存器,用以儲存一調(diào)整信號。一加總單元,用以加總電源指示信號及調(diào)整信號,產(chǎn)生一第一信號輸出。一選擇裝置,用以接收電源指示信號以及第一信號。一選擇控制器,用以控制選擇裝置輸出電源指示信號或第一信號中之一。一PWM調(diào)變器,用以根據(jù)所接收的電源指示信號或第一信號,產(chǎn)生一電源供應(yīng)電壓至CPU。本發(fā)明的發(fā)明效果是所輸出到中央處理器的電源供應(yīng)電壓,不僅可具有一個由調(diào)整信號造成的固定電壓增量,而且會隨著中央處理器的負載大小及溫度改變,故可以達到超頻的目的。圖1為習知電源供應(yīng)電路的架構(gòu)圖;圖2為另一習知電源供應(yīng)電路的架構(gòu)圖;圖3為本發(fā)明的控制電路的示意圖。符號說明10、110CPU12、120PWM調(diào)變器14、190接口總線16、150暫存器18VID控制器20、130多任務(wù)器22、170計時控制單元140加總單元160選擇控制器180芯片組具體實施方式為了讓本發(fā)明的上述和其它目的、特征、和優(yōu)點能更明顯易懂,下文特舉一較佳實施例,并配合所附圖示,作詳細說明如下如圖3中所示,本發(fā)明提供一種中央處理器的供應(yīng)電壓的控制電路100,中央處理器110是設(shè)置于一具有芯片組180的計算機系統(tǒng)中,且具有至少一電源指示接腳,用以輸出一電源指示信號SVID。中央處理器110的供應(yīng)電壓的控制電路100,包括一PWM調(diào)變器120、一選擇裝置130、一加總單元140、一暫存器150以及一選擇控制器160。選擇裝置130,舉例來說可為一多任務(wù)器(multiplexer),具有一第一輸入端、一第二輸入端以及一控制端,其中上述第一輸入端耦接電源指示信號SVID。于此實施例中,暫存器150是可為一數(shù)字暫存器,例如為一電池備份元件或一非揮發(fā)性存儲器,用以儲存一調(diào)整信號Sa。一加總單元140,是用以根據(jù)電源指示信號SVID以及調(diào)整信號Sa,產(chǎn)生一第一信號S1輸出至選擇裝置130的第二輸入端。于本例中,加總單元140包含一譯碼單元、一加法器以及一編碼單元(未示于圖中)。其中譯碼單元用以根據(jù)一VRMtable表,將電源指示信號SVID轉(zhuǎn)換成一數(shù)字值,輸出至上述加法器。上述加法器,用以將上述數(shù)字值加上該調(diào)整信號Sa,輸出一第二信號。上述編碼單元,是根據(jù)VRMtable表,將上述第二信號再轉(zhuǎn)換成第一信號S1輸出至選擇裝置130的第二輸入端。于本發(fā)明的另一實施例中,調(diào)整信號Sa亦可為一個由外部電路產(chǎn)生的模擬信號。此時,加總單元140則為一個模擬加法器,此模擬加法器會把電源指示信號SVID加上調(diào)整信號Sa,然后作為第一信號S1輸出至選擇裝置130的第二輸入端。一選擇控制器160,用以輸出選擇信號sel至選擇裝置130的控制端,致使選擇裝置130輸出電源指示信號SVID或第一信號S1中之一。一PWM調(diào)變器120,耦接選擇裝置130,用以根據(jù)所接收的電源指示信號SVID或第一信號S1,產(chǎn)生一電源供應(yīng)電壓VCORE至中央處理器110。于本發(fā)明的中央處理器的供應(yīng)電壓的控制電路中,當計算機系統(tǒng)未進行超頻(即正常操作模式)時,選擇裝置130會根據(jù)選擇控制器160所輸出的選擇信號sel,將來自中央處理器110的電源指示信號SVID,直接輸入到PWM調(diào)變器120中。然后PWM調(diào)變器120會依據(jù)電源指示信號SVID,產(chǎn)生電源供應(yīng)電壓VCORE至中央處理器110。此時當中央處理器110輸出的電源指示信號SVID,隨著中央處理器110的負載大小及溫度改變時,PWM調(diào)變器120所輸出的電源供應(yīng)電壓VCORE亦會跟著改變。當計算機系統(tǒng)要超頻時,首先借由I2C總線或系統(tǒng)總線,將欲增加或減少的電壓值,寫入暫存器150,并且更改選擇控制器的輸出值,使得選擇裝置會輸出其第二輸入端所接收到的第一信號S1。接著,如同習知方法,改變中央處理器110的外頻至一個適當?shù)念l率。接著,計算機系統(tǒng)重新開機。此時,加總單元140會輸出一個由調(diào)整信號Sa及電源指示信號SVID組合成的第一信號S1,至選擇裝置130的第二輸入端。PWM調(diào)變器120會依據(jù)第一信號S1,產(chǎn)生電源供應(yīng)電壓VCORE至中央處理器110。此時,即使中央處理器110輸出的電源指示信號SVID,會隨著中央處理器110的負載大小及溫度改變。加總單元會根據(jù)已改變的電源指示信號SVID及該調(diào)整信號Sa,產(chǎn)生第一信號至PWM調(diào)變器120。因此,PWM調(diào)變器120所輸出的電源供應(yīng)電壓VCORE,不僅會隨著中央處理器110的負載大小及溫度改變,而且更具有一個由調(diào)整信號Sa造成的固定增量,借以達到超頻CPU的目的。本發(fā)明的控制電路,更包括一計時控制單元170,舉例來說,可為一個看門狗定時器(watchingdogtimer)。一般來說,計時控制單元170用在避免計算機系統(tǒng)超頻失敗時,系統(tǒng)無法恢復(fù)的情況。也就是說,計算機系統(tǒng)重新開機后,計時控制單元170計時一既定時間,然后輸出重置信號Sreset。若計算機系統(tǒng)重新開機后,中央處理器正常動作(超頻成功),計算機系統(tǒng)的BIOS會輸出一禁能信號,停止計時控制單元170的計時,計時控制單元170就不會輸出重置信號Sreset。若計算機系統(tǒng)重新開機后,中央處理器無法正常動作(超頻失敗),計算機系統(tǒng)的BIOS就不會輸出禁能信號,因此計時控制單元170計時一既定時間,然后輸出重置信號Sreset至選擇控制器160以及計算機系統(tǒng)的芯片組,使得選擇裝置130改為輸出電源指示信號SVID,且計算機系統(tǒng)會重新開機。因此,計時控制單元170用在避免計算機系統(tǒng)超頻失敗時,系統(tǒng)無法自動恢復(fù)的情況。因此,本發(fā)明所輸出到中央處理器的電源供應(yīng)電壓,不僅可具有一個由調(diào)整信號Sa造成的固定電壓增量,而且會隨著中央處理器110的負載大小及溫度改變,故可以達到超頻的目的。權(quán)利要求1.一種中央處理器的供應(yīng)電壓的控制電路,其特征在于上述中央處理器具有至少一電源指示接腳,用以輸出一電源指示信號,包括一選擇裝置,具有一第一輸入端耦接上述電源指示信號,一第二輸入端以及一控制端;一暫存器,用以儲存一調(diào)整信號;一加總單元,用以根據(jù)上述電源指示信號以及上述調(diào)整信號,產(chǎn)生一第一信號輸出至上述選擇裝置的第二輸入端;一選擇控制器,用以輸出一選擇信號至上述選擇裝置的上述控制端,致使上述選擇裝置輸出上述電源指示信號或上述第一信號中之一;以及一PWM調(diào)變器,耦接上述選擇裝置,用以根據(jù)上述電源指示信號或第一信號中之一,產(chǎn)生一電源供應(yīng)電壓至上述中央處理器。2.根據(jù)權(quán)利要求1所述的中央處理器的供應(yīng)電壓的控制電路,其特征在于上述中央處理器是設(shè)置于一計算機系統(tǒng)中,當上述計算機系統(tǒng)處于一正常操作模式,上述選擇裝置輸出上述電源指示信號,而當上述計算機系統(tǒng)處于一超頻操作模式時,上述選擇裝置輸出上述第一信號。3.根據(jù)權(quán)利要求2所述的中央處理器的供應(yīng)電壓的控制電路,其特征在于更包括一計時控制單元,用以于上述超頻操作模式下,上述中央處理器無法正常動作時,輸出一重置信號致使上述選擇裝置輸出上述電源指示信號,并且致使上述計算機系統(tǒng)重新開機。4.根據(jù)權(quán)利要求2所述的中央處理器的供應(yīng)電壓的控制電路,其特征在于上述暫存器以及選擇控制器是借由一接口總線與上述計算機系統(tǒng)的一BIOS溝通。5.根據(jù)權(quán)利要求3所述的中央處理器的供應(yīng)電壓的控制電路,其特征在于當上述計算機系統(tǒng)重新開機后,上述計時控制單元計時一既定時間,輸出上述重置信號,若上述中央處理器正常動作,上述計算機系統(tǒng)的BIOS則輸出一禁能信號,停止上述計時控制單元的計時。6.根據(jù)權(quán)利要求1所述的中央處理器的供應(yīng)電壓的控制電路,其特征在于上述加總單元包含一譯碼單元,用以根據(jù)一對應(yīng)關(guān)系,將上述電源指示信號轉(zhuǎn)換成一數(shù)字值;一加法器,用以上述數(shù)字值加上上述調(diào)整信號,輸出一第二信號;以及一編碼單元,根據(jù)上述對應(yīng)關(guān)系,將上述第二信號轉(zhuǎn)換成上述第一信號輸出至上述選擇裝置的第二輸入端。7.根據(jù)權(quán)利要求1所述的中央處理器的供應(yīng)電壓的控制電路,其特征在于上述中央處理器是根據(jù)其負載大小及溫度,改變輸出的上述電源指示信號。8.一種中央處理器的供應(yīng)電壓的控制電路,其特征在于上述中央處理器具有至少一電源指示接腳,用以輸出一電源指示信號,并且根據(jù)其負載大小及溫度,改變輸出的上述電源指示信號,上述控制電路包括一選擇裝置,具有一第一輸入端耦接上述電源指示信號,一第二輸入端以及一控制端;一加總單元,用以根據(jù)上述電源指示信號以及一調(diào)整信號,產(chǎn)生一第一信號輸出至上述選擇裝置的第二輸入端;一選擇控制器,用以輸出一選擇信號至上述選擇裝置的上述控制端,致使上述選擇裝置輸出上述電源指示信號或上述第一信號中之一;以及一PWM調(diào)變器,耦接上述選擇裝置,用以根據(jù)上述電源指示信號或第一信號中之一,產(chǎn)生一電源供應(yīng)電壓至上述中央處理器。9.根據(jù)權(quán)利要求8所述的中央處理器的供應(yīng)電壓的控制電路,其特征在于上述中央處理器是設(shè)置于一計算機系統(tǒng)中,當上述計算機系統(tǒng)處于一正常操作模式,上述選擇裝置輸出上述電源指示信號,而當上述計算機系統(tǒng)處于一超頻操作模式時,上述選擇裝置輸出上述第一信號。10.根據(jù)權(quán)利要求9所述的中央處理器的供應(yīng)電壓的控制電路,其特征在于更包括一計時控制單元,用以于上述超頻操作模式下,上述中央處理器無法正常動作時,輸出一重置信號致使上述選擇裝置輸出上述電源指示信號,并且致使上述計算機系統(tǒng)重新開機。11.根據(jù)權(quán)利要求10所述的中央處理器的供應(yīng)電壓的控制電路,其特征在于當上述計算機系統(tǒng)重新開機時,上述計時控制單元計時一既定時間后,輸出上述重置信號,若上述中央處理器正常動作,上述計算機系統(tǒng)的BIOS則輸出一禁能信號,停止上述計時控制單元的計時。12.根據(jù)權(quán)利要求8所述的中央處理器的供應(yīng)電壓的控制電路,其特征在于上述選擇控制器是借由一接口總線與上述計算機系統(tǒng)的一BIOS溝通,上述調(diào)整信號是為來自一外部電路的一模擬信號。13.根據(jù)權(quán)利要求12所述的中央處理器的供應(yīng)電壓的控制電路,其特征在于加總單元是為一模擬加法器,用以上述電源指示信號加上上述調(diào)整信號,輸出上述第一信號至上述選擇裝置的第二輸入端。全文摘要本發(fā)明是一種中央處理器(CPU)的供應(yīng)電壓的控制電路,其中CPU具有用以輸出一電源指示信號的至少一電源指示接腳。在此控制電路中,一暫存器,用以儲存一調(diào)整信號。一加總單元,用以加總電源指示信號及調(diào)整信號,產(chǎn)生一第一信號輸出。一選擇裝置,用以接收電源指示信號以及第一信號。一選擇控制器,用以控制選擇裝置輸出電源指示信號或第一信號中之一。一PWM調(diào)變器,用以根據(jù)所接收的電源指示信號或第一信號,產(chǎn)生一電源供應(yīng)電壓至CPU。本發(fā)明所輸出到中央處理器的電源供應(yīng)電壓,不僅可具有一個由調(diào)整信號造成的固定電壓增量,而且會隨著中央處理器的負載大小及溫度改變,故可以達到超頻的目的。文檔編號G06F1/26GK1605972SQ20041005710公開日2005年4月13日申請日期2004年8月19日優(yōu)先權(quán)日2003年10月6日發(fā)明者王政治申請人:華邦電子股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1