1.一種動態(tài)偏置LDO電路,其特征在于,包括固定偏置電路、動態(tài)偏置電路、功率管柵端控制電路,其中:
固定偏置電路包括:參考電壓(Vref),放大器(OP1),晶體管(M1)~(M4),電阻(Rs),用于產(chǎn)生固定偏置電壓(Vb1)和(Vb2);
動態(tài)偏置電路包括:電阻(R1)、(R2),電容(C1)、(C2),放大器(OP2)、(OP3),用于產(chǎn)生動態(tài)偏置和固定偏置的疊加信號(Vb3)和(Vb4);(Vb3)控制晶體管(M6)、(M7)的柵壓,(Vb4)控制晶體管(M5)和(M8)的柵壓;
功率管柵端控制電路包括:晶體管(M5)~(M8),功率管(Mp),功率管柵端和漏端寄生電容(C_int)和(C_out);
其連接關(guān)系為:參考電壓(Vref)連接放大器(OP1)的正輸入端,(OP1)負輸入端與輸出相連構(gòu)成單位增益輸出,(OP1)輸出與晶體管(M2)的柵端相連,(M2)的源端連接電阻(Rs),電阻(Rs)另一端連接地,晶體管(M2)的漏端與晶體管(M1)的漏端和柵端相連,構(gòu)成固定偏置電壓(Vb1),晶體管(M1)的源端與電源(VDD)相連,晶體管(M3)柵端為(Vb1),(M3)源端連接(VDD),(M3)漏端與晶體管(M4)的漏端和源端相連,構(gòu)成固定偏置電壓(Vb2),(Vb1)連接放大器(OP2)的正輸入端和電阻(R1),(R1)的另一端連接(OP2)的負輸入端和電容(C1),(C1)的另一端連接輸出電壓(Vout),(OP2)的輸出端為(Vb4)連接晶體管(M5)和(M8)的柵端,固定偏置電壓(Vb2)連接放大器(OP3)的正輸入端和電阻(R2),電阻(R2)的另一端連接(OP3)的負輸入端和電容(C2),電容(C2)的另一端連接(Vout),(OP3)的輸出電壓為(Vb3)連接晶體管(M6)和(M7)的柵端,晶體管(M5)的源端接(VDD),(M5)漏端連接功率管(Mp)的柵端和晶體管(M6)的漏端,晶體管(M6)的源端連接晶體管(M7)的漏端和晶體管(M8)的漏端,晶體管(M7)的源端接地,晶體管(M8)的源端連接(Vout),功率管(Mp)的源端接(VDD),(Mp)的漏端為(Vout);電容(C_int)和(C_out)分別是功率管(Mp)柵端和漏端處寄生的電容。
2.根據(jù)權(quán)利要求1所述的動態(tài)偏置LDO電路,其特征在于,所述晶體管(M1)~(M8)為MOS場效應(yīng)晶體管。
3.根據(jù)權(quán)利要求1或2所述的動態(tài)偏置LDO電路,其特征在于,所述功率管(Mp)為MOS場效應(yīng)晶體管。