專利名稱:一種控制插卡式設(shè)備中業(yè)務(wù)卡iic總線緩沖器的控制電路的制作方法
【專利摘要】本實(shí)用新型涉及通訊技術(shù)領(lǐng)域,尤其是涉及一種控制插卡式設(shè)備中業(yè)務(wù)卡IIC總線緩沖器的控制電路。本實(shí)用新型針對現(xiàn)有技術(shù)存在的問題,提供一種控制電路,解決傳統(tǒng)通過業(yè)務(wù)卡中央處理器直接控制IIC緩沖器時出現(xiàn)的由于中央處理器出現(xiàn)故障誤把IIC緩沖器打開干擾到主控卡中央處理器與正常工作的業(yè)務(wù)卡中央處理器通訊的情況,同時也不需要軟件頻繁的判斷何時應(yīng)該打開或關(guān)閉IIC緩沖器,大大降低了軟件設(shè)計的難度。本實(shí)用新型中所述IIC總線緩沖器的IIC信號輸出口通過背板連接器到主控卡中央處理器的IIC接口上,看門狗電路將業(yè)務(wù)卡上的中央處理器輸出的方波信號轉(zhuǎn)換成高低電平信號后,發(fā)送給IIC總線緩沖器。
【專利說明】
一種控制插卡式設(shè)備中業(yè)務(wù)卡M C總線緩沖器的控制電路
技術(shù)領(lǐng)域
[0001]本實(shí)用新型涉及通訊技術(shù)領(lǐng)域,尤其是涉及一種控制插卡式設(shè)備中業(yè)務(wù)卡IIC總線緩沖器的控制電路?!颈尘凹夹g(shù)】
[0002]在通訊技術(shù)領(lǐng)域所使用插卡式設(shè)備,主控卡中央處理器和業(yè)務(wù)卡中央處理器經(jīng)常通過的IIC這種2線制的接口來進(jìn)行簡單通訊,由于主控卡的IIC接口有限且IIC接口支持1 對多的通訊模式,所以將業(yè)務(wù)卡的IIC接口在背板上連接在一起,最后再通過背板連接器與主控卡中央處理器的IIC接口連接。在設(shè)備工作過程中如果某一個業(yè)務(wù)卡的中央處理器出現(xiàn)故障導(dǎo)致IIC總線一直被占用(數(shù)據(jù)線或者時鐘線被強(qiáng)制拉高或者拉低),那么其他業(yè)務(wù)卡中央處理器將接收不到主控卡中央處理器發(fā)出的信號,同時主控卡中央處理器也無法收到任何一張正常工作的業(yè)務(wù)卡中央處理器發(fā)出的信號,導(dǎo)致整個設(shè)備工作都不正常。
[0003]大多數(shù)插卡式設(shè)備是通過業(yè)務(wù)卡中央處理器的GP10來直接輸出高低電平來控制 IIC總線緩沖器的使能,在需要與主控卡通訊時將該使能打開,不需要時將該使能關(guān)閉,避免中央處理器出現(xiàn)故障時IIC總線緩沖器處于打開狀態(tài),由于頻繁的判斷何時應(yīng)該打開或者關(guān)閉IIC總線緩沖器必然會增加軟件設(shè)計的復(fù)雜程度,同時當(dāng)業(yè)務(wù)卡中央處理器出現(xiàn)故障時也有可能隨機(jī)的讓IIC總線緩沖器打開,干擾主控卡中央處理器與其他正常的業(yè)務(wù)卡中央處理器之間的通訊?!緦?shí)用新型內(nèi)容】
[0004]本實(shí)用新型所要解決的技術(shù)問題是:針對現(xiàn)有技術(shù)存在的問題,提供一種控制插卡式設(shè)備中業(yè)務(wù)卡IIC總線緩沖器的控制電路,解決傳統(tǒng)通過業(yè)務(wù)卡中央處理器直接控制 IIC總線緩沖器時出現(xiàn)的由于中央處理器出現(xiàn)故障誤把IIC總線緩沖器打開干擾到主控卡中央處理器與正常工作的業(yè)務(wù)卡中央處理器通訊的情況,同時也不需要軟件頻繁的判斷何時應(yīng)該打開或關(guān)閉IIC總線緩沖器,大大降低了軟件設(shè)計的難度。
[0005]本實(shí)用新型采用的技術(shù)方案如下:
[0006]—種控制插卡式設(shè)備中業(yè)務(wù)卡IIC總線緩沖器的控制電路包括業(yè)務(wù)卡中央處理器、看門狗電路、IIC總線緩沖器、背板連接器以及主控卡中央處理器,所述業(yè)務(wù)卡上的中央處理器GP10與看門狗電路的信號輸入口連接,所述看門狗電路的信號輸出口與I2C總線緩沖器的使能輸入管腳連接,所述業(yè)務(wù)卡中央處理器的IIC接口與I2C總線緩沖器的IIC信號輸入口連接,所述IIC總線緩沖器的IIC信號輸出口通過背板連接器到主控卡中央處理器的 IIC接口上,看門狗電路將業(yè)務(wù)卡上的中央處理器輸出的方波信號轉(zhuǎn)換成高低電平信號后, 發(fā)送給IIC總線緩沖器。該高低電平信號控制IIC總線緩沖器使能。
[0007]進(jìn)一步的,所述看門狗電路內(nèi)設(shè)置有定時器電路,所述定時器在沒有收到業(yè)務(wù)卡中央處理器輸出的方波信號時,定時器將會溢出,進(jìn)而輸出低電平信號。
[0008]根據(jù)權(quán)利要求1所述的一種控制插卡式設(shè)備中業(yè)務(wù)卡IIC總線緩沖器的控制電路,其特征在于所述看門狗電路采用TPS3705-33、SGM706、或ADM706型號的芯片。
[0009] 進(jìn)一步的,所述業(yè)務(wù)卡的中央處理器型號為freescale公司生產(chǎn)的MPC8308或 P1022〇[0〇1〇]進(jìn)一步的,所述IIC總線緩沖器采用TI公司生產(chǎn)的TCA4311型號的芯片。
[0011]綜上所述,由于采用了上述技術(shù)方案,本實(shí)用新型的有益效果是:
[0012]本實(shí)用新型用在一些直接使用業(yè)務(wù)卡中央處理器的GP10輸出高低電平來控制IIC 總線緩沖器的插卡式通訊設(shè)備中,可以通過看門狗電路將業(yè)務(wù)卡中央處理器輸出的方波信號轉(zhuǎn)換成高低電平信號,該信號直接控制IIC總線緩沖器的打開和關(guān)閉,避免了在業(yè)務(wù)卡中央處理器出現(xiàn)故障的時誤將IIC總線緩沖器打開干擾主控卡中央處理器與正常的業(yè)務(wù)卡中央處理器之間的通訊,同時軟件不用頻繁判斷何時應(yīng)該打開或者關(guān)閉IIC總線緩沖器,只需固定輸出方波信號,大大降低軟件設(shè)計的難度?!靖綀D說明】
[0013]本實(shí)用新型將通過例子并參照附圖的方式說明,其中:
[0014]圖1是本實(shí)用新型電路結(jié)構(gòu)示意圖。【具體實(shí)施方式】
[0015]為了使本實(shí)用新型的目的、技術(shù)方案及優(yōu)點(diǎn)更加清楚明白,以下結(jié)合附圖及實(shí)施例,對本實(shí)用新型進(jìn)行進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅用以解釋本實(shí)用新型,并不用于限定本實(shí)用新型。
[0016]本實(shí)用新型提供一種控制插卡式設(shè)備中業(yè)務(wù)卡IIC總線緩沖器的控制電路,其電路結(jié)構(gòu)如圖1所示,該電路包括業(yè)務(wù)卡上的中央處理器電路、看門狗電路、IIC總線緩沖器, 背板連接器,主控卡上的中央處理器電路。其中,業(yè)務(wù)卡中央處理器須采用能輸出方波脈沖信號,如freescale公司生產(chǎn)的MPC8308或P1022??撮T狗電路可采用帶有看門狗電路的芯片或者直接采用看門狗電路,本實(shí)施例采用帶有看門狗電路的芯片,如TPS3705-33、SGM706、 或ADM706型號的芯片,本實(shí)施例采用IIC總線緩沖器須帶有使能控制功能,能夠通過高低電平來控制IIC總線緩沖器的打開和關(guān)閉,如TCA4311型號的芯片。[〇〇17]連接時,將業(yè)務(wù)卡中央處理器產(chǎn)生方波信號的GP10管腳連接到看門狗電路的信號輸入口,看門狗電路的信號輸出口與IIC總線緩沖器的使能輸入管腳連接,業(yè)務(wù)卡中央處理器的lie接口與IIC總線緩沖器的IIC信號輸入口連接,所述IIC總線緩沖器的IIC信號輸出口在背板連接器上與各槽位的lie接口連接后統(tǒng)一連接到主控卡中央處理器的IIC接口上。 看門狗電路的內(nèi)部設(shè)有一個定時器電路,在業(yè)務(wù)卡中央處理器沒有輸出方波信號時,定時器將會溢出,進(jìn)而輸出低電平信號,該低電平信號控制lie總線緩沖器關(guān)閉,使業(yè)務(wù)卡的IIC 接口與背板上的lie總線處于斷開狀態(tài)。
[0018]整個電路的工作原理如下:由于看門狗電路內(nèi)部自帶一個定時器電路,其需要在看門狗電路的輸入端輸入方波信號才能將該定時器清〇(實(shí)際上是方波信號的上升沿和下降沿將該定時器清〇),如果在1.6S內(nèi)沒有將該定時器清0,定時器就會溢出,使看門狗電路輸出端輸出低電平信號,反之,看門狗電路輸出高電平。因此,利用看門狗電路的這個原理, 當(dāng)業(yè)務(wù)卡中央處理器產(chǎn)生方波信號時,信號的上升沿和下降沿能夠使該定時器電路清零,使看門狗電路的輸出端始終輸出高電平,若業(yè)務(wù)卡中央處理器運(yùn)轉(zhuǎn)不正常,則不能產(chǎn)生方波信號,看門狗定時器將會溢出,控制輸出端輸出低電平,這樣,通過看門狗電路將業(yè)務(wù)卡中央處理器所產(chǎn)生的固定頻率的方波信號轉(zhuǎn)換成簡單的高低電平信號,該高低電平信號直接控制lie總線緩沖器的使能管腳,從而控制IIC總線緩沖器的打開或關(guān)閉。
[0019]本說明書中公開的所有特征,除了互相排斥的特征以外,均可以以任何方式組合。
[0020]本說明書(包括任何附加權(quán)利要求、摘要和附圖)中公開的任一特征,除非特別敘述,均可被其他等效或具有類似目的的替代特征加以替換。即,除非特別敘述,每個特征只是一系列等效或類似特征中的一個例子而已。
【主權(quán)項(xiàng)】
1.一種控制插卡式設(shè)備中業(yè)務(wù)卡lie總線緩沖器的控制電路,其特征在于包括業(yè)務(wù)卡 中央處理器、看門狗電路、IIC總線緩沖器、背板連接器以及主控卡中央處理器,所述業(yè)務(wù)卡 上的中央處理器GP1與看門狗電路的信號輸入口連接,所述看門狗電路的信號輸出口與 I2C總線緩沖器的使能輸入管腳連接,所述業(yè)務(wù)卡中央處理器的IIC接口與I2C總線緩沖器 的IIC信號輸入口連接,所述IIC總線緩沖器的IIC信號輸出口通過背板連接器到主控卡中 央處理器的IIC接口上,看門狗電路將業(yè)務(wù)卡上的中央處理器輸出的方波信號轉(zhuǎn)換成高低 電平信號后,發(fā)送給IIC總線緩沖器。2.根據(jù)權(quán)利要求1所述的一種控制插卡式設(shè)備中業(yè)務(wù)卡IIC總線緩沖器的控制電路,其 特征在于所述看門狗電路內(nèi)設(shè)置有定時器電路,所述定時器在沒有收到業(yè)務(wù)卡中央處理器 輸出的方波信號時,定時器將會溢出,進(jìn)而輸出低電平信號。3.根據(jù)權(quán)利要求1所述的一種控制插卡式設(shè)備中業(yè)務(wù)卡IIC總線緩沖器的控制電路,其 特征在于所述看門狗電路采用TPS3705-33、SGM706、或ADM706型號的芯片。4.根據(jù)權(quán)利要求1所述的一種控制插卡式設(shè)備中業(yè)務(wù)卡IIC總線緩沖器的控制電路,其 特征在于所述業(yè)務(wù)卡的中央處理器型號為freescale公司生產(chǎn)的MPC8308或P1022。5.根據(jù)權(quán)利要求1所述的一種控制插卡式設(shè)備中業(yè)務(wù)卡IIC總線緩沖器的控制電路,其 特征在于所述IIC總線緩沖器采用TI公司生產(chǎn)的TCA4311型號的芯片。
【文檔編號】G05B19/042GK205721216SQ201620362987
【公開日】2016年11月23日
【申請日】2016年4月27日
【發(fā)明人】李超
【申請人】成都廣達(dá)新網(wǎng)科技股份有限公司