一種關(guān)機(jī)殘影消除電路及其驅(qū)動方法、顯示裝置的制造方法
【專利摘要】本發(fā)明的實施例提供一種關(guān)機(jī)殘影消除電路及其驅(qū)動方法、顯示裝置,涉及顯示技術(shù)領(lǐng)域,用于避免像素的TFT打開后再次關(guān)閉,進(jìn)而提升消除關(guān)機(jī)殘影的效果。該電路包括:比較器、控制模塊以及輸出模塊;比較器用于在同向端電壓大于反向端電壓時輸出高電平電壓、在同向端的輸入電壓小于或等于反向端的輸入電壓時輸出低電平電壓;控制模塊用于在比較器輸出高電平電壓時將控制節(jié)點的電壓與第二電平端的電壓拉齊、在比較器輸出低電平電壓時將控制節(jié)點的電壓與第三電平端的電壓拉齊;輸出模塊用于在控制節(jié)點的電壓為第三電平端的電壓時將第四電平端的電壓在信號輸出端輸出、在控制節(jié)點的電壓為第二電平端的電壓時將第五電平端的電壓在信號輸出端輸出。
【專利說明】
一種關(guān)機(jī)殘影消除電路及其驅(qū)動方法、顯示裝置
技術(shù)領(lǐng)域
[0001] 本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤其涉及一種關(guān)機(jī)殘影消除電路及其驅(qū)動方法、顯示 裝置。
【背景技術(shù)】
[0002] 顯示器在關(guān)閉電源時通常還會殘留一部分關(guān)閉前所顯示的圖像,這是因為顯示器 在正常點亮狀態(tài)時,每一個像素中的像素電極上都帶有一定的電荷量,若在關(guān)機(jī)時不能將 像素電極上的電荷及時導(dǎo)出,而任隨像素電極內(nèi)的電荷逐漸消失,則在像素電極上的電荷 未完全消失之前,用戶仍會在顯示器上觀察到圖像,即關(guān)機(jī)殘影現(xiàn)象。為了解決關(guān)機(jī)殘影顯 現(xiàn),現(xiàn)有技術(shù)中在通過使顯示器中的模擬電路主電源的出端連接至柵極驅(qū)動芯片并作用為 控制信號控制柵極驅(qū)動電路進(jìn)行輸出,當(dāng)顯示器正常進(jìn)行工作時,該控制信號為高電平,柵 極驅(qū)動電路在該控制信號的控制下逐行對各柵線進(jìn)行掃描,各像素中的場效應(yīng)薄膜晶體管 (英文全稱:Thin Film Transistor,簡稱:TFT)逐行打開,顯示器正常進(jìn)行顯示;當(dāng)顯示器 關(guān)機(jī)時,模擬電路主電源電壓的輸出電壓逐漸降低,當(dāng)模擬電路主電源電壓輸出低于一定 數(shù)值時,該控制信號為低電平,柵極驅(qū)動電路在該控制信號的控制下同時將所有像素中的 TFT打開,像素電極內(nèi)的電荷通過對應(yīng)TFT導(dǎo)出,各像素電極內(nèi)的電荷相互進(jìn)行中和,從而消 除關(guān)機(jī)殘影現(xiàn)象。然而,在顯示器關(guān)機(jī)時,輸入柵極驅(qū)動電路的控制信號為低電平,所以很 可能會拉低柵極驅(qū)動電路輸出電壓,進(jìn)而導(dǎo)致部分像素的TFT打開后還會再次關(guān)閉,進(jìn)而導(dǎo) 致像素電極中的電荷無法及時導(dǎo)出,影響關(guān)機(jī)殘影消除效果。
【發(fā)明內(nèi)容】
[0003] 本發(fā)明的實施例提供一種關(guān)機(jī)殘影消除電路及其驅(qū)動方法、顯示裝置,用于避免 像素的TFT打開后再次關(guān)閉,進(jìn)而提升消除關(guān)機(jī)殘影的效果。
[0004] 為達(dá)到上述目的,本發(fā)明的實施例采用如下技術(shù)方案:
[0005] 第一方面,提供一種關(guān)機(jī)殘影消除電路,包括:比較器、控制模塊以及輸出模塊;
[0006] 所述比較器的反向端連接第一電平端,所述比較器的同向端連接控制電壓輸入 端;所述比較器用于在所述同向端的輸入電壓大于所述反向端的輸入電壓時在所述比較器 的輸出端輸出高電平電壓、在所述同向端的輸入電壓小于或等于所述反向端的輸入電壓時 在所述比較器的輸出端輸出低電平電壓;
[0007] 所述控制模塊連接第二電平端、第三電平端、控制節(jié)點以及所述比較器的輸出端, 用于在所述比較器的輸出端輸出高電平電壓時將所述控制節(jié)點的電壓與所述第二電平端 的電壓拉齊、在所述比較器的輸出端輸出低電平電壓時將所述控制節(jié)點的電壓與所述第三 電平端的電壓拉齊;
[0008] 所述輸出模塊連接第四電平端、第五電平端、信號輸出端以及所述控制節(jié)點,用于 在所述控制節(jié)點的電壓為第三電平端的電壓時將所述第四電平端的電壓在所述信號輸出 端輸出、在所述控制節(jié)點的電壓為第二電平端的電壓時將所述第五電平端的電壓在所述信 號輸出端輸出;
[0009] 其中,第四電平端的電壓為高電平電壓,第五電平端的電壓為低電平電壓。
[0010] 可選的,所述關(guān)機(jī)殘影消除電路還包括:分壓模塊;
[0011] 所述分壓模塊連接輸入電壓端、所述第二電平端以及所述控制電壓輸入端;用于 調(diào)節(jié)所述控制電壓輸入端的電壓。
[0012] 可選的,所述關(guān)機(jī)殘影消除電路還包括:濾波模快;
[0013] 所述濾波模塊連接所述控制節(jié)點和所述第二電平端,用于對所述控制節(jié)點的電壓 進(jìn)行濾波。
[0014] 可選的,所述控制模塊包括:第一晶體管;
[0015] 所述第一晶體管的第一端連接所述控制節(jié)點以及所述第三電平端,所述第一晶體 管的第二端連接所述第二電平端,所述第一晶體管的柵極連接所述比較器的輸出端。
[0016] 可選的,所述輸出模塊包括:第二晶體管和第三晶體管;
[0017] 所述第二晶體管的第一端連接所述第四電平端,所述第二晶體管的第二端連接所 述信號輸出端,所述第二晶體管的柵極連接所述控制節(jié)點;
[0018] 所述第三晶體管的第一端連接所述信號輸出端,所述第三晶體管的第二端連接所 述第五電平端,所述第三晶體管的柵極連接所述控制節(jié)點;
[0019] 其中,所述第二晶體管為N型晶體管,所述三晶體管為P型晶體管。
[0020] 可選的,所述輸出模塊包括:反相單元、第四晶體管以及第五晶體管;
[0021 ]所述反相單元的輸入端連接所述控制節(jié)點,所述反相單元的輸出端連接所述第四 晶體管的柵極,所述反相單元用于在所述反相單元的輸出端輸出與所述反相單元的輸入端 輸入的電壓的相位相反的電壓;
[0022] 所述第四晶體管的第一端連接所述第四電平端,所述第四晶體管的第二端連接所 述信號輸出端;
[0023] 所述第五晶體管的第一端連接所述信號輸出端,所述第五晶體管的第二端連接所 述第五電平端,所述第五晶體管的柵極連接所述控制節(jié)點;
[0024] 其中,所述第四晶體管和所述第五晶體管均為N型晶體管。
[0025] 可選的,所述反相單元為反相器或者非門。
[0026] 可選的,所述輸出模塊包括:反相單元、第四晶體管以及第五晶體管;
[0027] 所述反相單元的輸入端連接所述控制節(jié)點,所述反相單元的輸出端連接所述第五 晶體管的柵極,所述反相單元用于在所述反相單元的輸出端輸出與所述反相單元輸入端輸 入的電壓的相位相反的電壓;
[0028] 所述第四晶體管的第一端連接所述第四電平端,所述第四晶體管的第二端連接所 述信號輸出端,所述第四晶體管的柵極連接所述控制節(jié)點;
[0029] 所述第五晶體管的第一端連接所述信號輸出端,所述第五晶體管的第二端連接所 述第五電平端;
[0030] 其中,所述第四晶體管和所述第五晶體管均為P型晶體管。
[0031] 可選的,所述反相單元為反相器或者非門。
[0032] 可選的,所述分壓模塊包括:第一電阻和第二電阻;
[0033] 所述第一電阻的第一端連接所述輸入電壓端,所述第一電阻的第二端連接所述控 制電壓輸入端;
[0034] 所述第二電阻的第一端連接所述控制電壓輸入端,所述第二電阻的第二端連接所 述第二電平端。
[0035] 可選的,所述濾波模塊包括:至少一個電容;
[0036] 至少一個所述電容的第一極連接所述控制節(jié)點,至少一個所述電容的第二極連接 所述第二電平端。
[0037] 第二方面,提供一種用于驅(qū)動第一方面任一項所述關(guān)機(jī)殘影消除電路的方法,包 括:
[0038] 判斷所述控制電壓輸入端的電壓是否大于所述第一電平端的電壓;
[0039]若是,比較器輸出高電平電壓,控制單元在所述比較器輸出的高電平的控制下將 所述控制節(jié)點的電壓與第二電平端的電壓拉齊,輸出單元在控制節(jié)點的電壓的控制下在所 述信號輸出端輸出第五電平端的電壓;
[0040] 若否,比較器輸出低電平電壓,控制單元在所述比較器輸出的低電平的控制下將 所述控制節(jié)點的電壓與第三電平端的電壓拉齊,輸出單元在控制節(jié)點的電壓的控制下在所 述信號輸出端輸出第四電平端的電壓;
[0041] 其中,所述第四電平端的電壓為高電平電壓,所述第五電平端的電壓為低電平電 壓;
[0042] 其中,第四電平端的電壓為高電平電壓,第五電平端的電壓為低電平電壓。
[0043]第三方面,提供一種顯示裝置,其特征在于,包括第一方面任一項所述的關(guān)機(jī)殘影 消除電路。
[0044]可選的,所述顯示裝置包括多個柵極驅(qū)動芯片,多個所述柵極驅(qū)動芯片連接于同 一個關(guān)機(jī)殘影消除電路的信號輸出端。
[0045] 本發(fā)明實施例提供的關(guān)機(jī)殘影消除電路,包括:比較器、控制模塊以及輸出模塊, 其中,比較器可以在同向端的輸入電壓大于反向端的輸入電壓時在輸出端輸出高電平、在 同向端的輸入電壓小于或等于反向端的輸入電壓時在輸出端輸出低電平,控制模塊能夠在 比較器的輸出端輸出高電平時將控制節(jié)點的電壓與第二電平端的電壓拉齊、在比較器的輸 出端輸出低電平時將控制節(jié)點的電壓與第三電平端的電壓拉齊,輸出模塊能夠在控制節(jié)點 的電壓為第三電平端的電壓時將第四電平端的高電平電壓在信號輸出端輸出、在控制節(jié)點 的電壓為第二電平端的電壓時將第五電平端的低電平電壓在信號輸出端輸出,即本發(fā)明實 施例提供的關(guān)機(jī)殘影消除電路可以在控制電壓輸入端為高電平時將第五電平端的低電平 電壓在信號輸出端輸出,在控制電壓輸入端為低電平時將第四電平端的高電平電壓在信號 輸出端輸出,相比于現(xiàn)有技術(shù)中關(guān)機(jī)時向柵極驅(qū)動電路輸入低電平的控制信號,本發(fā)明實 施例可以在關(guān)機(jī)時向柵極驅(qū)動電路輸入第四電平端的高電平電壓,所以本發(fā)明實施例可以 避免像素中的TFT打開后再次關(guān)閉,進(jìn)而提升消除關(guān)機(jī)殘影的效果。
【附圖說明】
[0046] 為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實施例或現(xiàn) 有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本 發(fā)明的一些實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以 根據(jù)這些附圖獲得其他的附圖。
[0047] 圖1為本發(fā)明實施例提供的關(guān)機(jī)殘影消除電路的示意性結(jié)構(gòu)圖之一;
[0048] 圖2為本發(fā)明實施例提供的關(guān)機(jī)殘影消除電路的示意性結(jié)構(gòu)圖之二;
[0049] 圖3為本發(fā)明實施例提供的關(guān)機(jī)殘影消除電路的示意性結(jié)構(gòu)圖之三;
[0050] 圖4為本發(fā)明實施例提供的關(guān)機(jī)殘影消除電路的電路圖之一;
[0051] 圖5為本發(fā)明實施例提供的關(guān)機(jī)殘影消除電路的電路圖之二;
[0052]圖6為本發(fā)明實施例提供的反相器的電路圖;
[0053]圖7為本發(fā)明實施例提供的關(guān)機(jī)殘影消除電路的電路圖之三;
[0054]圖8為本發(fā)明實施例提供的關(guān)機(jī)殘影消除電路的驅(qū)動方法的步驟流程圖;
[0055] 圖9為本發(fā)明實施例提供的顯示裝置的示意性結(jié)構(gòu)圖。
【具體實施方式】
[0056] 下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進(jìn)行清楚、完 整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例?;?本發(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他 實施例,都屬于本發(fā)明保護(hù)的范圍。
[0057] 本發(fā)明所有實施例中采用的晶體管均可以為薄膜晶體管或場效應(yīng)管或其他特性 相同的器件,根據(jù)在電路中的作用本發(fā)明的實施例所采用的晶體管主要為開關(guān)晶體管。由 于這里采用的開關(guān)晶體管的源極、漏極是對稱的,所以其源極、漏極是可以互換的。在本發(fā) 明實施例中,為區(qū)分晶體管除柵極之外的兩極,將其中源極稱為第一極,漏極稱為第二極。 按附圖中的形態(tài)規(guī)定晶體管的中間端為柵極、信號輸入端為源極、信號輸出端為漏極。此外 本發(fā)明實施例所采用的開關(guān)晶體管包括P型開關(guān)晶體管和N型開關(guān)晶體管兩種,其中,P型開 關(guān)晶體管在柵極為低電平時導(dǎo)通,在柵極為高電平時截止,N型開關(guān)晶體管為在柵極為高電 平時導(dǎo)通,在柵極為低電平時截止。
[0058]此外,還需要說明的是,本申請中的"第一"、"第二"等字樣僅僅是為了對功能和作 用基本相同的相同項或相似項進(jìn)行區(qū)分,"第一"、"第二"等字樣并不是在對數(shù)量和執(zhí)行次 序進(jìn)彳丁限定。
[0059] 實施例一、
[0060] 本發(fā)明的實施例提供一種關(guān)機(jī)殘影消除電路,參照圖1所示,該關(guān)機(jī)殘影消除電路 包括:比較器11、控制模塊12以及輸出模塊13。
[0061] 比較器11的反向端1連接第一電平端VI,比較器的同向端2連接控制電壓輸入端 Vxon;比較器11用于在同向端2的輸入電壓大于反向端1的輸入電壓時在比較器11的輸出端 3輸出高電平電壓、在同向端2的輸入電壓小于或等于反向端1的輸入電壓時在比較器11的 輸出端3輸出低電平電壓。
[0062]控制模塊12連接第二電平端V2、第三電平端V4、控制節(jié)點a以及比較器11的輸出端 3,用于在比較器11的輸出端3輸出高電平電壓時將控制節(jié)點a的電壓與第二電平端V2的電 壓拉齊、在比較器11的輸出端3輸出低電平電壓時將控制節(jié)點a的電壓與第三電平端V3的電 壓拉齊。
[0063]輸出模塊13連接第四電平端V4、第五電平端V5、信號輸出端Output以及控制節(jié)點 a,用于在控制節(jié)點a的電壓為第三電平端V3的電壓時將第四電平端V4的電壓在信號輸出端 輸出、在控制節(jié)點a的電壓為第二電平端V2的電壓時將第五電平端V5的電壓在信號輸出端 輸出。
[0064]其中,第四電平端V4的電壓為高電平電壓,第五電平端V5的電壓為低電平電壓。 [0065]需要說明的是,本發(fā)明實施例中的高電平電壓和低電平電壓是相對的,高電平電 壓和低電平電壓的判定是基于電路的TFT晶體管,當(dāng)一個電壓作用于電路中N型晶體管的柵 極可以使該N型晶體管導(dǎo)通,則該電壓為高電平電壓;反之,當(dāng)一個電壓作用于電路中N型晶 體管的柵極該N型晶體管截止,則該電壓為低電平電壓。同理,若晶體管為P型晶體管,電壓 作用于其柵極,晶體管導(dǎo)通,則該電壓為低電平電壓;電壓作用于其柵極,晶體管截止,則該 電壓為高電平電壓。本發(fā)明實施例中對高電平電壓和低電平電壓的具體電壓值不做限定, 以能夠滿足上述對晶體管導(dǎo)通和截止的控制為準(zhǔn)。此外,優(yōu)選的,高電平電壓大于5V。通過 使高電平電壓大于5V可以充分導(dǎo)通顯示裝置中的TFT,進(jìn)而避免顯示裝置中的TFT導(dǎo)通不充 分造成的影響。
[0066] 本發(fā)明實施例提供的關(guān)機(jī)殘影消除電路,包括:比較器、控制模塊以及輸出模塊, 其中,比較器可以在同向端的輸入電壓大于反向端的輸入電壓時在輸出端輸出高電平、在 同向端的輸入電壓小于或等于反向端的輸入電壓時在輸出端輸出低電平,控制模塊能夠在 比較器的輸出端輸出高電平時將控制節(jié)點的電壓與第二電平端的電壓拉齊、在比較器的輸 出端輸出低電平時將控制節(jié)點的電壓與第三電平端的電壓拉齊,輸出模塊能夠在控制節(jié)點 的電壓為第三電平端的電壓時將第四電平端的高電平電壓在信號輸出端輸出、在控制節(jié)點 的電壓為第二電平端的電壓時將第五電平端的低電平電壓在信號輸出端輸出,即本發(fā)明實 施例提供的關(guān)機(jī)殘影消除電路可以在控制電壓輸入端為高電平時將第五電平端的低電平 電壓在信號輸出端輸出,在控制電壓輸入端為低電平時將第四電平端的高電平電壓在信號 輸出端輸出,相比于現(xiàn)有技術(shù)中關(guān)機(jī)時向柵極驅(qū)動電路輸入低電平的控制信號,本發(fā)明實 施例可以在關(guān)機(jī)時向柵極驅(qū)動電路輸入第四電平端的高電平電壓,所以本發(fā)明實施例可以 避免像素中的TFT打開后再次關(guān)閉,進(jìn)而提升消除關(guān)機(jī)殘影的效果。
[0067] 可選的,參照圖2所示,上述實施例中的關(guān)機(jī)殘影消除電路還包括:分壓模塊14; [0068] 分壓模塊14連接輸入電壓端Input、第二電平端V2以及控制電壓輸入端Vxon;用于 調(diào)節(jié)控制電壓輸入端Vxon的電壓。
[0069] 上述關(guān)機(jī)殘影消除電路在實際使用中通常與比較器11的反向端1連接的第一電平 端V2的電壓為固定值,而關(guān)機(jī)殘影消除電路應(yīng)用與不同產(chǎn)品時輸入電壓端Input輸入的電 壓可能會不同,不同使用環(huán)境下對比較器11輸出端3輸出電平變化的觸發(fā)電壓的要求也可 能會不同,本發(fā)明實施例中通過分壓模塊14對輸入電壓端Input輸入的電壓進(jìn)行分壓調(diào)節(jié), 因此可以提高本發(fā)明實施例提供的關(guān)機(jī)殘影消除電路的兼容性,且可以根據(jù)使用環(huán)境對比 較器11輸出端3輸出電平變化的觸發(fā)電壓進(jìn)行調(diào)節(jié)。
[0070] 進(jìn)一步的,可選的,參照圖3所示,上述關(guān)機(jī)殘影消除電路還包括:濾波???5;
[0071] 濾波模15塊連接控制節(jié)點a和第二電平端V2,用于對控制節(jié)點a的電壓進(jìn)行濾波。
[0072] 關(guān)機(jī)殘影消除電路在使用可能會受到其他電磁信號的干擾,導(dǎo)致控制節(jié)點a的電 壓出現(xiàn)異常,進(jìn)而導(dǎo)致關(guān)機(jī)殘影消除電路誤動作,影響顯示裝置的正常顯示。本發(fā)明實施例 中通過濾波模15對控制節(jié)點a的電壓進(jìn)行濾波,可以減小外界電磁信號對控制節(jié)點a的電壓 的干擾,進(jìn)而避免關(guān)機(jī)殘影消除電路誤動作。
[0073] 實施例二、
[0074] 本發(fā)明實施例提供一種上述關(guān)機(jī)殘影消除電路的具體電路圖。
[0075] 具體的,參照圖4所示,上述實施例中的控制模塊12包括:第一晶體管Tl;
[0076] 第一晶體管Tl的第一端連接控制節(jié)點a以及第二電平端V2,第一晶體管Tl的第二 端連接第三電平端V3,第一晶體管Tl的柵極連接比較器11的輸出端3。
[0077]輸出模塊13包括:第二晶體管T2和第三晶體管T3;
[0078]第二晶體管T2的第一端連接第四電平端V4,第二晶體管T2的第二端連接信號輸出 端Ou tpu t,第二晶體管T2的柵極連接控制節(jié)點a;
[0079] 第三晶體管T3的第一端連接信號輸出端Output,第三晶體管T3的第二端連接第五 電平端V5,第三晶體管T3的柵極連接控制節(jié)點a;
[0080] 其中,第二晶體管T2為N型晶體管,三晶體管T3為P型晶體管;或者第二晶體管T2為 P型晶體管,三晶體管T3為N型晶體管。
[0081 ] 分壓模塊14包括:第一電阻Rl和第二電阻R2;
[0082]第一電阻Rl的第一端連接輸入電壓端Input,第一電阻的第二端連接控制電壓輸 入端Vxon;
[0083] 第二電阻R2的第一端連接控制電壓輸入端Vxon,第二電阻R2的第二端連接第二電 平端V2。
[0084]濾波模塊15包括:至少一個電容C;
[0085] 至少一個電容C的第一極連接控制節(jié)點a,至少一個電容C的第二極連接第二電平 端V2〇
[0086] 其中,圖4中以濾波???5中包含兩個電容為例進(jìn)行說明,但本發(fā)明實施例并不限 定于此,本發(fā)明實施例中的濾波模塊還可以包括其他數(shù)量的電容。例如:1個、3個等。
[0087] 以下,以圖4所示關(guān)機(jī)殘影消除電路中的第一晶體管Tl和第二晶體管T2為柵極高 電平時導(dǎo)通、低電平時截止的N型晶體管,第三晶體管T3為柵極低電平時導(dǎo)通、高電平時截 止的P型為例對上述實施例中提供的關(guān)機(jī)殘影消除電路的工作原理進(jìn)行說明。其中,第一電 平端VI、第二電平端V2、第三電平端V3、第四電平端V4和第五電平端V5均提供穩(wěn)定電壓。第 三電平端V3、第四電平端V4提供高電平電壓,第二電平端V2、第五電平端V5提供低電平電 壓。示例性的,第四電平端V4的電壓可以為顯示裝置中的公共電壓Vcom或者模擬電路主電 源輸出電壓Vin,第二電平端V2的電壓可以為接地電壓。
[0088] 首先,當(dāng)顯示裝置正常顯示時,Input輸入高電平,電阻Rl、R2對Input的輸入電壓 進(jìn)行分壓后控制電壓輸入端Vxon的電壓為:
[0089]
[0090] 其中,Vxcjn為控制電壓輸入端Vxon的電壓;Vin為輸入電壓端Input的輸入電壓;V2為 第二電平端V2的輸出電壓值;Rl為第一電阻Rl的阻值;R2為第二電阻R2的阻值。
[0091]此時,通過對第一電平端Vl的輸出電壓進(jìn)行設(shè)定,使¥\。"大于第一電平端Vl的輸出 電壓,比較器11的同向端1的輸入電壓V_大于比較器11的反向端2的輸入電壓,比較器11的 輸出端3輸出高電平。因為,Tl為柵極高電平時導(dǎo)通的N型晶體管,所以Tl導(dǎo)通,控制節(jié)點a通 過Tl連接第二電平端,控制節(jié)點a低電平,同時濾波單元中的電容C可以吸收電磁干擾帶來 的干擾電壓,a點保持穩(wěn)定的電平。因為a點低電平,且第二晶體管T2為柵極高電平時導(dǎo)通的 N型晶體管,第三晶體管T3為柵極高電平時截止的P型晶體管,所以T3導(dǎo)通、T2截止,Output 輸出第五電平端V5的電壓。即在顯示裝置正常顯示時,Output輸出低電平,關(guān)機(jī)殘影消除電 路在顯示裝置正常顯示時不起作用。
[0092] 在顯示裝置關(guān)機(jī)時,輸入電壓端Input的電壓逐漸降低,Rl、R2對Input的輸入電壓 Vin進(jìn)行分壓后進(jìn)一步降低控制電壓輸入端Vxon的電壓Vxcin;當(dāng)控制電壓輸入端Vxon的電壓 乂_小于或等于第一電平端Vl的輸出電壓時,比較器11的同向端1的輸入電壓V xc^h于或等 于比較器11的反向端2的輸入電壓Vl,比較器11的輸出端3輸出低電平,第一晶體管Tl截止, 控制節(jié)點a與第二電平端V2斷開,因此控制節(jié)點a輸出第三電平端V3的電壓,控制節(jié)點a高電 平。因為控制節(jié)點a高電平,所以T2導(dǎo)通、T3截止,Output輸出第四電平端V4的高電平電壓。 即在顯示裝置關(guān)機(jī)時,Output輸出高電平,關(guān)機(jī)殘影消除電路通過輸出的高電平控制柵極 驅(qū)動電路打開各個像素中的TFT,因此本發(fā)明實施例可以避免像素中的TFT打開后再次關(guān) 閉,進(jìn)而提升消除關(guān)機(jī)殘影的效果。
[0093]進(jìn)一步的,為了避免各個電平端輸出電壓過大,進(jìn)而損壞電路中的器件,在上述實 施例的基礎(chǔ)上,還可以通過電阻對各個電平端的輸出電壓進(jìn)行分壓后再輸出關(guān)機(jī)殘影消除 電路中。具體的,可以在第三電平端V3與控制節(jié)點a之間串聯(lián)一電阻和/或在第四電平端V4 與輸出端Output之間串聯(lián)一電阻。
[0094] 實施例三、
[0095] 本發(fā)明實施例提供另一種上述關(guān)機(jī)殘影消除電路的具體電路圖。
[0096] 具體的,參照圖5所示,其中,控制模塊12、分壓模塊14以及濾波???5與實施例二 相同,為避免贅述,本實施例中不再詳細(xì)說明。不同之處在于,輸出模塊13包括:反相單元 131、第四晶體管T4以及第五晶體管T5;
[0097] 反相單元131的輸入端連接控制節(jié)點a,反相單元131的輸出端連接第五晶體管T5 的柵極,反相單元131用于在反相單元的131輸出端輸出與反相單元131的輸入端輸入的電 壓的相位相反的電壓;
[0098]第四晶體管T4的第一端連接第四電平端V4,第四晶體管的第二端T4連接信號輸出 端Output;
[0099] 第五晶體管T4的第一端連接信號輸出端Output,第五晶體管T5的第二端連接第五 電平端V5,第五晶體管T5的柵極連接控制節(jié)點a。
[0100] 其中,第四晶體管T4、第五晶體管T5均為N型晶體管。
[0101] 以下,以圖5所示關(guān)機(jī)殘影消除電路中的第一晶體管Tl為柵極高電平時導(dǎo)通、低電 平時截止的N型晶體管,為例對上述實施例中提供的關(guān)機(jī)殘影消除電路的工作原理進(jìn)行說 明。第一電平端VI、第二電平端V2、第三電平端V3、第四電平端V4和第五電平端V5均提供穩(wěn) 定電壓。其中,第三電平端V3、第四電平端V4提供高電平電壓,第二電平端V2、第五電平端提 供低電平電壓。示例性的,第四電平端V4的電壓可以為顯示裝置中的公共電壓Vcom或者模 擬電路主電源輸出電壓Vin。第二電平端V2的電壓可以為接地電壓。
[0102] 首先,當(dāng)顯示裝置正常顯示時,控制電壓輸入端Vxon的電壓為:
[0103]
[0104] 其中,Vx〇n為控制電壓輸入端Vxon的電壓;Vin為輸入電壓端Input的輸入電壓;V2為 第二電平端V2的輸出電壓值;Rl為第一電阻Rl的阻值;R2為第二電阻R2的阻值。
[0105] 通過對第一電平端Vl的輸出電壓進(jìn)行設(shè)定,使¥\。"大于第一電平端Vl的輸出電壓, 比較器11的同向端1的輸入電壓Vxcin大于比較器11的反向端2的輸入電壓,比較器11的輸出 端3輸出高電平。因為,Tl為柵極高電平時導(dǎo)通的N型晶體管,所以Tl導(dǎo)通,控制節(jié)點a通過Tl 連接第二電平端V2,控制節(jié)點a低電平,同時濾波單元中的電容C可以吸收電磁干擾帶來的 干擾電壓,a點保持穩(wěn)定的低電平。因為a點低電平,所以反相單元131輸入端為低電平,反相 單元131輸出端輸出高電平,T4截止、T5導(dǎo)通,Output輸出第五電平端V5的低電平,即在顯示 裝置正常顯示時,Output輸出低電平,關(guān)機(jī)殘影消除電路在顯示裝置正常顯示時不起作用。
[0106] 在顯示裝置關(guān)機(jī)時,輸入電壓端Input的電壓逐漸降低,Rl、R2對Input的輸入電壓 V in進(jìn)行分壓后進(jìn)一步降低控制電壓輸入端Vxon的電壓Vxcin;當(dāng)控制電壓輸入端Vxon的電壓 乂_小于或等于第一電平端Vl的輸出電壓時,比較器11的同向端1的輸入電壓V xc^h于或等 于比較器11的反向端2的輸入電壓,比較器11的輸出端3輸出低電平,第一晶體管Tl截止,控 制節(jié)點a與第二電平端V2斷開,因此控制節(jié)點a輸出第三電平端V3的電壓,控制節(jié)點a高電 平。因為a點高電平,所以反相單元131輸入端為高電平,反相單元131的輸出端輸出低電平, T4導(dǎo)通、T5截止,Output輸出第四電平端V4的高電平電壓。即在顯示裝置關(guān)機(jī)時,Output輸 出高電平,關(guān)機(jī)殘影消除電路通過輸出的高電平控制柵極驅(qū)動電路打開各個像素中的TFT, 因此本發(fā)明實施例可以避免像素中的TFT打開后再次關(guān)閉,進(jìn)而提升消除關(guān)機(jī)殘影的效果。
[0107] 上述實施例中的反相單元131可以為反相器或者非門。其中,反相器通常用于模擬 電路,而非門通常用于數(shù)字電路中,二者的共同之處在于均可以將輸入信號的相位反轉(zhuǎn)180 度后在輸出端輸出。
[0108] 示例性的,上述實施例中的反相器具體可以如圖6所示,包括:反相模塊A,第三電 阻R3、第四電阻R4以及第五電阻R5;第三電阻R3的第一端連接控制節(jié)點a,第三電阻R3的第 二端連接反相模塊A的第一輸出入端,第四電阻R4的第一端連接第三電阻R3的第二端,第四 電阻R4的第二端連接反相模塊A的輸出端,第五電阻R5的第一端連接反相模塊A的第二輸出 入端,第五電阻R5的第二端接地,反相模塊A的輸出端連接第四晶體管T4的柵極。
[0109] 在反相器的電路中有:
[0110]
[0111] 其中,I3為流經(jīng)第三電阻R3的電流;I4為流經(jīng)第四電阻R4的電流;Vo為反相器的輸 出電壓;R 3為第三電阻的阻值;R4為第四電阻的阻值;V1為控制節(jié)點a的電壓。通過上述反相 器電路不但可以輸出輸入電SV 1的反相電壓,而且還可以個根據(jù)使用需求調(diào)節(jié)電阻的阻 值,進(jìn)而對輸出電壓Vo的值進(jìn)行調(diào)節(jié)。
[0112] 實施例四、
[0113] 本發(fā)明實施例提供另一種上述關(guān)機(jī)殘影消除電路的具體電路圖。
[0114] 具體的,參照圖7所示,其中,控制模塊12、分壓模塊14以及濾波???5與實施例二 相同,為避免贅述,本實施例中不再詳細(xì)說明。不同之處在于,輸出模塊13包括:反相單元 131、第四晶體管T4以及第五晶體管T5;
[0115]反相單元131的輸入端連接控制節(jié)點a,反相單元131的輸出端連接第四晶體管Τ4 的柵極,反相單元131用于在反相單元131的輸出端輸出與反相單元131輸入端輸入的電壓 的相位相反的電壓;
[0116]第四晶體管T4的第一端連接第四電平端V4,第四晶體管T4的第二端連接信號輸出 端Output,第四晶體管T4的柵極連接控制節(jié)點a;
[0117]第五晶體管T5的第一端連接信號輸出端Output,第五晶體管T5的第二端連接第五 電平端V5。
[0118]其中,第四晶體管T4和第五晶體管T5均為P型晶體管。
[0119]本發(fā)明實施例提供的關(guān)機(jī)殘影消除電路的工作原理與實施例三中的關(guān)機(jī)殘影消 除電路的工作原理類似,不同之處在于:正常顯示時,控制節(jié)點a低電平,第四晶體管T4的柵 極為高電高、第五晶體管T5的柵極為低電平,所以T4截止、T5導(dǎo)通,Output輸出第五電平端 V5的低電平電壓;在顯示裝置關(guān)機(jī)時,控制節(jié)點a為高電平時,第四晶體管T4的柵極為低電 平、第五晶體管T5的柵極為高電平,所以T4導(dǎo)通、T5截止,Output輸出第四電平端V4的高電 平電壓。即,在顯示裝置正常顯示時,Output輸出低電平電壓,關(guān)機(jī)殘影消除電路在顯示裝 置正常顯示時不起作用,在顯示裝置關(guān)機(jī)時,Output輸出高電平,關(guān)機(jī)殘影消除電路通過輸 出的高電平控制柵極驅(qū)動電路打開各個像素中的TFT。因此本發(fā)明實施例可以避免像素中 的TFT打開后再次關(guān)閉,進(jìn)而提升消除關(guān)機(jī)殘影的效果。
[0120] 此外,考慮到晶體管的制程工藝,不同類型的晶體管的有源層摻雜材料不相同,因 此關(guān)機(jī)殘影消除電路中采用統(tǒng)一類型的晶體管更有利于關(guān)機(jī)殘影消除電路的制程工藝,因 此優(yōu)選采用統(tǒng)一類型的晶體管來實現(xiàn)本發(fā)明。
[0121] 同樣,本發(fā)明實施例中的反相單元131可以為反相器或者非門。其中,反相器的電 路圖也可以如圖6所示。
[0122] 實施例五、
[0123] 本發(fā)明的實施例提供一種用于驅(qū)動上述任一實施例提供的關(guān)機(jī)殘影消除電路的 方法,具體的,參照圖8所示,該方法包括如下步驟:
[0124] S81、判斷控制電壓輸入端的電壓是否小于第一電平端的電壓。
[0125] 在步驟S81中,若控制電壓輸入端的電壓大于第一電平端的電壓,則執(zhí)行步驟S82, 若控制電壓輸入端的電壓小于或等于第一電平端的電壓,則執(zhí)行步驟S83。
[0126] S8 2、比較器輸出高電平電壓,控制單元在比較器輸出的高電平的控制下將控制節(jié) 點的電壓與第二電平端的電壓拉齊,輸出單元在控制節(jié)點的電壓的控制下在信號輸出端輸 出第五電平端的電壓。
[0127] S83、比較器輸出低電平電壓,控制單元在比較器輸出的低電平的控制下將控制節(jié) 點的電壓與第三電平端的電壓拉齊,輸出單元在控制節(jié)點的電壓的控制下在信號輸出端輸 出第四電平端的電壓。
[0128] 其中,第四電平端的電壓為高電平電壓,第五電平端的電壓為低電平電壓。
[0129] 本發(fā)明實施例提供的關(guān)機(jī)殘影消除電路的驅(qū)動方法可以在,控制電壓輸入端的電 壓大于第一電平端的電壓時,比較器輸出高電平電壓,控制單元在比較器輸出的高電平的 控制下將控制節(jié)點的電壓與第二電平端的電壓拉齊,輸出單元在控制節(jié)點的電壓的控制下 在信號輸出端輸出第五電平端的電壓,所以可以保證顯示裝置的正常顯示,在控制電壓輸 入端的電壓小于或等于第一電平端的電壓時,比較器輸出低電平電壓,控制單元在比較器 輸出的低電平的控制下將控制節(jié)點的電壓與第三電平端的電壓拉齊,輸出單元在控制節(jié)點 的電壓的控制下在信號輸出端輸出第四電平端的高電平電壓,所以本發(fā)明實施例可以在關(guān) 機(jī)時向柵極驅(qū)動電路輸入第四電平端的高電平電壓,因此本發(fā)明實施例可以避免像素中的 TFT打開后再次關(guān)閉,進(jìn)而提升消除關(guān)機(jī)殘影的效果。
[0130]實施例六、
[0131]本發(fā)明再一實施例提供一種顯示裝置,該顯示裝置包括上述任一實施例提供的關(guān) 機(jī)殘影消除電路。
[0132] 另外,顯示裝置可以為:電子紙、手機(jī)、平板電腦、電視機(jī)、顯示器、筆記本電腦、數(shù) 碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。
[0133] 進(jìn)一步的,參照圖9所示,顯示裝置90包括多個柵極驅(qū)動芯片90,多個柵極驅(qū)動芯 片91連接于同一個關(guān)機(jī)殘影消除電路92的信號輸出端Output。
[0134] 通過將多個柵極驅(qū)動芯片連接于同一個關(guān)機(jī)殘影消除電路的信號輸出端可以對 關(guān)機(jī)殘影消除電路的信號輸出端輸出電流進(jìn)行分流,從而避免關(guān)機(jī)殘影消除電路的信號輸 出端輸出電流過大,造成的顯示裝置中元器件的損壞,進(jìn)而提高顯示裝置的可靠性。
[0135] 以上所述,僅為本發(fā)明的【具體實施方式】,但本發(fā)明的保護(hù)范圍并不局限于此,任何 熟悉本技術(shù)領(lǐng)域的技術(shù)人員在本發(fā)明揭露的技術(shù)范圍內(nèi),可輕易想到變化或替換,都應(yīng)涵 蓋在本發(fā)明的保護(hù)范圍之內(nèi)。因此,本發(fā)明的保護(hù)范圍應(yīng)以權(quán)利要求的保護(hù)范圍為準(zhǔn)。
【主權(quán)項】
1. 一種關(guān)機(jī)殘影消除電路,其特征在于,包括:比較器、控制模塊以及輸出模塊; 所述比較器的反向端連接第一電平端,所述比較器的同向端連接控制電壓輸入端;所 述比較器用于在所述同向端的輸入電壓大于所述反向端的輸入電壓時在所述比較器的輸 出端輸出高電平電壓、在所述同向端的輸入電壓小于或等于所述反向端的輸入電壓時在所 述比較器的輸出端輸出低電平電壓; 所述控制模塊連接第二電平端、第三電平端、控制節(jié)點以及所述比較器的輸出端,用于 在所述比較器的輸出端輸出高電平電壓時將所述控制節(jié)點的電壓與所述第二電平端的電 壓拉齊、在所述比較器的輸出端輸出低電平電壓時將所述控制節(jié)點的電壓與所述第三電平 端的電壓拉齊; 所述輸出模塊連接第四電平端、第五電平端、信號輸出端以及所述控制節(jié)點,用于在所 述控制節(jié)點的電壓為第三電平端的電壓時將所述第四電平端的電壓在所述信號輸出端輸 出、在所述控制節(jié)點的電壓為第二電平端的電壓時將所述第五電平端的電壓在所述信號輸 出立而輸出; 其中,所述第四電平端的電壓為高電平電壓,所述第五電平端的電壓為低電平電壓。2. 根據(jù)權(quán)利要求1所述的關(guān)機(jī)殘影消除電路,其特征在于,所述關(guān)機(jī)殘影消除電路還包 括:分壓模塊; 所述分壓模塊連接輸入電壓端、所述第二電平端以及所述控制電壓輸入端;用于調(diào)節(jié) 所述控制電壓輸入端的電壓。3. 根據(jù)權(quán)利要求1所述的關(guān)機(jī)殘影消除電路,其特征在于,所述關(guān)機(jī)殘影消除電路還包 括:濾波??欤?所述濾波模塊連接所述控制節(jié)點和所述第二電平端,用于對所述控制節(jié)點的電壓進(jìn)行 濾波。4. 根據(jù)權(quán)利要求1-3任一項所述的關(guān)機(jī)殘影消除電路,其特征在于,所述控制模塊包 括:第一晶體管; 所述第一晶體管的第一端連接所述控制節(jié)點以及所述第三電平端,所述第一晶體管的 第二端連接所述第二電平端,所述第一晶體管的柵極連接所述比較器的輸出端。5. 根據(jù)權(quán)利要求1-3任一項所述的關(guān)機(jī)殘影消除電路,其特征在于,所述輸出模塊包 括:第二晶體管和第三晶體管; 所述第二晶體管的第一端連接所述第四電平端,所述第二晶體管的第二端連接所述信 號輸出端,所述第二晶體管的柵極連接所述控制節(jié)點; 所述第三晶體管的第一端連接所述信號輸出端,所述第三晶體管的第二端連接所述第 五電平端,所述第三晶體管的柵極連接所述控制節(jié)點; 其中,所述第二晶體管為N型晶體管,所述三晶體管為P型晶體管。6. 根據(jù)權(quán)利要求1-3任一項所述的關(guān)機(jī)殘影消除電路,其特征在于,所述輸出模塊包 括:反相單元、第四晶體管以及第五晶體管; 所述反相單元的輸入端連接所述控制節(jié)點,所述反相單元的輸出端連接所述第四晶體 管的柵極,所述反相單元用于在所述反相單元的輸出端輸出與所述反相單元的輸入端輸入 的電壓的相位相反的電壓; 所述第四晶體管的第一端連接所述第四電平端,所述第四晶體管的第二端連接所述信 號輸出端; 所述第五晶體管的第一端連接所述信號輸出端,所述第五晶體管的第二端連接所述第 五電平端,所述第五晶體管的柵極連接所述控制節(jié)點; 其中,所述第四晶體管和所述第五晶體管均為N型晶體管。7. 根據(jù)權(quán)利要求6所述的關(guān)機(jī)殘影消除電路,其特征在于,所述反相單元為反相器或者 非門。8. 根據(jù)權(quán)利要求1-3任一項所述的關(guān)機(jī)殘影消除電路,其特征在于,所述輸出模塊包 括:反相單元、第四晶體管以及第五晶體管; 所述反相單元的輸入端連接所述控制節(jié)點,所述反相單元的輸出端連接所述第五晶體 管的柵極,所述反相單元用于在所述反相單元的輸出端輸出與所述反相單元輸入端輸入的 電壓的相位相反的電壓; 所述第四晶體管的第一端連接所述第四電平端,所述第四晶體管的第二端連接所述信 號輸出端,所述第四晶體管的柵極連接所述控制節(jié)點; 所述第五晶體管的第一端連接所述信號輸出端,所述第五晶體管的第二端連接所述第 五電平端; 其中,所述第四晶體管和所述第五晶體管均為P型晶體管。9. 根據(jù)權(quán)利要求8所述的關(guān)機(jī)殘影消除電路,其特征在于,所述反相單元為反相器或者 非門。10. 根據(jù)權(quán)利要求2所述的關(guān)機(jī)殘影消除電路,其特征在于,所述分壓模塊包括:第一電 阻和第二電阻; 所述第一電阻的第一端連接所述輸入電壓端,所述第一電阻的第二端連接所述控制電 壓輸入端; 所述第二電阻的第一端連接所述控制電壓輸入端,所述第二電阻的第二端連接所述第 二電平端。11. 根據(jù)權(quán)利要求3所述的關(guān)機(jī)殘影消除電路,其特征在于,所述濾波模塊包括:至少一 個電容; 至少一個所述電容的第一極連接所述控制節(jié)點,至少一個所述電容的第二極連接所述 第二電平端。12. -種用于驅(qū)動權(quán)利要求1-11任一項所述關(guān)機(jī)殘影消除電路的方法,其特征在于,包 括: 判斷控制電壓輸入端的電壓是否大于第一電平端的電壓; 若是,比較器輸出高電平電壓,控制單元在所述比較器輸出的高電平的控制下將控制 節(jié)點的電壓與第二電平端的電壓拉齊,輸出單元在所述控制節(jié)點的電壓的控制下在信號輸 出端輸出第五電平端的電壓; 若否,比較器輸出低電平電壓,控制單元在所述比較器輸出的低電平的控制下將控制 節(jié)點的電壓與第三電平端的電壓拉齊,輸出單元在所述控制節(jié)點的電壓的控制下在信號輸 出端輸出第四電平端的電壓; 其中,所述第四電平端的電壓為高電平電壓,所述第五電平端的電壓為低電平電壓。13. -種顯示裝置,其特征在于,包括權(quán)利要求1-11任一項所述的關(guān)機(jī)殘影消除電路。14.根據(jù)權(quán)利要求13所述的顯示裝置,其特征在于,所述顯示裝置包括多個柵極驅(qū)動芯 片,多個所述柵極驅(qū)動芯片連接于同一個關(guān)機(jī)殘影消除電路的信號輸出端。
【文檔編號】G09G3/20GK105845069SQ201610440549
【公開日】2016年8月10日
【申請日】2016年6月17日
【發(fā)明人】楊鈺婷, 胡凌霄, 葉純
【申請人】京東方科技集團(tuán)股份有限公司, 合肥鑫晟光電科技有限公司