,將其中第一極可以為源極或漏極,第二極可以為漏極或源極。此外,按照晶體管的特性區(qū)分可以將晶體管分為η型晶體管或P型晶體管。在本發(fā)明實施例提供的驅(qū)動電路中,所有晶體管均是以η型晶體管為例進行的說明,可以想到的是在采用P型晶體管實現(xiàn)時是本領(lǐng)域技術(shù)人員可在沒有做出創(chuàng)造性勞動前提下輕易想到的,因此也是在本發(fā)明的實施例保護范圍內(nèi)的。
[0034]具體的,所述多個晶體管可以都為PMOS (positive channel Metal OxideSemiconductor,p溝道金屬氧化物半導(dǎo)體場效應(yīng))晶體管,當(dāng)所述復(fù)位信號為低電平時有效。
[0035]具體的,所述多個晶體管都為NMOS (negative channel Metal OxideSemiconductor,n溝道金屬氧化物半導(dǎo)體場效應(yīng))晶體管,當(dāng)所述復(fù)位信號為高電平時有效。
[0036]如圖2所示,本發(fā)明實施例所述的GOA復(fù)位電路包括的開關(guān)單元11包括多個PMOS晶體管;
[0037]所述GOA單元(圖2中未示)包括起始信號輸入端STV、低電平信號輸入端VSS以及η個時鐘信號輸入端CLKl-CLKn,其中,η為大于I的整數(shù);
[0038]所述多個PMOS晶體管的柵極都接入復(fù)位信號Reset ;
[0039]所述多個PMOS晶體管的漏極都接入高電平信號VGH ;
[0040]所述多個PMOS晶體管的源極分別與所述起始信號輸入端STV、所述低電平信號輸入端VSS以及所述η個時鐘信號輸入端CLKl-CLKn連接;
[0041]當(dāng)GOA單元正常工作時,所述復(fù)位信號Reset為高電平,所述多個PMOS晶體管都關(guān)斷,所述起始信號輸入端STV、所述低電平信號輸入端VSS以及所述η個時鐘信號輸入端CLK1-CLKn正常輸入信號;
[0042]當(dāng)GOA單元關(guān)機時,所述復(fù)位信號Reset切換為低電平,所述多個PMOS晶體管都打開,所述低電平信號輸入端VSS以及所述η個時鐘信號輸入端CLK1-CLKj接入高電平信號VGH,以控制GOA單元驅(qū)動所有的通道打開,釋放殘留電荷,消除殘影。
[0043]本發(fā)明還提供了一種GOA復(fù)位電路的驅(qū)動方法,用于驅(qū)動上述的GOA復(fù)位電路,所述驅(qū)動方法包括:
[0044]在GOA單元關(guān)機時,復(fù)位信號有效,開關(guān)單元控制GOA單元包括的多個輸入端接入高電平信號。
[0045]本發(fā)明實施例所述的GOA復(fù)位電路的驅(qū)動方法在GOA單元關(guān)機時,通過復(fù)位信號控制開關(guān)單元使得GOA單元包括的多個輸入端都接入高電平信號,以控制GOA單元驅(qū)動所有的通道打開,在節(jié)省成本和提高散熱功能的同時釋放殘留電荷,消除殘影。
[0046]本發(fā)明還提供了一種陣列基板,包括GOA單元和上述的GOA復(fù)位電路,所述GOA單元包括的多個輸入端分別與所述GOA單元的開關(guān)單元連接。
[0047]本發(fā)明還提供了一種顯示面板,包括上述的陣列基板。
[0048]本發(fā)明還提供了一種顯示裝置,包括上述的顯示面板。
[0049]所述顯示裝置例如可以為:液晶顯示裝置、電子紙、OLED(OrganicLight-Emitting D1de,有機發(fā)光二極管)顯示裝置、手機、平板電腦、電視機、顯示器、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。
[0050]以上所述是本發(fā)明的優(yōu)選實施方式,應(yīng)當(dāng)指出,對于本技術(shù)領(lǐng)域的普通技術(shù)人員來說,在不脫離本發(fā)明所述原理的前提下,還可以作出若干改進和潤飾,這些改進和潤飾也應(yīng)視為本發(fā)明的保護范圍。
【主權(quán)項】
1.一種GOA復(fù)位電路,用于對GOA單元進行復(fù)位,所述GOA單元包括多個輸入端,其特征在于,所述GOA復(fù)位電路包括: 開關(guān)單元,接入復(fù)位信號,并分別與所述多個輸入端連接,用于當(dāng)所述復(fù)位信號有效時,控制所述多個輸入端接入高電平信號。
2.如權(quán)利要求1所述的GOA復(fù)位電路,其特征在于,所述開關(guān)單元包括多個晶體管; 所述多個晶體管的柵極都接入所述復(fù)位信號,所述多個晶體管的第一極都接入所述高電平信號,所述多個晶體管的第二極分別接入所述多個輸入端。
3.如權(quán)利要求2所述的GOA復(fù)位電路,其特征在于,所述多個晶體管都為PMOS晶體管,當(dāng)所述復(fù)位信號為低電平時有效。
4.如權(quán)利要求2所述的GOA復(fù)位電路,其特征在于,所述多個晶體管都為NMOS晶體管,當(dāng)所述復(fù)位信號為高電平時有效。
5.如權(quán)利要求1至4中任一權(quán)利要求所述的GOA復(fù)位電路,其特征在于,所述多個輸入端包括時鐘信號輸入端、起始信號輸入端和低電平信號輸入端。
6.—種GOA復(fù)位電路的驅(qū)動方法,用于驅(qū)動如權(quán)利要求1至5中任一項權(quán)利要求所述的GOA復(fù)位電路,其特征在于,所述驅(qū)動方法包括: 在GOA單元關(guān)機時,復(fù)位信號有效,開關(guān)單元控制GOA單元包括的多個輸入端接入高電平信號。
7.一種陣列基板,其特征在于,包括GOA單元和上述的GOA復(fù)位電路,所述GOA單元包括的多個輸入端分別與所述GOA單元的開關(guān)單元連接。
8.—種顯示面板,其特征在于,包括如權(quán)利要求7所述的陣列基板。
9.一種顯示裝置,其特征在于,包括如權(quán)利要求8所述的顯示面板。
【專利摘要】本發(fā)明提供了一種GOA復(fù)位電路及驅(qū)動方法、陣列基板、顯示面板和裝置。所述GOA復(fù)位電路,用于對GOA單元進行復(fù)位,所述GOA單元包括多個輸入端,所述GOA復(fù)位電路包括:開關(guān)單元,接入復(fù)位信號,并分別與所述多個輸入端連接,用于當(dāng)所述復(fù)位信號有效時,控制所述多個輸入端接入高電平信號。發(fā)明在GOA單元關(guān)機的時候,通過將GOA單元的多個輸入端接入高電平信號而打開所有的通道,在節(jié)省成和提高散熱功能的同時釋放殘留電荷,消除殘影。
【IPC分類】G09G3-36
【公開號】CN104575433
【申請?zhí)枴緾N201510057316
【發(fā)明人】孫志華, 李承珉, 吳行吉, 姚樹林, 劉寶玉, 汪建明, 馬偉超
【申請人】京東方科技集團股份有限公司, 北京京東方顯示技術(shù)有限公司
【公開日】2015年4月29日
【申請日】2015年2月4日