專利名稱:移位寄存器、goa面板及柵極驅(qū)動(dòng)方法
技術(shù)領(lǐng)域:
本發(fā)明涉及電學(xué)及液晶顯示領(lǐng)域,特別涉及移位寄存器、集成柵極驅(qū)動(dòng)TFT-LCD面板及柵極驅(qū)動(dòng)方法。
背景技術(shù):
非晶娃薄膜晶體管集成柵極驅(qū)動(dòng)(GOAJflGate driver On Array)技術(shù)已經(jīng)逐漸在TFT-IXD (薄膜晶體管-液晶顯示裝置)制造領(lǐng)域得到應(yīng)用,但目前的GOA驅(qū)動(dòng)單元的輸出波形存在較大的失真,可能會(huì)導(dǎo)致驅(qū)動(dòng)效果不良。且由于非晶硅薄膜晶體管的開關(guān)特性不及單晶硅MOS (金屬-氧化物-半導(dǎo)體)晶體管而導(dǎo)致驅(qū)動(dòng)功耗較大。 為了能達(dá)到對(duì)柵極的有效驅(qū)動(dòng),且減小非晶硅薄膜晶體管集成柵極驅(qū)動(dòng)的整體功耗,新型GOA驅(qū)動(dòng)單元的結(jié)構(gòu)設(shè)計(jì)以及GOA驅(qū)動(dòng)單元系列的工作方式成為了非晶硅薄膜晶體管集成柵極驅(qū)動(dòng)(GOA)技術(shù)的重要環(huán)節(jié)。
發(fā)明內(nèi)容
本發(fā)明實(shí)施例提供移位寄存器、集成柵極驅(qū)動(dòng)TFT-LCD面板(簡(jiǎn)稱GOA面板)及柵極驅(qū)動(dòng)方法,用于減小柵極驅(qū)動(dòng)功耗。一種移位寄存器,應(yīng)用于集成柵極驅(qū)動(dòng)TFT-IXD面板,包括用于確保輸出電路的輸出信號(hào)為第一電平信號(hào)的保護(hù)電路,用于對(duì)所述保護(hù)電路進(jìn)行控制的保持電路,用于輸出信號(hào)的輸出電路,用于對(duì)所述輸出電路進(jìn)行驅(qū)動(dòng)的第一驅(qū)動(dòng)電路,用于對(duì)所述保持電路進(jìn)行驅(qū)動(dòng)的第二驅(qū)動(dòng)電路,用于對(duì)所述移位寄存器進(jìn)行復(fù)位的復(fù)位電路,用于為所述集成柵極驅(qū)動(dòng)TFT-LCD面板提供第一數(shù)值個(gè)時(shí)序控制信號(hào)的時(shí)序控制端子,用于為所述保護(hù)電路提供電源信號(hào)的第一電源端子,用于為所述保持電路及所述保護(hù)電路提供電源信號(hào)的第二電源端子,用于為所述保持電路提供電源信號(hào)的第三電源端子及用于為所述第一驅(qū)動(dòng)電路及所述第二驅(qū)動(dòng)電路提供電源信號(hào)的第四電源端子;所述時(shí)序控制端子與所述輸出電路的輸入端相連;所述第一驅(qū)動(dòng)電路的控制端與第一外部信號(hào)端相連,輸入端與所述第四電源端子相連;所述第二驅(qū)動(dòng)電路的控制端與所述第一外部信號(hào)端相連,輸入端與所述第四電源端子相連,輸出端與所述保護(hù)電路相連;所述保持電路的第一輸入端與所述第三電源端子相連,第二輸入端與所述第二電源端子相連,輸出端與所述保護(hù)電路相連;所述保護(hù)電路的第一輸入端與所述第二電源端子及所述保持電路的第二輸入端相連,第二輸入端與所述第一電源端子相連;所述輸出電路的控制端分別與所述第一驅(qū)動(dòng)電路的輸出端、所述保護(hù)電路的第一輸出端、所述保護(hù)電路的第一控制端、所述復(fù)位電路的輸出端及所述保持電路的控制端相連,輸出端與所述保護(hù)電路的第二控制端相連;
所述復(fù)位電路的輸入端與所述第一電源端子相連,控制端與第二外部信號(hào)端相連。一種集成柵極驅(qū)動(dòng)TFT-IXD面板,包括至少一個(gè)所述的移位寄存器。一種柵極驅(qū)動(dòng)方法,應(yīng)用于所述的集成柵極驅(qū)動(dòng)TFT-IXD面板,包括以下步驟第一外部信號(hào)端輸出第一電平信號(hào),使所述第一驅(qū)動(dòng)電路及所述輸出電路截止,所述保護(hù)電路輸出所述第一電平信號(hào);所述第一外部信號(hào)端輸出所述第二電平信號(hào),使所述第一驅(qū)動(dòng)電 路及所述輸出電路導(dǎo)通,時(shí)序控制端子輸出所述第一電平信號(hào),使所述輸出電路輸出所述第一電平信號(hào);所述第一外部信號(hào)端輸入所述第二電平信號(hào),使所述第一驅(qū)動(dòng)電路截止,所述輸出電路導(dǎo)通,所述時(shí)序控制端子輸出所述第二電平信號(hào),使所述輸出電路輸出所述第二電平f目號(hào);所述第一外部信號(hào)端輸入所述第一電平信號(hào),使所述第一驅(qū)動(dòng)電路截止,第二外部信號(hào)端輸入所述第二電平信號(hào),使復(fù)位電路導(dǎo)通;所述復(fù)位電路輸出所述第一電平信號(hào),使所述輸出電路截止,所述保護(hù)電路輸出所述第一電平信號(hào)。本發(fā)明實(shí)施例中的移位寄存器包括用于確保輸出電路的輸出信號(hào)為第一電平信號(hào)的保護(hù)電路,用于對(duì)所述保護(hù)電路進(jìn)行控制的保持電路,用于輸出信號(hào)的輸出電路,用于對(duì)所述輸出電路進(jìn)行驅(qū)動(dòng)的第一驅(qū)動(dòng)電路,用于對(duì)所述保持電路進(jìn)行驅(qū)動(dòng)的第二驅(qū)動(dòng)電路,用于對(duì)所述移位寄存器進(jìn)行復(fù)位的復(fù)位電路,用于為所述集成柵極驅(qū)動(dòng)TFT-LCD面板提供第一數(shù)值個(gè)時(shí)序控制信號(hào)的時(shí)序控制端子,用于為所述保護(hù)電路提供電源信號(hào)的第一電源端子,用于為所述保持電路及所述保護(hù)電路提供電源信號(hào)的第二電源端子,用于為所述保持電路提供電源信號(hào)的第三電源端子及用于為所述第一驅(qū)動(dòng)電路及所述第二驅(qū)動(dòng)電路提供電源信號(hào)的第四電源端子;所述時(shí)序控制端子與所述輸出電路的輸入端相連;所述第一驅(qū)動(dòng)電路的控制端與第一外部信號(hào)端相連,輸入端與所述第四電源端子相連;所述第二驅(qū)動(dòng)電路的控制端與所述第一外部信號(hào)端相連,輸入端與所述第四電源端子相連,輸出端與所述保護(hù)電路相連;所述保持電路的第一輸入端與所述第三電源端子相連,第二輸入端與所述第二電源端子相連,輸出端與所述保護(hù)電路相連;所述保護(hù)電路的第一輸入端與所述第二電源端子及所述保持電路的第二輸入端相連,第二輸入端與所述第一電源端子相連;所述輸出電路的控制端分別與所述第一驅(qū)動(dòng)電路的輸出端、所述保護(hù)電路的第一輸出端、所述保護(hù)電路的第一控制端、所述復(fù)位電路的輸出端及所述保持電路的控制端相連,輸出端與所述保護(hù)電路的第二控制端相連;所述復(fù)位電路的輸入端與所述第一電源端子相連,控制端與第二外部信號(hào)端相連。通過(guò)所述保護(hù)電路及所述保持電路控制所述輸出電路輸出正確信號(hào),避免可能存在的干擾,實(shí)現(xiàn)有效驅(qū)動(dòng),同時(shí),因在集成柵極驅(qū)動(dòng)TFT-LCD面板(簡(jiǎn)稱GOA面板)中采用了多路時(shí)序控制信號(hào),可以有效降低功耗。且復(fù)位電路能在工作狀態(tài)結(jié)束后及時(shí)進(jìn)行復(fù)位,以待下一次工作狀態(tài)的到來(lái),避免誤操作。
圖I為本發(fā)明實(shí)施例中移位寄存器的主要結(jié)構(gòu)圖;圖2為本發(fā)明實(shí)施例中移位寄存器的詳細(xì)電路圖3為本發(fā)明實(shí)施例中時(shí)序控制信號(hào)的時(shí)序圖;圖4為本發(fā)明實(shí)施例中集成柵極驅(qū)動(dòng)TFT-IXD面板示意圖;圖5為本發(fā)明實(shí)施例中柵極驅(qū)動(dòng)方法的主要流程圖。
具體實(shí)施例方式本發(fā)明實(shí)施例中的移位寄存器包括用于確保輸出電路的輸出信號(hào)為第一電平信號(hào)的保護(hù)電路,用于對(duì)所述保護(hù)電路進(jìn)行控制的保持電路,用于輸出信號(hào)的輸出電路,用于對(duì)所述輸出電路進(jìn)行驅(qū)動(dòng)的第一驅(qū)動(dòng)電路,用于對(duì)所述保持電路進(jìn)行驅(qū)動(dòng)的第二驅(qū)動(dòng)電路,用于對(duì)所述移位寄存器進(jìn)行復(fù)位的復(fù)位電路,用于為所述GOA面板提供第一數(shù)值個(gè)時(shí)序控制信號(hào)的時(shí)序控制端子,用于為所述保護(hù)電路提供電源信號(hào)的第一電源端子,用于為所述保持電路及所述保護(hù)電路提供電源信號(hào)的第二電源端子,用于為所述保持電路提供電源信號(hào)的第三電源端子及用于為所述第一驅(qū)動(dòng)電路及所述第二驅(qū)動(dòng)電路提供電源信號(hào)的第四電源端子;所述時(shí)序控制端子與所述輸出電路的輸入端相連;所述第一驅(qū)動(dòng)電路的控 制端與第一外部信號(hào)端相連,輸入端與所述第四電源端子相連;所述第二驅(qū)動(dòng)電路的控制端與所述第一外部信號(hào)端相連,輸入端與所述第四電源端子相連,輸出端與所述保護(hù)電路相連;所述保持電路的第一輸入端與所述第三電源端子相連,第二輸入端與所述第二電源端子相連,輸出端與所述保護(hù)電路相連;所述保護(hù)電路的第一輸入端與所述第二電源端子及所述保持電路的第二輸入端相連,第二輸入端與所述第一電源端子相連;所述輸出電路的控制端分別與所述第一驅(qū)動(dòng)電路的輸出端、所述保護(hù)電路的第一輸出端、所述保護(hù)電路的第一控制端、所述復(fù)位電路的輸出端及所述保持電路的控制端相連,輸出端與所述保護(hù)電路的第二控制端相連;所述復(fù)位電路的輸入端與所述第一電源端子相連,控制端與第二外部信號(hào)端相連。通過(guò)所述保護(hù)電路及所述保持電路控制所述輸出電路輸出正確信號(hào),避免可能存在的干擾,實(shí)現(xiàn)有效驅(qū)動(dòng),同時(shí),因在GOA面板中采用了多路時(shí)序控制信號(hào),可以有效降低功耗。且復(fù)位電路能在工作狀態(tài)結(jié)束后及時(shí)進(jìn)行復(fù)位,以待下一次工作狀態(tài)的到來(lái),避免誤操作。當(dāng)然,所述移位寄存器可以用于包括非晶硅薄膜晶體管液晶面板在內(nèi)的各種液晶面板,并不以非晶硅薄膜晶體管液晶面板為限。參見圖1,本發(fā)明實(shí)施例中移位寄存器包括保護(hù)電路101、保持電路102、第一驅(qū)動(dòng)電路103、第二驅(qū)動(dòng)電路104、輸出電路105、復(fù)位電路106、時(shí)序控制端子107、第一電源端子108、第二電源端子109、第三電源端子110及第四電源端子111。本發(fā)明實(shí)施例中所述移位寄存器可以應(yīng)用于GOA面板中。保護(hù)電路101的第一輸入端與所述第二電源端子109及所述保持電路的第二輸入端相連,第二輸入端與所述第一電源端子108相連,第一輸出端與輸出電路105的控制端相連,第二輸出端與所述輸出電路105的輸出端相連,用于確保輸出電路105的輸出信號(hào)為第
一電平信號(hào)。參見圖2,本發(fā)明實(shí)施例中的保護(hù)電路101可以包括第一晶體管(以下簡(jiǎn)稱Tl)、第二晶體管(以下簡(jiǎn)稱T2)、第三晶體管(以下簡(jiǎn)稱T3)、第四晶體管(以下簡(jiǎn)稱T4)、第五晶體管(以下簡(jiǎn)稱T5)及第六晶體管(以下簡(jiǎn)稱T6)。較佳的,本發(fā)明實(shí)施例中的晶體管均可以是TFT?;蛘撸部梢圆挥肨FT,也可以用三極管來(lái)代替TFT,不過(guò)場(chǎng)效應(yīng)管是壓控器件,而三極管是流控器件,因此一般選擇場(chǎng)效應(yīng)管效果較好。
Tl的柵極端為保護(hù)電路101的第一輸出端,Tl的漏極與T4的漏極相連,且連接到T2的漏極、T3的漏極和輸出電路105的輸出端,該相連端為保護(hù)電路101的第二輸入端,與第一電源端子108(圖2中記為Voffl)相連。Tl的源極與T4的源極相連,且連接到T3的柵極、T2的柵極、T6的柵極及保持電路102的輸出端,該相連端在圖2中記為Q。T2的源極端為保護(hù)電路101的第一輸出端,其與Tl的柵極、輸出電路105的控制端、第一驅(qū)動(dòng)電路104的輸出端、復(fù)位電路106的輸出端及保持電路102的控制端相連,該相連端在圖2中記為PU。T3的源極端為保護(hù)電路101的第二輸出端,其與輸出電路105的輸出端及T5的柵極相連,T4的柵極與T5的源極、T6的源極及第二驅(qū)動(dòng)電路104的輸出端相連,該相連端在圖2中記為K。T5的漏極與T6的漏極相連,該相連端稱為保護(hù)電路101的第一輸入端,該相連端與保持電路102的第二輸入端及第二電源端子109(圖2中記為Voff2)相連。其中,Tl和T4的主要作用是控制T2和T3,T5和T6起到的作用主要是為了控制T4。保持電路102第一輸入端與所述第三電源端子110(圖2中記為VDD1,2)相連,第二輸入端與所述第二電源端子109相連,輸出端與所述保護(hù)電路101相連,用于對(duì)所述保護(hù)電路101進(jìn)行控制。 參見圖2,本發(fā)明實(shí)施例中的保持電路102可以包括第七晶體管(以下簡(jiǎn)稱T7)、第八晶體管(以下簡(jiǎn)稱T8)及第九晶體管(以下簡(jiǎn)稱T9)。T7的柵極與源極相連,且連接到T9的漏極及第三電源端子110,17的漏極與T8的源極及T9的柵極相連,該相連端在圖2中記為H)。T8的柵極端為保持電路102的控制端,其與T2的源極、Tl的柵極、輸出電路105的控制端、第一驅(qū)動(dòng)電路104的輸出端及復(fù)位電路106的輸出端相連,T8的漏極端為保持電路102的第二輸入端,其與第二電源端子109、T5的漏極及T6的漏極相連。T9的源極端為保持電路102的輸出端,其與Tl的源極、T4的源極、T6的柵極、T2的柵極及T3的柵極相連。第一驅(qū)動(dòng)電路103的控制端與第一外部信號(hào)端相連,輸入端與所述第四電源端子相連,用于對(duì)輸出電路105進(jìn)行驅(qū)動(dòng)。圖I中第一驅(qū)動(dòng)電路103的抽頭端連接的是所述第
一外部信號(hào)端。參見圖2,本發(fā)明實(shí)施例中的第一驅(qū)動(dòng)電路103可以包括第十晶體管(以下簡(jiǎn)稱T10)。TlO的柵極端稱為第一驅(qū)動(dòng)電路103的控制端,其可以與第一外部信號(hào)端相連,本發(fā)明實(shí)施例中,一個(gè)GOA面板中可以包括多個(gè)所述移位寄存器,例如所述移位寄存器為一個(gè)GOA面板中的第n個(gè)移位寄存器,則所述第一外部信號(hào)端可以是第n-2個(gè)所述移位寄存器的輸出端,即第n-2個(gè)所述移位寄存器中輸出電路105的輸出端。TlO的漏極端為第一驅(qū)動(dòng)電路103的輸入端,其可以與第四電源端子111(圖2中記為VDD)相連,TlO的源極端為第一驅(qū)動(dòng)電路103的輸出端,其可以與T2的源極、Tl的柵極、輸出電路105的控制端、復(fù)位電路106的輸出端及T8的柵極相連。第二驅(qū)動(dòng)電路104的控制端與所述第一外部信號(hào)端相連,輸入端與所述第四電源端子111相連,輸出端與所述保護(hù)電路101相連,用于對(duì)所述保持電路102進(jìn)行驅(qū)動(dòng)。圖I中第二驅(qū)動(dòng)電路104的抽頭端連接的是所述第一外部信號(hào)端。參見圖2,本發(fā)明實(shí)施例中的第二驅(qū)動(dòng)電路104可以包括第i^一晶體管(以下簡(jiǎn)稱Tll)。Tll的柵極端可以稱為第二驅(qū)動(dòng)電路104的控制端,其可以與所述第一外部信號(hào)端相連,Tll的漏極端可以稱為第二驅(qū)動(dòng)電路104的輸入端,其可以與第四電源端子111相連,Tll的源極端可以稱為第二驅(qū)動(dòng)電路104的輸出端,其可以與T4的柵極、T5的源極及T6的源極相連。輸出電路105的控制端分別與所述第一驅(qū)動(dòng)電路103的輸出端、所述保護(hù)電路101的第一輸出端、所述保護(hù)電路101的第一控制端、所述復(fù)位電路106的輸出端及所述保持電路102的控制端相連,輸出端與所述保護(hù)電路101的第二輸出端相連,用于輸出信號(hào)。參見圖2,本發(fā)明實(shí)施例中的輸出電路105可以包括第十二晶體管(以下簡(jiǎn)稱T12)和第一電容(以下簡(jiǎn)稱C)。T12的柵極端可以稱為輸出電路105的控制端,其可以與T2的源極、Tl的柵極、T8的柵極及復(fù)位電路106的輸出端相連。T12的漏極端可以稱為輸出電路105的輸入端,其可以與時(shí)序控制端子107相連,T12的源極端可以稱為輸出電路105的輸出端,其可以與T3的源極及T5的柵極相連。T1 2的源極可以連接到GOA面板中每個(gè)TFT的柵極,為GOA面板提供柵極掃描信號(hào),且還可以作為所述第一外部信號(hào)端。在圖2中,將C單獨(dú)畫出,C連接在T12的柵極和源極之間。在實(shí)際應(yīng)用中,C可以直接制作在T12中,即C和T12是一體的,C中也包括了 T12自身的電容。因此本發(fā)明實(shí)施例中只在圖2中畫出了 C,而在描述中不對(duì)C進(jìn)行說(shuō)明。圖2中輸出電路105的輸出端,即所述移位寄存器的輸出端記為output。復(fù)位電路106的輸入端與所述第一電源端子相連,控制端與第二外部信號(hào)端相連,用于對(duì)所述移位寄存器進(jìn)行復(fù)位。圖I中復(fù)位電路106的抽頭端連接的是所述第二外部信號(hào)端。參見圖2,本發(fā)明實(shí)施例中復(fù)位電路106可以包括第十三晶體管(以下簡(jiǎn)稱T13)。T13的柵極端可以稱為復(fù)位電路106的控制端,其可以與第二外部信號(hào)端相連,本發(fā)明實(shí)施例中,例如所述移位寄存器為一個(gè)GOA面板中的第n個(gè)移位寄存器,則所述第二外部信號(hào)端可以是第n+2個(gè)所述移位寄存器的輸出端,即第n+2個(gè)所述移位寄存器中輸出電路105的輸出端。T13的漏極端可以稱為復(fù)位電路106的輸入端,其可以與第一電源端子108相連,T13的源極端可以稱為復(fù)位電路106的輸出端,其可以與T8的柵極、Tl的柵極、T2的源極及T12的柵極相連。所述第二外部信號(hào)端在圖2中用S表示。時(shí)序控制端子107用于為所述GOA面板提供第一數(shù)值個(gè)時(shí)序控制信號(hào)。圖2中的時(shí)序控制端子107記為CLK。時(shí)序控制端子107可以與相應(yīng)的時(shí)序控制電路相連,分奇偶行為所述移位寄存器提供時(shí)序控制信號(hào)。本發(fā)明實(shí)施例中,所述第一數(shù)值可以是6,即時(shí)序控制端子107可以為GOA面板提供六路時(shí)序控制信號(hào)CLK1-CLK6,該六路時(shí)序控制信號(hào)可以如圖3所示,每一路時(shí)序控制信號(hào)連接一個(gè)所述移位寄存器,其可以分時(shí)為第二電平信號(hào),其中本發(fā)明實(shí)施例中的第一電平信號(hào)可以是低電平信號(hào),第二電平信號(hào)可以是高電平信號(hào)。例如,如圖4所示為本發(fā)明實(shí)施例中的一種GOA面板,圖4中的每個(gè)shifter表示一個(gè)所述移位寄存器,在圖4中將每?jī)蓚€(gè)移位寄存器設(shè)置在一個(gè)虛線框中,作為一個(gè)整體單元,其中一個(gè)移位寄存器的行數(shù)為奇數(shù)行另一個(gè)移位寄存器的行數(shù)為偶數(shù)行,outputl-output6表示畫出的六個(gè)移位寄存器的輸出端。本發(fā)明實(shí)施例中,一個(gè)GOA面板中有多個(gè)所述移位寄存器,圖4中的一個(gè)shifter即為一個(gè)移位寄存器。其中一個(gè)移位寄存器為第n個(gè)移位寄存器,則時(shí)序控制端子107可以為其提供時(shí)序控制信號(hào)CLKl,為第n+1個(gè)移位寄存器提供時(shí)序控制信號(hào)CLK2,以此類推,為第n+5個(gè)移位寄存器提供時(shí)序控制信號(hào)CLK6,為第n+6個(gè)移位寄存器提供時(shí)序控制信號(hào)CLK1,如此循環(huán)提供。其中一個(gè)GOA面板中的所有移位寄存器是順序工作的,即第n個(gè)移位寄存器工作完畢后第n+1個(gè)移位寄存器再開始工作。時(shí)序控制信號(hào)較多,在第n個(gè)移位寄存器工作完畢到第n+6個(gè)移位寄存器工作完畢之前,這之間的時(shí)間都可以用來(lái)使第n個(gè)移位寄存器完成復(fù)位工作,以便于移位寄存器完全復(fù)位,避免有殘余信號(hào)存在造成干擾。且增加時(shí)序控制信號(hào)也可以降低功耗。第一電源端子108用于為所述保護(hù)電路101提供電源信號(hào)。本發(fā)明實(shí)施例中,第一電源端子108可以為保護(hù)電路101提供第一電平信號(hào)。第二電源端子109用于為所述保持電路102及所述保護(hù)電路101提供電源信號(hào)。本發(fā)明實(shí)施例中,第二電源端子109可以為保持電路102及保護(hù)電路101提供第一電平信號(hào)。第一電源端子108及第二電源端子109都為電路提供第一電平信號(hào),但第一電源端子108要保證能在所述移位寄存器處于非工作狀態(tài)時(shí)使輸出電路105的輸出信號(hào)為第一電平信號(hào),而第二電源端子109只是為相應(yīng)晶體管提供輸入信號(hào),因此第一電源端子108所連接的第一電源的功率可以大于第二電源端子109所連接的第二電源的功率。第三電源端子110用于為所述保持電路101提供電源信號(hào)。本發(fā)明實(shí)施例中,第三電源端子110可以為保持電路101提供第二電平信號(hào)。其中,圖2中的第三電源端子110記為VDD1,2,表示相鄰的兩個(gè)移位寄存器可以連接不同的第三電源端子110,本發(fā)明實(shí)施例中可以提供兩個(gè)第三電源端子110,分別為VDDl和VDD2,兩個(gè)第三電源端子110所連接的電源的功率等各類屬性可以相同,之所以要將相鄰的兩個(gè)移位寄存器連接到不同的電源端子上,是為了避免相互之間可能產(chǎn)生的干擾。第四電源端子111用于為所述第一驅(qū)動(dòng)電路103及所述第二驅(qū)動(dòng)電路104提供電源信號(hào)。本發(fā)明實(shí)施例中,第四電源端子111可以為第一驅(qū)動(dòng)電路103及第二驅(qū)動(dòng)電路104
提供第二電平信號(hào)。本發(fā)明實(shí)施例中,柵極驅(qū)動(dòng)的過(guò)程可以分為四個(gè)步驟,即四種狀態(tài),以下分別進(jìn)行說(shuō)明。第一狀態(tài)空閑狀態(tài)??臻e狀態(tài)是復(fù)位結(jié)束后還沒(méi)開始下一次工作時(shí)的狀態(tài)。以第n個(gè)移位寄存器為例進(jìn)行說(shuō)明,假設(shè)時(shí)序控制端子107為該第n個(gè)移位寄存器提供時(shí)序控制信號(hào)CLKl。此時(shí)第n-2個(gè)移位寄存器沒(méi)有工作,所述第一外部信號(hào)端(圖2中記為STV,行開啟信號(hào))為TlO和Tll提供第一電平信號(hào),TlO和Tll截止,圖2中PU點(diǎn)為第一電平信號(hào),T12、T1和T8均截止。此時(shí)第n+2個(gè)移位寄存器沒(méi)有工作,則所述第二外部信號(hào)端為T13的柵極提供第一電平信號(hào),T13截止。第三電源端子110為保持電路102提供第二電平信號(hào),T7導(dǎo)通,PD點(diǎn)為第二電平信號(hào),T9導(dǎo)通,Q點(diǎn)為第二電平信號(hào),T6、T2和T3導(dǎo)通。第二電源端子109為保護(hù)電路101提供第一電平信號(hào),K點(diǎn)為第一電平信號(hào),T4截止。第一電源端子108為保護(hù)電路101提供第一電平信號(hào),以保證輸出信號(hào)為第一電平信號(hào),T5截止。第二狀態(tài)充電狀態(tài)。充電狀態(tài)可以是等待工作的狀態(tài)。當(dāng)?shù)趎-2個(gè)移位寄存器開始工作時(shí),該第n個(gè)移位寄存器開始充電過(guò)程。所述第一外部信號(hào)端向該第n個(gè)移位寄存器TlO的柵極和Tll的柵極輸出第二電平信號(hào),使TlO和Tll導(dǎo)通。此時(shí)I3U點(diǎn)為第二電平信號(hào),T12、Tl和T8均導(dǎo)通。此時(shí)是第n-2個(gè)移位寄存器在工作,因此第n+2個(gè)移位寄存器沒(méi)有開始工作,則所述第二外部信號(hào)端為T13的柵極提供第一電平信號(hào),T13截止。第三電源端子110為保持電路102提供第二電平信號(hào),T7導(dǎo)通,、T7和T8均導(dǎo)通,T8會(huì)使H)點(diǎn)為第一電平信號(hào),而17會(huì)使H)點(diǎn)為第二電平信號(hào),因一般情況下T8比較大而T7較小,因此ro點(diǎn)的電平信號(hào)可以由T8來(lái)決定,即ro點(diǎn)為第一電平信號(hào),T9截止。因第一電源端子108為保護(hù)電路101提供第一電平信號(hào),Tl導(dǎo)通,則Q點(diǎn)為第一電平信號(hào),T6、T2和T3截止。因Tll導(dǎo)通,則K點(diǎn)為第二電平信號(hào),T4導(dǎo)通。此時(shí)可以保證T12的輸出信號(hào)為第一電平信號(hào),T5截止。第三狀態(tài)輸出狀態(tài),即工作狀態(tài)。此時(shí)本移位寄存器開始工作,則第n-2個(gè)移位寄存器停止工作,所述第一外部信號(hào)端為第n個(gè)移位寄存器TlO的柵極和Tll的柵極提供第一電平信號(hào),使TlO和Tll截止。此時(shí)I3U點(diǎn)為第二電平信號(hào),T12、Tl和T8均導(dǎo)通。此時(shí)是第n個(gè)移位寄存器在工作,因此第n+2個(gè)移位寄存器沒(méi)有開始工作,則所述第二外部信號(hào)端為T13的柵極提供第一電平信號(hào),T13截止。第三電源端子110為保持電路102提供第二電平信號(hào),T7導(dǎo)通,T7和T8均導(dǎo)通,T8會(huì)使ro點(diǎn)為第一電平信號(hào),而17會(huì)使ro點(diǎn)為第二電平信號(hào),因一般情況下T8比較大而T7較小,因此ro點(diǎn)的電平信號(hào)可以由T8來(lái)決定,即ro點(diǎn)為第一電平信號(hào),T9截止。因第一電源端子108為保護(hù)電路101提供第一電平信號(hào),Tl導(dǎo)通,則Q點(diǎn)為第一電平信號(hào),T6、T2和T3截止。因Tll截止,則K點(diǎn)為第一電平信號(hào),T4截止。此時(shí)可以保證T12的輸出信號(hào)為第二電平信號(hào),T5導(dǎo)通。在工作狀態(tài)時(shí)使T2和T3截止,防止T2和T3可能產(chǎn)生漏電流,會(huì)形成對(duì)正常輸出信號(hào)的干擾,也會(huì)增加輸出負(fù)載。第四狀態(tài)復(fù)位狀態(tài)。工作完畢后,移位寄存器可以進(jìn)入復(fù)位狀態(tài)。此時(shí)本移位寄存器停止工作,則第n-2個(gè)移位寄存器也停止工作,所述第一外部信號(hào)端為第n個(gè)移位寄存器TlO的柵極和Tll的柵極提供第一電平信號(hào),使TlO和Tll截止。此時(shí)PU點(diǎn)為第一電平信號(hào),T12、T1和T8均截止。此時(shí)是第n+2個(gè)移位寄存器在工作,則所述第二外部信號(hào)端為T13的柵極提供第二電平信號(hào),T13導(dǎo)通。第三電源端子110為保持電路102提供第二電平信號(hào),T7導(dǎo)通,PD點(diǎn)為第二電平信號(hào),T9導(dǎo)通,Q點(diǎn)為第二電平信號(hào),T6、T2和T3導(dǎo)通。因Tll截止,則K點(diǎn)為第一電平信號(hào),T4截止。此時(shí)可以保證移位寄存器的輸出信號(hào)為第一電平信號(hào),T5截止。如圖4所示,本發(fā)明實(shí)施例還提供一種GOA面板,其包括至少一個(gè)所述的移位寄存器。以下通過(guò)具體實(shí)施例介紹本發(fā)明實(shí)施例中柵極驅(qū)動(dòng)的方法。如圖5所示,本發(fā)明實(shí)施例中柵極驅(qū)動(dòng)的主要方法流程如下,該方法可以應(yīng)用于所述的GOA面板步驟501 :第一外部信號(hào)端輸出第一電平信號(hào),使所述第一驅(qū)動(dòng)電路103及所述輸出電路105截止,所述保護(hù)電路101輸出所述第一電平信號(hào)。步驟502 :所述第一外部信號(hào)端輸出所述第二電平信號(hào),使所述第一驅(qū)動(dòng)電路103及所述輸出電路105導(dǎo)通,時(shí)序控制端子107輸出所述第一電平信號(hào),使所述輸出電路105輸出所述第一電平信號(hào)。步驟503 :所述第一外部信號(hào)端輸入所述第二電平信號(hào),使所述第一驅(qū)動(dòng)電路103截止,所述輸出電路105導(dǎo)通,所述時(shí)序控制端子107輸出所述第二電平信號(hào),使所述輸出電路105輸出所述第二電平信號(hào)。 步驟504 :所述第一外部信號(hào)端輸入所述第一電平信號(hào),使所述第一驅(qū)動(dòng)電路103截止,第二外部信號(hào)端輸入所述第二電平信號(hào),使復(fù)位電路106導(dǎo)通。步驟505 :所述復(fù)位電路106輸出所述第一電平信號(hào),使所述輸出電路105截止,所述保護(hù)電路101輸出所述第一電平信號(hào)。其中,步驟501為空閑狀態(tài),步驟502為充電狀態(tài),步驟503為輸出狀態(tài),步驟504和步驟505為復(fù)位狀態(tài)。本發(fā)明實(shí)施例中的移位寄存器包括用于確保輸出電路的輸出信號(hào)為第一電平信號(hào)的保護(hù)電路,用于對(duì)所述保護(hù)電路進(jìn)行控制的保持電路,用于輸出信號(hào)的輸出電路,用于對(duì)所述輸出電路進(jìn)行驅(qū)動(dòng)的第一驅(qū)動(dòng)電路,用于對(duì)所述保持電路進(jìn)行驅(qū)動(dòng)的第二驅(qū)動(dòng)電路,用于對(duì)所述移位寄存器進(jìn)行復(fù)位的復(fù)位電路,用于為所述GOA面板提供第一數(shù)值個(gè)時(shí)序控制信號(hào)的時(shí)序控制端子,用于為所述保護(hù)電路提供電源信號(hào)的第一電源端子,用于為 所述保持電路及所述保護(hù)電路提供電源信號(hào)的第二電源端子,用于為所述保持電路提供電源信號(hào)的第三電源端子及用于為所述第一驅(qū)動(dòng)電路及所述第二驅(qū)動(dòng)電路提供電源信號(hào)的第四電源端子;所述時(shí)序控制端子與所述輸出電路的輸入端相連;所述第一驅(qū)動(dòng)電路的控制端與第一外部信號(hào)端相連,輸入端與所述第四電源端子相連;所述第二驅(qū)動(dòng)電路的控制端與所述第一外部信號(hào)端相連,輸入端與所述第四電源端子相連,輸出端與所述保護(hù)電路相連;所述保持電路的第一輸入端與所述第三電源端子相連,第二輸入端與所述第二電源端子相連,輸出端與所述保護(hù)電路相連;所述保護(hù)電路的第一輸入端與所述第二電源端子及所述保持電路的第二輸入端相連,第二輸入端與所述第一電源端子相連;所述輸出電路的控制端分別與所述第一驅(qū)動(dòng)電路的輸出端、所述保護(hù)電路的第一輸出端、所述保護(hù)電路的第一控制端、所述復(fù)位電路的輸出端及所述保持電路的控制端相連,輸出端與所述保護(hù)電路的第二控制端相連;所述復(fù)位電路的輸入端與所述第一電源端子相連,控制端與第二外部信號(hào)端相連。通過(guò)所述保護(hù)電路及所述保持電路控制所述輸出電路輸出正確信號(hào),避免可能存在的干擾,實(shí)現(xiàn)有效驅(qū)動(dòng),同時(shí),因在GOA面板中采用了多路時(shí)序控制信號(hào),可以有效降低功耗。且復(fù)位電路能在工作狀態(tài)結(jié)束后及時(shí)進(jìn)行復(fù)位,以待下一次工作狀態(tài)的到來(lái),避免誤操作。增加了保護(hù)電路,在非工作狀態(tài)時(shí)輸出第一電平信號(hào),保證所述移位寄存器的輸出為第一電平信號(hào),在工作狀態(tài)時(shí)不輸出信號(hào),以避免對(duì)正常輸出信號(hào)產(chǎn)生干擾。顯然,本領(lǐng)域的技術(shù)人員可以對(duì)本發(fā)明進(jìn)行各種改動(dòng)和變型而不脫離本發(fā)明的精神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本發(fā)明也意圖包含這些改動(dòng)和變型在內(nèi)。
權(quán)利要求
1.一種移位寄存器,應(yīng)用于集成柵極驅(qū)動(dòng)TFT-LCD面板,其特征在于,包括用于確保輸出電路的輸出信號(hào)為第一電平信號(hào)的保護(hù)電路,用于對(duì)所述保護(hù)電路進(jìn)行控制的保持電路,用于輸出信號(hào)的輸出電路,用于對(duì)所述輸出電路進(jìn)行驅(qū)動(dòng)的第一驅(qū)動(dòng)電路,用于對(duì)所述保持電路進(jìn)行驅(qū)動(dòng)的第二驅(qū)動(dòng)電路,用于對(duì)所述移位寄存器進(jìn)行復(fù)位的復(fù)位電路,用于為所述集成柵極驅(qū)動(dòng)TFT-LCD面板提供第一數(shù)值個(gè)時(shí)序控制信號(hào)的時(shí)序控制端子,用于為所述保護(hù)電路提供電源信號(hào)的第一電源端子,用于為所述保持電路及所述保護(hù)電路提供電源信號(hào)的第二電源端子,用于為所述保持電路提供電源信號(hào)的第三電源端子及用于為所述第一驅(qū)動(dòng)電路及所述第二驅(qū)動(dòng)電路提供電源信號(hào)的第四電源端子; 所述時(shí)序控制端子與所述輸出電路的輸入端相連; 所述第一驅(qū)動(dòng)電路的控制端與第一外部信號(hào)端相連,輸入端與所述第四電源端子相連; 所述第二驅(qū)動(dòng)電路的控制端與所述第一外部信號(hào)端相連,輸入端與所述第四電源端子相連,輸出端與所述保護(hù)電路相連; 所述保持電路的第一輸入端與所述第三電源端子相連,第二輸入端與所述第二電源端子相連,輸出端與所述保護(hù)電路相連; 所述保護(hù)電路的第一輸入端與所述第二電源端子及所述保持電路的第二輸入端相連,第二輸入端與所述第一電源端子相連; 所述輸出電路的控制端分別與所述第一驅(qū)動(dòng)電路的輸出端、所述保護(hù)電路的第一輸出端、所述保護(hù)電路的第一控制端、所述復(fù)位電路的輸出端及所述保持電路的控制端相連,輸出端與所述保護(hù)電路的第二控制端相連; 所述復(fù)位電路的輸入端與所述第一電源端子相連,控制端與第二外部信號(hào)端相連。
2.如權(quán)利要求I所述的移位寄存器,其特征在于,所述第一驅(qū)動(dòng)電路包括第十晶體管,所述保護(hù)電路包括第一晶體管及第二晶體管,所述保持電路包括第八晶體管,所述輸出電路包括第十二晶體管,所述復(fù)位電路包括第十三晶體管; 所述第十晶體管的柵極端為所述第一驅(qū)動(dòng)電路的控制端,其與所述第一外部信號(hào)端相連; 所述第十晶體管的漏極端為所述第一驅(qū)動(dòng)電路的輸入端,其與所述第四電源端子相連; 所述第十晶體管的源極端為所述第一驅(qū)動(dòng)電路的輸出端,其與所述第八晶體管的柵極、所述第一晶體管的柵極、所述第二晶體管的源極、所述第十晶體管的源極及所述第十二晶體管的柵極相連。
3.如權(quán)利要求I所述的移位寄存器,其特征在于,所述第二驅(qū)動(dòng)電路包括第十一晶體管,所述保護(hù)電路包括第四晶體管、第五晶體管及第六晶體管; 所述第十一晶體管的柵極端為所述第二驅(qū)動(dòng)電路的控制端,其與所述第一外部信號(hào)端相連; 所述第十一晶體管的漏極端為所述第二驅(qū)動(dòng)電路的輸入端,其與所述第四電源端子相連; 所述第十一晶體管的源極端為所述第二驅(qū)動(dòng)電路的輸出端,其與所述第四晶體管的柵極、所述第五晶體管的源極及所述第六晶體管的源極相連。
4.如權(quán)利要求I所述的移位寄存器,其特征在于,所述保持電路包括第七晶體管、第八晶體管及第九晶體管,所述保護(hù)電路包括第一晶體管、第二晶體管、第三晶體管、第四晶體管及第六晶體管,所述復(fù)位電路包括第十三晶體管,所述第一驅(qū)動(dòng)電路包括第十晶體管,所述輸出電路包括第十二晶體管; 所述第七晶體管的源極與柵極相連,該相連端為所述保持電路的第一輸入端,該相連端還與所述第九晶體管的漏極相連; 所述第七晶體管的漏極與所述第八晶體管的源極及所述第九晶體管的柵極相連; 所述第八晶體管的漏極與所述第二電源端子、所述第五晶體管的漏極及所述第六晶體管的漏極相連; 所述第八晶體管的柵極端為所述保持電路的控制端,其與所述第十三晶體管的源極、所述第一晶體管的柵極、所述第二晶體管的源極、所述第十晶體管的源極及所述第十二晶體管的柵極相連; 所述第九晶體管的源極與所述第一晶體管的源極、所述第四晶體管的源極、所述第二晶體管的柵極、所述第三晶體管的柵極及所述第六晶體管的柵極相連。
5.如權(quán)利要求I所述的移位寄存器,其特征在于,所述保護(hù)電路包括第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管及第六晶體管;所述第一驅(qū)動(dòng)電路包括第十晶體管;所述第二驅(qū)動(dòng)電路包括第十一晶體管;所述復(fù)位電路包括第十三晶體管;所述輸出電路包括第十二晶體管;所述保持電路包括第八晶體管及第九晶體管; 所述第一晶體管的柵極端為所述保護(hù)電路的第一輸出端,其與所述第二晶體管的源極、所述第八晶體管的柵極、所述第十晶體管的源極、所述第十二晶體管的柵極及所述第十三晶體管的源極相連; 所述第一晶體管的源極與所述第四晶體管的源極、所述第二晶體管的柵極、所述第三晶體管的柵極、所述第五晶體管的源極、所述第六晶體管的源極及所述第九晶體管的源極相連; 所述第一晶體管的漏極端為所述保護(hù)電路的第二輸入端,其與所述第一電源端子、所述第二晶體管的漏極、所述第三晶體管的漏極及所述第十二晶體管的源極相連; 所述第四晶體管的柵極與所述第五晶體管的源極、所述第六晶體管的源極及所述第十一晶體管的源極相連; 所述第五晶體管的柵極端為所述保護(hù)電路的第二輸出端,其與所述第三晶體管的源極及所述第十二晶體管的源極相連; 所述第五晶體管的漏極端為所述保護(hù)電路的第一輸入端,其與所述第六晶體管的漏極、所述第八晶體管的漏極及所述第二電源端子相連。
6.如權(quán)利要求I所述的移位寄存器,其特征在于,所述輸出電路包括第十二晶體管;所述第一驅(qū)動(dòng)電路包括第十晶體管;所述第二驅(qū)動(dòng)電路包括第十一晶體管;所述保護(hù)電路包括第一晶體管、第二晶體管及第五晶體管;所述保持電路包括第八晶體管;所述復(fù)位電路包括第十三晶體管; 所述第十二晶體管的柵極端為所述輸出電路的控制端,其與所述第一晶體管的柵極、所述第二晶體管的源極、所述第八晶體管的柵極、所述第十晶體管的源極及所述第十三晶體管的源極相連;所述第十二晶體管的漏極端為所述輸出電路的輸入端,與所述時(shí)序控制端子相連; 所述第十二晶體管的源極端為所述輸出電路的輸出端,其與所述第三晶體管的源極及所述第五晶體管的柵極相連。
7.如權(quán)利要求I所述的移位寄存器,其特征在于,所述復(fù)位電路包括第十三晶體管;所述保護(hù)電路包括第一晶體管及第二晶體管;所述保持電路包括第八晶體管;所述第一驅(qū)動(dòng)電路包括第十晶體管;所述輸出電路包括第十二晶體管; 所述第十三晶體管的柵極端為所述復(fù)位電路的控制端,其與第二外部信號(hào)端相連; 所述第十三晶體管的漏極端為所述復(fù)位電路的輸入端,其與所述第一電源端子相連; 所述第十三晶體管的源極端為所述復(fù)位電路的輸出端,其與所述第一晶體管的柵極、所述第二晶體管的源極、所述第八晶體管的柵極、所述第十晶體管的源極及所述第十二晶體管的柵極相連。
8.如權(quán)利要求I所述的移位寄存器,其特征在于,所述時(shí)序控制端子為所述移位寄存器提供六路時(shí)序控制信號(hào),所述六路時(shí)序控制信號(hào)分時(shí)為第二電平信號(hào)。
9.一種集成柵極驅(qū)動(dòng)TFT-IXD面板,其特征在于,包括至少一個(gè)如權(quán)利要求1-8任一項(xiàng)所述的移位寄存器。
10.一種柵極驅(qū)動(dòng)方法,應(yīng)用于如權(quán)利要求9所述的集成柵極驅(qū)動(dòng)TFT-LCD面板,其特征在于,包括以下步驟 第一外部信號(hào)端輸出第一電平信號(hào),使所述第一驅(qū)動(dòng)電路及所述輸出電路截止,所述保護(hù)電路輸出所述第一電平信號(hào); 所述第一外部信號(hào)端輸出所述第二電平信號(hào),使所述第一驅(qū)動(dòng)電路及所述輸出電路導(dǎo)通,時(shí)序控制端子輸出所述第一電平信號(hào),使所述輸出電路輸出所述第一電平信號(hào); 所述第一外部信號(hào)端輸入所述第二電平信號(hào),使所述第一驅(qū)動(dòng)電路截止,所述輸出電路導(dǎo)通,所述時(shí)序控制端子輸出所述第二電平信號(hào),使所述輸出電路輸出所述第二電平信號(hào); 所述第一外部信號(hào)端輸入所述第一電平信號(hào),使所述第一驅(qū)動(dòng)電路截止,第二外部信號(hào)端輸入所述第二電平信號(hào),使復(fù)位電路導(dǎo)通; 所述復(fù)位電路輸出所述第一電平信號(hào),使所述輸出電路截止,所述保護(hù)電路輸出所述第一電平信號(hào)。
全文摘要
本發(fā)明公開了一種移位寄存器,用于減小驅(qū)動(dòng)功耗。包括用于確保輸出電路的輸出信號(hào)為第一電平信號(hào)的保護(hù)電路,用于對(duì)保護(hù)電路進(jìn)行控制的保持電路,用于輸出信號(hào)的輸出電路,用于對(duì)輸出電路進(jìn)行驅(qū)動(dòng)的第一驅(qū)動(dòng)電路,用于對(duì)保持電路進(jìn)行驅(qū)動(dòng)的第二驅(qū)動(dòng)電路,用于對(duì)移位寄存器進(jìn)行復(fù)位的復(fù)位電路,用于為面板提供第一數(shù)值個(gè)時(shí)序控制信號(hào)的時(shí)序控制端子,用于為保護(hù)電路提供電源信號(hào)的第一電源端子,用于為保持電路及保護(hù)電路提供電源信號(hào)的第二電源端子,用于為保持電路提供電源信號(hào)的第三電源端子及用于為第一驅(qū)動(dòng)電路及第二驅(qū)動(dòng)電路提供電源信號(hào)的第四電源端子。本發(fā)明還公開了一種GOA面板和柵極驅(qū)動(dòng)方法。
文檔編號(hào)G09G3/36GK102646401SQ201110457609
公開日2012年8月22日 申請(qǐng)日期2011年12月30日 優(yōu)先權(quán)日2011年12月30日
發(fā)明者曹昆 申請(qǐng)人:北京京東方光電科技有限公司