專利名稱:柵極驅(qū)動(dòng)電路、顯示模組和顯示器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及顯示領(lǐng)域,尤其涉及一種柵極驅(qū)動(dòng)電路、顯示模組和顯示器。
背景技術(shù):
液晶顯示器具有重量輕、厚度薄以及功耗低等優(yōu)點(diǎn),從而廣泛應(yīng)用于電視、手機(jī)和手機(jī)等電子產(chǎn)品中。在現(xiàn)有液晶顯示器中,柵極驅(qū)動(dòng)電路可以形成于陣列基板上,從而形成柵極驅(qū)動(dòng)陣列基板(Gate drive On Array,以下簡稱GOA)的面板,即GOA面板。其中,在柵極驅(qū)動(dòng)電路中包含級(jí)連的若干移位寄存器,在每一級(jí)移位寄存器之間控制信號(hào)會(huì)產(chǎn)生衰減。在上述GOA面板中,會(huì)出現(xiàn)薄膜晶體管(Thin-Film Transistor,以下簡稱TFT)閾值電壓漂移的現(xiàn)象,此時(shí)為了維持TFT的特性,則需要加大TFT的尺寸,這樣一來,會(huì)導(dǎo)致柵極驅(qū)動(dòng)電路的負(fù)載增大,并提高GOA面板的負(fù)載,進(jìn)而增大了 GOA面板的功耗。
發(fā)明內(nèi)容
本發(fā)明的實(shí)施例提供一種小功耗的柵極驅(qū)動(dòng)電路、顯示模組和顯示器。為達(dá)到上述目的,本發(fā)明的實(shí)施例采用如下技術(shù)方案第一方面,本發(fā)明提供了一種柵極驅(qū)動(dòng)電路,用于驅(qū)動(dòng)所連接的柵線所對(duì)應(yīng)的TFT的柵極;所述柵極驅(qū)動(dòng)電路,包括逐級(jí)連接的至少兩個(gè)移位寄存器;所述移位寄存器包括第一輸出端和第二輸出端;所述第一輸出端與下一級(jí)移位寄存器的使能信號(hào)輸入端連接,向所述下一級(jí)移位寄存器輸出使能信號(hào);所述第二輸出端與所述柵線連接,通過所述柵線向所述柵極施加所述薄膜晶體管的柵極驅(qū)動(dòng)信號(hào)。第二方面,本發(fā)明提供了一種顯示模組,包括陣列基板,所述陣列基板上設(shè)有柵線,所述柵線之間設(shè)置有像素單元,所述像素單元內(nèi)設(shè)有TFT,所述柵線與所述TFT的柵極相連接;所述顯示模組還包括與所述柵線連接的柵極驅(qū)動(dòng)電路,用于驅(qū)動(dòng)所連接的柵線所對(duì)應(yīng)的TFT的柵極;所述柵極驅(qū)動(dòng)電路包括逐級(jí)連接的至少兩個(gè)移位寄存器;所述移位寄存器包括第一輸出端和第二輸出端;所述第一輸出端與下一級(jí)移位寄存器的使能信號(hào)輸入端連接,向所述下一級(jí)移位寄存器輸出使能信號(hào);所述第二輸出端與所述柵線連接,通過所述柵線向所述柵極施加所述TFT的柵極驅(qū)動(dòng)信號(hào)。
第三方面,本發(fā)明提供了一種顯示器,包括顯示模組;所述顯示模組,包括陣列基板,所述陣列基板上設(shè)有柵線,所述柵線之間設(shè)置有像素單元,所述像素單元內(nèi)設(shè)有TFT,所述柵線與所述TFT的柵極相連接;所述顯示模組還包括與所述柵線連接的柵極驅(qū)動(dòng)電路用于驅(qū)動(dòng)所連接的柵線所對(duì)應(yīng)的TFT的柵極;所述柵極驅(qū)動(dòng)電路包括逐級(jí)連接的至少兩個(gè)移位寄存器;所述移位寄存器包括第一輸出端和第二輸出端,其中,所述第一輸出端與下一級(jí)移位寄存器的使能信號(hào)輸入端連接,向所述下一級(jí)移位寄存器輸出使能信號(hào),所述第二輸出端與所述柵線連接,通過所述柵線向所述柵極施加所述TFT的柵極驅(qū)動(dòng)信號(hào)。本發(fā)明實(shí)施例提供的柵極驅(qū)動(dòng)電路、顯示模組和顯示器,通過分別設(shè)置連接下一級(jí)移位寄存器的第一輸出端和連接?xùn)啪€的第二輸出端,從而降低每個(gè)輸出端所對(duì)應(yīng)的負(fù)載,從而可以縮小開關(guān)管的尺寸,尤其在低溫環(huán)境下便可以縮小開關(guān)管的尺寸,從而降低柵極驅(qū)動(dòng)電路的功耗。
為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖1為本發(fā)明所述的顯示模組的結(jié)構(gòu)示意圖;圖2為本發(fā)明所述的柵極驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖;圖3為本發(fā)明所述的一種移位寄存器的電路結(jié)構(gòu)圖;圖4為本發(fā)明所述的另一種移位寄存器的電路結(jié)構(gòu)圖;圖5為本發(fā)明移位寄存器的邏輯時(shí)序圖;圖6為本發(fā)明在陣列基板兩側(cè)分別設(shè)置柵極驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖。
具體實(shí)施例方式下面結(jié)合附圖對(duì)本發(fā)明實(shí)施例柵極驅(qū)動(dòng)電路、顯示模組和顯示器進(jìn)行詳細(xì)描述。應(yīng)當(dāng)明確,所描述的實(shí)施例僅僅是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。顯示模組,如圖1所示,包括陣列基板1,陣列基板I上設(shè)有柵線2,柵線2之間設(shè)置有像素單元(圖中未示出),像素單元內(nèi)設(shè)有TFT (圖中未示出),柵線2與TFT的柵極相連接;顯示模組還包括與柵線2連接的柵極驅(qū)動(dòng)電路3。本發(fā)明所提供的一種柵極驅(qū)動(dòng)電路3,用于驅(qū)動(dòng)所連接的柵線2所對(duì)應(yīng)的TFT的柵極,如圖2所示,包括逐級(jí)連接的至少兩個(gè)移位寄存器SR ;
移位寄存器SR,包括第一輸出端TI和第二輸出端0P,其中,第一輸出端TI與下一級(jí)移位寄存器的使能信號(hào)輸入端IP連接,向下一級(jí)移位寄存器輸出使能信號(hào),第二輸出端OP與柵線2連接,通過柵線2向柵極施加TFT的柵極驅(qū)動(dòng)信號(hào)。其中,在圖1中,顯示模組還包括印刷電路板4和連接印刷電路板4和陣列基板I的柔性電路板5 ;在印刷電路板4上設(shè)置有控制芯片以對(duì)顯示器的顯示進(jìn)行控制,其中控制芯片與柵極驅(qū)動(dòng)電路3連接,以控制柵極驅(qū)動(dòng)電路3向柵極2上施加TFT的柵極驅(qū)動(dòng)信號(hào)。另外,柵極驅(qū)動(dòng)電路3可以設(shè)置于陣列基板I也可以設(shè)置于印制電路板4,在此不作限制。在圖2中,柵極驅(qū)動(dòng)電路3,包括移位寄存器SRl、SR2......SRN,共N個(gè)移位寄存
器SR,該移位寄存器的數(shù)量N與柵線2的數(shù)量相對(duì)應(yīng),并且每個(gè)移位寄存器的第二輸出端OP分別與柵線2相連,以通過柵線2向TFT的柵極提供柵極驅(qū)動(dòng)信號(hào),以打開TFT從而實(shí)現(xiàn)液晶的偏轉(zhuǎn)。在實(shí)現(xiàn)液晶偏轉(zhuǎn)的過程中,以移位寄存器SR為參照進(jìn)行描述,在低壓保持端Vss施加低電平,在第一時(shí)鐘信號(hào)端CLK施加第一時(shí)鐘信號(hào)和在第二時(shí)鐘信號(hào)端CLKB時(shí)間第二時(shí)鐘信號(hào),其中,第一時(shí)鐘信號(hào)與第二時(shí)鐘信號(hào)為互為反相的時(shí)鐘信號(hào),即在第一時(shí)鐘信號(hào)為高電平時(shí)候,第二時(shí)鐘信號(hào)為低電平,而在第二時(shí)鐘信號(hào)為高電平時(shí),第一時(shí)鐘信號(hào)為高電平。在低壓保持端Vss所施加的低電平可以為-8V的電壓,但具體的電壓值可根據(jù)實(shí)際的需要進(jìn)行設(shè)置,在此不作限制。當(dāng)啟動(dòng)顯示模組時(shí),控制芯片向柵極驅(qū)動(dòng)電路3下達(dá)啟動(dòng)信號(hào),此時(shí)啟動(dòng)信號(hào)通過啟動(dòng)信號(hào)輸入端STV傳達(dá)至移位寄存器SRl ;第一級(jí)移位寄存器SRl接收到啟動(dòng)信號(hào),通過第二輸出端OP向柵線2輸出導(dǎo)通TFT的柵極驅(qū)動(dòng)信號(hào),并同時(shí)通過第一輸出端TI向第一級(jí)移位寄存器SRl的下一級(jí)移位寄存器(第二級(jí)移位寄存器SR2)的使能信號(hào)輸入端輸出使能信號(hào);第二級(jí)移位寄存器SR2接收到第一級(jí)移位寄存器SRl所發(fā)送的使能信號(hào),通過第二輸出端OP向柵線2輸出柵極驅(qū)動(dòng)信號(hào),并將該導(dǎo)通信號(hào)輸出到上一級(jí)移位寄存器(第一級(jí)移位寄存器SRl)的復(fù)位端對(duì)上一級(jí)移位寄存器進(jìn)行復(fù)位,即使上一級(jí)移位寄存器停止向與之連接的柵線2輸出導(dǎo)通信號(hào),關(guān)閉該行柵線所對(duì)應(yīng)的TFT,另外通過第一輸出端TI向下一級(jí)移位寄存器(第三級(jí)移位寄存器SR3)的使能信號(hào)輸入端輸出使能信號(hào)。通過上述流程,從第一級(jí)移位寄存器SRl到第N級(jí)移位寄存器SRN逐級(jí)的向與對(duì)應(yīng)移位寄存器連接的柵線2上施加?xùn)艠O驅(qū)動(dòng)信號(hào)以使TFT導(dǎo)通,并通過下一級(jí)的移位寄存器向上一級(jí)的移位寄存器輸出復(fù)位信號(hào)以停止上一級(jí)的移位寄存器輸出柵極驅(qū)動(dòng)信號(hào),從而完成柵極驅(qū)動(dòng)電路3對(duì)柵線2的逐行掃描。在以往的柵極驅(qū)動(dòng)電路中,因?yàn)橥ㄟ^一個(gè)輸出端分別向下一級(jí)移位寄存器提供使能信號(hào)和通過柵線向柵極傳輸柵極驅(qū)動(dòng)信號(hào),所以在使能信號(hào)一級(jí)一級(jí)的傳輸過程中由于輸出端的負(fù)載電容較大,使能信號(hào)會(huì)出現(xiàn)較明顯衰減,為了避免這一的衰減,則需要做大柵極驅(qū)動(dòng)電路中的開關(guān)管的尺寸,從而增大柵極驅(qū)動(dòng)電路的功耗。但是,通過本發(fā)明所述的方式設(shè)置柵極驅(qū)動(dòng)電路,分別設(shè)置的第一輸出端和第二輸出端可以分散每一個(gè)輸出端所對(duì)應(yīng)的電容負(fù)載,從而便可以減小柵極驅(qū)動(dòng)電路中的開關(guān)管的尺寸,進(jìn)而也變可以降低柵極驅(qū)動(dòng)電路的功耗。本發(fā)明實(shí)施例提供的柵極驅(qū)動(dòng)電路,通過分別設(shè)置連接下一級(jí)移位寄存器的第一輸出端和連接?xùn)啪€的第二輸出端,從而降低每個(gè)輸出端所對(duì)應(yīng)的負(fù)載,從而可以縮小開關(guān)管的尺寸,尤其在低溫環(huán)境下便可以縮小開關(guān)管的尺寸,從而降低柵極驅(qū)動(dòng)電路的功耗。以第二級(jí)移位寄存器SR2為例描述移位寄存器SR的具體結(jié)構(gòu),如圖3所示,包括上拉單元、上拉驅(qū)動(dòng)單元、下拉單元、下拉驅(qū)動(dòng)單元和復(fù)位單元。上拉單兀分別與上拉節(jié)點(diǎn)PU、第一時(shí)鐘信號(hào)端CLK、第一輸出端TI和第二輸出端OP連接,用于當(dāng)檢測(cè)到上拉信號(hào)時(shí),根據(jù)獲取的第一時(shí)鐘信號(hào)通過第一輸出端TI向下一級(jí)移位寄存器(即,第三級(jí)移位寄存器SR3)輸出的下一級(jí)使能信號(hào)和向柵線2輸出柵極驅(qū)動(dòng)信號(hào)。上拉驅(qū)動(dòng)單元分別與上拉節(jié)點(diǎn)和使能信號(hào)輸入端IP連接,用于當(dāng)獲取上一級(jí)移位寄存器(即第一級(jí)移位寄存器SRl)所發(fā)送的使能信號(hào)時(shí),提高上拉節(jié)點(diǎn)的電位,從而驅(qū)動(dòng)上拉單元根據(jù)第一時(shí)鐘信號(hào)輸出的下一級(jí)使能信號(hào)和向柵線2輸出柵極驅(qū)動(dòng)信號(hào)。下拉單元分別與上拉節(jié)點(diǎn)PU、下拉節(jié)點(diǎn)PD、第二時(shí)鐘信號(hào)端CLKB和低壓保持端Vss連接,用于當(dāng)檢測(cè)到下拉信號(hào)和第二時(shí)鐘信號(hào)時(shí),拉低第二輸出端OP和上拉節(jié)點(diǎn)的電位,其中第二時(shí)鐘信號(hào)與第一時(shí)鐘信號(hào)反相,從而停止輸出所述柵極驅(qū)動(dòng)信號(hào)和所述下一級(jí)使能信號(hào)。下拉驅(qū)動(dòng)單元分別與下拉節(jié)點(diǎn)PD、上拉節(jié)點(diǎn)PU、低壓保持端Vss和第二時(shí)鐘信號(hào)端CLKB連接,用于當(dāng)獲取第二時(shí)鐘信號(hào)和上拉信號(hào)時(shí),根據(jù)所述第二時(shí)鐘信號(hào)和上拉信號(hào),輸出控制下拉單元的下拉信號(hào),進(jìn)而控制下拉單元的輸出,從而驅(qū)動(dòng)下拉單元拉低上拉節(jié)點(diǎn)PU和第二輸出端OP的電位,進(jìn)而停止輸出下一級(jí)使能信號(hào)和柵極驅(qū)動(dòng)信號(hào)。復(fù)位單元與上拉節(jié)點(diǎn)PU、第二輸出端0P、低壓保持端Nss和復(fù)位信號(hào)輸入端RST連接,用于當(dāng)檢測(cè)到復(fù)位信號(hào)時(shí),拉低上拉節(jié)點(diǎn)PU和第二輸出端OP的電位,從而對(duì)第一輸出端TI和第二輸出端OP的輸出進(jìn)行復(fù)位。本發(fā)明實(shí)施例提供的柵極驅(qū)動(dòng)電路,如圖2所示,包括多級(jí)如上所述的移位寄存器。其中,每一級(jí)移位寄存器元SR的第二輸出端OP輸出用于開啟柵線2上TFT的柵極驅(qū)
動(dòng)信號(hào)。優(yōu)選的,第一級(jí)移位寄存器SRl和最后一級(jí)移位寄存器SRN外,其余的移位寄存器的第二輸出端OP連接與其相鄰的上一級(jí)移位寄存器單元的復(fù)位端。其中第一級(jí)移位寄存器SRl的使能信號(hào)輸入端IP為STV。除最后一級(jí)移位寄存器SRN外,其余每個(gè)移位寄存器的第一輸出端TI連接與其相鄰的下一級(jí)移位寄存器的使能信號(hào)輸入端IP。優(yōu)選的,最后一級(jí)移位寄存器SRN的復(fù)位端RST可以為本級(jí)的第二輸出端0P,或者可以是增加冗余的移位寄存器,或者連接STV信號(hào)。第奇數(shù)個(gè)移位寄存器的第一時(shí)鐘信號(hào)輸入端輸入系統(tǒng)第一時(shí)鐘信號(hào),第二時(shí)鐘信號(hào)輸入端輸入系統(tǒng)第二時(shí)鐘信號(hào);第偶數(shù)個(gè)移位寄存器的第一時(shí)鐘信號(hào)輸入端輸入系統(tǒng)第二時(shí)鐘信號(hào),第二時(shí)鐘信號(hào)輸入端輸入系統(tǒng)第一時(shí)鐘信號(hào);每個(gè)移位寄存器的低電壓信號(hào)輸入端輸入低電平信號(hào)。下面以柵極驅(qū)動(dòng)電路3形成于陣列基板I 一側(cè)為例,進(jìn)一步地對(duì)上述的上拉驅(qū)動(dòng)單元、上拉單元、下拉驅(qū)動(dòng)單元、下拉單元和復(fù)位單元的具體電路結(jié)構(gòu)進(jìn)行描述,上拉單元包括第一開關(guān)管Ml和第二開關(guān)管M2 ;第一開關(guān)管Ml,包括第一端gl、第二端dl和第三端Si ;
第一開關(guān)管Ml的第一端gl與上拉節(jié)點(diǎn)連接,第一開關(guān)管Ml的第二端dl與第一時(shí)鐘信號(hào)端CLK連接,第一開關(guān)管Ml的第三端Si與第二輸出端OP連接;第二開關(guān)管M2,包括第一端g2、第二端d2和第三端s2 ;第二開關(guān)管M2的第一端g2與上拉節(jié)點(diǎn)連接,第二開關(guān)管M2的第二端d2與第一時(shí)鐘信號(hào)端CLK連接,第二開關(guān)管M2的第三端s2與第一輸出端TI連接。上拉驅(qū)動(dòng)單元,包括第三開關(guān)管M3 ;第三開關(guān)管M3,包括第一端g3、第二端d3和第三端s3 ;第三開關(guān)管M3的第一端g3和第二端d3與使能信號(hào)輸入端IP連接,第三開關(guān)管M3的第三端s3與上拉節(jié)點(diǎn)I3U相連。下拉單元,包括第四開關(guān)管M4、第五開關(guān)管M5和第六開關(guān)管M6 ;第四開關(guān)管M4,包括第一端g4、第二端d4和第三端s4 ;第四開關(guān)管M4的第一端g4連接第二時(shí)鐘信號(hào)端CLKB,第四開關(guān)管M4的第二端d4連接第二輸出端0P,第四開關(guān)管M4的第三端s4連接低壓保持端Vss ;第五開關(guān)管M5,包括第一端g5、第二端d5和第三端s5 ;第六開關(guān)管M6,包括第一端g6、第二端d6和第三端s6 ;第五開關(guān)管M5的第一端g5和第六開關(guān)管M6的第一端g6連接下拉節(jié)點(diǎn)H),第五開關(guān)管M5的第二端d5連接上拉節(jié)點(diǎn)PU,第六開關(guān)管M6的第二端d6連接第二輸出端0P,第五開關(guān)管M5的第三端s5和第六開關(guān)管M6的第三端s6與低壓保持端Vss連接。下拉驅(qū)動(dòng)單元,包括第七開關(guān)管M7、第八開關(guān)管M8、第九開關(guān)管M9和第十開關(guān)管MlO ;第七開關(guān)管M7,包括第一端g7、第二端d7和第三端s7 ;第七開關(guān)管M7的第一端g7和第二端d7連接第二時(shí)鐘信號(hào)端CLKB,第七開關(guān)管M7的第三端s7連接下拉控制節(jié)點(diǎn)I3DCN ;第八開關(guān)管M8,包括第一端g8、第二端d8和第三端s8 ;第八開關(guān)管M8的第一端g8連接下拉控制節(jié)點(diǎn)H)CN,第八開關(guān)管M8的第二端d8連接第二時(shí)鐘信號(hào)端CLKB,第八開關(guān)管M8的第三端s8連接下拉節(jié)點(diǎn)H);第九開關(guān)管M9,包括第一端g9、第二端 d9和第三端s9 ;第十開關(guān)管M10,包括第一端glO、第二端dlO和第三端slO ;第九開關(guān)管M9的第一端g9和第十開關(guān)管MlO的第一端glO與上拉節(jié)點(diǎn)連接,第九開關(guān)管M9的第二端d9連接下拉控制節(jié)點(diǎn)H)CN,第十開關(guān)管MlO的第二端dlO連接下拉節(jié)點(diǎn),第九開關(guān)管M9的第三端s9和第十開關(guān)管MlO的第三端s 10連接低壓保持端Vss。復(fù)位單元,包括第十一開關(guān)管Mll和第十二開關(guān)管M12 ;第H^一開關(guān)管Mll,包括第一端gll、第二端dll和第三端sll ;第十二開關(guān)管M12,包括第一端gl2、第二端dl2和第三端sl2 ;第H 開關(guān)管MlI的第一端gll和第十二開關(guān)管M12的第一端gl2連接復(fù)位信號(hào)輸入端RST,第十一開關(guān)管Ml I的第二端dll連接上拉節(jié)點(diǎn)PU,第十二開關(guān)管M12的第二端dl2連接第二輸出端OP,第十一開關(guān)管Mll的第三端sll和第十二開關(guān)管M12的第三端sl2連接低壓保持端 Vss0但是,上述的上拉驅(qū)動(dòng)單元、上拉單元、下拉驅(qū)動(dòng)單元、下拉單元和復(fù)位單元不限于上述結(jié)構(gòu),對(duì)于本領(lǐng)域的技術(shù)人員,可以通過其他公知的電路結(jié)構(gòu)代替上述電路結(jié)構(gòu)以實(shí)現(xiàn)所描述的上述單元的功能,在此不作具體限定。為了進(jìn)一步地提高上拉節(jié)點(diǎn)的電位,以降低第一輸出端TI和第二輸出端OP的衰減對(duì)下一級(jí)移位寄存器的驅(qū)動(dòng)所帶來的影響,如圖4所示,上拉驅(qū)動(dòng)單元,還包括電容C ;電容C的一端連接上拉節(jié)點(diǎn)PU,電容C的另一端連接第二輸出端OP通過在上拉節(jié)點(diǎn)和第二輸出端OP之間設(shè)置電容C,在第一個(gè)時(shí)刻的第一時(shí)鐘信號(hào)到來時(shí)對(duì)電容C進(jìn)行充電,并在第二個(gè)時(shí)刻的第一時(shí)鐘信號(hào)到來時(shí)產(chǎn)生自舉效應(yīng),進(jìn)一步提升上拉節(jié)點(diǎn)PU處的電位,這樣一來,便可以使柵極驅(qū)動(dòng)電路3中的移位寄存器SR適用于大尺寸的顯示模組。下面根據(jù)上述的電路結(jié)構(gòu)對(duì)柵極驅(qū)動(dòng)電路3的工作流程進(jìn)行描述,對(duì)應(yīng)的各端和各節(jié)點(diǎn)的電平變化如圖5所示。第一階段,使能信號(hào)輸入端IP輸入高電平信號(hào),第二時(shí)鐘信號(hào)端CLKB也輸入高電平信號(hào)時(shí),使第三開關(guān)管M3導(dǎo)通,其中,使能信號(hào)輸入端IP所輸入的使能信號(hào)可以為上一級(jí)移位寄存器的第一輸出端TI所輸出的信號(hào),也可以為由控制芯片所發(fā)送啟動(dòng)信號(hào)(例如第一級(jí)的移位寄存器的使能信號(hào)輸入端IP即為啟動(dòng)信號(hào)STV);在第三開關(guān)管M3導(dǎo)通后,使能信號(hào)輸入端IP所輸入的高電平信號(hào)對(duì)電容C進(jìn)行充電,并使上拉節(jié)點(diǎn)的電位被拉高;第九開關(guān)管M9和第十開關(guān)管MlO被上拉節(jié)點(diǎn)I3U的高電位導(dǎo)通,第七開關(guān)管M7和第八開關(guān)管M8被第二時(shí)鐘信號(hào)端CLKB所輸入的高電平信號(hào)導(dǎo)通,通過對(duì)上述第七開關(guān)管M7到第十開關(guān)管MlO的尺寸進(jìn)行調(diào)整,使得此時(shí)下拉節(jié)點(diǎn)H)的電位為低電位,從而關(guān)斷下拉單元中的第五開關(guān)管M5和第六開關(guān)管M6,避免第五開關(guān)管M5和第六開關(guān)管M6將上拉節(jié)點(diǎn)PU和第二輸出端OP的電位拉低。第二階段,當(dāng)使能信號(hào)輸入端IP所輸入的信號(hào)為低電平,第三開關(guān)管M3關(guān)斷,此時(shí)上拉節(jié)點(diǎn)PU保持高電位,從而使第一開關(guān)管Ml和第二開關(guān)管M2導(dǎo)通;第一時(shí)鐘信號(hào)端CLK所輸入的第一時(shí)鐘信號(hào)為高電平信號(hào),上拉節(jié)點(diǎn)PU由于自舉效應(yīng)放大上拉節(jié)點(diǎn)的電壓,使第一開關(guān)管Ml和第二開關(guān)管M2在不出現(xiàn)衰減的情況下導(dǎo)通,從而使第一開關(guān)管Ml和第二開關(guān)管M2更好地將第一時(shí)鐘信號(hào)轉(zhuǎn)換為向第一輸出端TI和第二輸出端OP輸出的第一輸出信號(hào)和第二輸出信號(hào),其中第一輸出信號(hào)為向下一級(jí)移位寄存器提供使能信號(hào),第二輸出信號(hào)為向第二輸出端OP所連接的柵線2施加的開啟對(duì)應(yīng)的TFT的柵極驅(qū)動(dòng)信號(hào)。第三階段,第二時(shí)鐘信號(hào)端CLKB所輸入的信號(hào)為高電平,復(fù)位信號(hào)端RST輸入高電平的復(fù)位信號(hào),其中該復(fù)位信號(hào)由下一級(jí)移位寄存器的第二輸出端OP輸入;相對(duì)的,第七開關(guān)管M7和第八開關(guān)管M8導(dǎo)通,從而使下拉節(jié)點(diǎn)ro保持高電位,并因此導(dǎo)通第五開關(guān)管M5和第六開關(guān)管M6 ;這樣一來,上拉節(jié)點(diǎn)I3U和第二輸出端OP的電位被拉低,從而對(duì)信號(hào)的傳輸進(jìn)行了關(guān)斷。
第四階段,因?yàn)樵诘谌A段中上拉節(jié)點(diǎn)的電位被拉低,從而使第一開關(guān)管Ml和第二開關(guān)管M2關(guān)斷;此時(shí),雖然第一時(shí)鐘信號(hào)端CLK輸入的第一時(shí)鐘信號(hào)為高電平,但也無法對(duì)其進(jìn)行轉(zhuǎn)換并向第一輸出端TI和第二輸出端OP輸出高電平信號(hào)。第五階段,第二時(shí)鐘信號(hào)端CLKB輸入高電平時(shí),分別使第七開關(guān)管M7和第八開關(guān)管M8導(dǎo)通,并進(jìn)而導(dǎo)通第五開關(guān)管M5和第六開關(guān)管M6,使上拉節(jié)點(diǎn)和第二輸出端OP保持低電位。在此之后,第四階段和第五階段依次重復(fù)進(jìn)行,直到第一階段重新開始。從上述過程中,可以看出,第一輸出端TI所輸出的使能信號(hào)不會(huì)用于開啟柵線2所對(duì)應(yīng)的TFT柵極,所以第一輸出端TI所輸出的使能信號(hào)的負(fù)載電容Q較?。桓鶕?jù)功耗計(jì)算公式PT = CJ2f,在由TFT的特性而決定的電壓值V和第一時(shí)鐘信號(hào)端CLK所輸入的時(shí)鐘信號(hào)的頻率f,因此通過上述電路結(jié)構(gòu)從而降低了負(fù)載電容Q,也便降低了整體的向柵線2輸出柵極驅(qū)動(dòng)信號(hào)的開關(guān)管的功耗。可選的,上述的開關(guān)管為N型晶體管。當(dāng)上述的開關(guān)管都為N型晶體管時(shí),因?yàn)樵陉嚵谢迳纤纬傻腡FT等結(jié)構(gòu)同樣為N型晶體管,所以當(dāng)移位寄存器SR中的開關(guān)管都為N型晶體管時(shí),柵極驅(qū)動(dòng)電路3和TFT可以一體成型,從而縮短制備顯示模組的時(shí)間??蛇x的,如圖6所示,柵極驅(qū)動(dòng)電路3,包括第一柵極驅(qū)動(dòng)電路3a和第二柵極驅(qū)動(dòng)電路3b ;第一柵極驅(qū)動(dòng)電路3a和第二柵極驅(qū)動(dòng)電路3b分別形成于陣列基板I兩側(cè),并且第一柵極電路3a中的每個(gè)移位寄存器SR的第二輸出端OP對(duì)應(yīng)連接第二柵極驅(qū)動(dòng)電路3b的移位寄存器SR。通過在陣列基板I的兩側(cè)分別設(shè)置兩個(gè)柵極驅(qū)動(dòng)電路3,并且兩個(gè)柵極驅(qū)動(dòng)電路3中的位置相同的移位寄存器SR的第二輸出端OP相互連接,這樣一來,在對(duì)TFT的柵極進(jìn)行驅(qū)動(dòng)時(shí),便可以從陣列基板I的兩側(cè)向中間進(jìn)行驅(qū)動(dòng)。從而可以避免一側(cè)設(shè)置柵極驅(qū)動(dòng)電路3時(shí),距離移位寄存器SR的第二輸出端OP較遠(yuǎn)的因?yàn)樗p較大難以被驅(qū)動(dòng)的問題,進(jìn)而可以制備大尺寸的顯示模組。與上述一種柵極驅(qū)動(dòng)電路相對(duì)應(yīng),本發(fā)明還提供了一種顯示模組,如圖1所示,包括陣列基板1,陣列基板I上設(shè)有柵線2,柵線2之間設(shè)置有像素單元(圖中未示出),像素單元內(nèi)設(shè)有TFT (圖中未示出),柵線2與TFT的柵極相連接;顯示模組還包括與柵線2連接的柵極驅(qū)動(dòng)電路3,用于驅(qū)動(dòng)所連接的柵線所對(duì)應(yīng)的TFT的柵極;該柵極驅(qū)動(dòng)電路3的具體結(jié)構(gòu)如上面所述,在此不再贅述。本發(fā)明實(shí)施例提供的顯示模組,通過分別設(shè)置連接下一級(jí)移位寄存器的第一輸出端和連接?xùn)啪€的第二輸出端,從而降低每個(gè)輸出端所對(duì)應(yīng)的負(fù)載,從而可以縮小開關(guān)管的尺寸,尤其在低溫環(huán)境下便可以縮小開關(guān)管的尺寸,從而降低柵極驅(qū)動(dòng)電路的功耗。與上述一種顯示模組相對(duì)應(yīng),本發(fā)明還提供了一種顯示器,包括上述的顯示模組,該顯示模組的具體結(jié)構(gòu)如上所述,在此不再贅述。本發(fā)明實(shí)施例提供的顯示器,通過分別設(shè)置連接下一級(jí)移位寄存器的第一輸出端和連接?xùn)啪€的第二輸出端,從而降低每個(gè)輸出端所對(duì)應(yīng)的負(fù)載,從而可以縮小開關(guān)管的尺寸,尤其在低溫環(huán)境下便可以縮小開關(guān)管的尺寸,從而降低柵極驅(qū)動(dòng)電路的功耗。所述顯示器可以為液晶面板、電子紙、OLED面板、手機(jī)、平板電腦、電視機(jī)、顯示器、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。以上所述,僅為本發(fā)明的具體實(shí)施方式
,但本發(fā)明的保護(hù)范圍并不局限于此,任何熟悉本技術(shù)領(lǐng)域的技術(shù)人員在本發(fā)明揭露的技術(shù)范圍內(nèi),可輕易想到變化或替換,都應(yīng)涵蓋在本發(fā)明的保護(hù)范圍之內(nèi)。因此,本發(fā)明的保護(hù)范圍應(yīng)所述以權(quán)利要求的保護(hù)范圍為準(zhǔn)。
權(quán)利要求
1.一種柵極驅(qū)動(dòng)電路,用于驅(qū)動(dòng)所連接的柵線所對(duì)應(yīng)的薄膜晶體管的柵極,其特征在于,所述柵極驅(qū)動(dòng)電路,包括逐級(jí)連接的至少兩個(gè)移位寄存器;所述移位寄存器包括第一輸出端和第二輸出端;所述第一輸出端與下一級(jí)移位寄存器的使能信號(hào)輸入端連接,向所述下一級(jí)移位寄存器輸出使能信號(hào);所述第二輸出端與所述柵線連接,通過所述柵線向所述柵極施加所述薄膜晶體管的柵極驅(qū)動(dòng)信號(hào)。
2.根據(jù)權(quán)利要求1所述的柵極驅(qū)動(dòng)電路,其特征在于,所述移位寄存器,包括上拉單元,所述上拉單元分別與上拉節(jié)點(diǎn)、第一時(shí)鐘信號(hào)端、第一輸出端和第二輸出端連接,用于當(dāng)檢測(cè)到上拉信號(hào)時(shí),根據(jù)獲取的第一時(shí)鐘信號(hào)通過第一輸出端向下一級(jí)移位寄存器輸出的下一級(jí)使能信號(hào)和向所述柵線輸出柵極驅(qū)動(dòng)信號(hào)。
3.根據(jù)權(quán)利要求2所述的柵極驅(qū)動(dòng)電路,其特征在于,所述上拉單元包括第一開關(guān)管和第二開關(guān)管;所述第一開關(guān)管,包括第一端、第二端和第三端;所述第一開關(guān)管的所述第一端與所述上拉節(jié)點(diǎn)連接,所述第一開關(guān)管的所述第二端與所述第一時(shí)鐘信號(hào)端連接,所述第一開關(guān)管的所述第三端與所述第二輸出端連接;所述第二開關(guān)管,包括第一端、第二端和第三端;所述第二開關(guān)管的所述第一端與所述上拉節(jié)點(diǎn)連接,所述第二開關(guān)管的所述第二端與所述第一時(shí)鐘信號(hào)端連接,所述第二開關(guān)管的所述第三端與所述第一輸出端連接。
4.根據(jù)權(quán)利要求2所述的柵極驅(qū)動(dòng)電路,其特征在于,所述移位寄存器,還包括上拉驅(qū)動(dòng)單元,所述上拉驅(qū)動(dòng)單元分別與所述上拉節(jié)點(diǎn)和所述使能信號(hào)輸入端連接,用于當(dāng)獲取上一級(jí)移位寄存器所發(fā)送的使能信號(hào)時(shí),提高所述上拉節(jié)點(diǎn)的電位,從而驅(qū)動(dòng)所述上拉單元根據(jù)所述第一時(shí)鐘信號(hào)輸出所述下一級(jí)使能信號(hào)和所述柵極驅(qū)動(dòng)信號(hào)。
5.根據(jù)權(quán)利要求4所述的柵極驅(qū)動(dòng)電路,其特征在于,所述上拉驅(qū)動(dòng)單元,包括第三開關(guān)管;所述第三開關(guān)管,包括第一端、第二端和第三端;所述第三開關(guān)管的所述第一端和第二端與所述使能信號(hào)輸入端連接,所述第三開關(guān)管的所述第三端與所述上拉節(jié)點(diǎn)相連。
6.根據(jù)權(quán)利要求5所述的柵極驅(qū)動(dòng)電路,其特征在于,所述上拉驅(qū)動(dòng)單元,還包括電容;所述電容的一端連接所述上拉節(jié)點(diǎn),所述電容的另一端連接所述第二輸出端。
7.根據(jù)權(quán)利要求2所述的柵極驅(qū)動(dòng)電路,其特征在于,所述移位寄存器,還包括下拉單元,所述下拉單元分別與所述上拉節(jié)點(diǎn)、下拉節(jié)點(diǎn)、第二時(shí)鐘信號(hào)端和低壓保持端連接, 用于當(dāng)檢測(cè)到下拉信號(hào)和第二時(shí)鐘信號(hào)時(shí),拉低所述第二輸出端和所述上拉節(jié)點(diǎn)的電位, 其中所述第二時(shí)鐘信號(hào)與所述第一時(shí)鐘信號(hào)反相,從而停止輸出所述柵極驅(qū)動(dòng)信號(hào)和所述下一級(jí)使能信號(hào)。
8.根據(jù)權(quán)利要求7所述的柵極驅(qū)動(dòng)電路,其特征在于,所述下拉單元,包括第四開關(guān)管、第五開關(guān)管和第六開關(guān)管;所述第四開關(guān)管,包括第一端、第二端和第三端;所述第四開關(guān)管的所述第一端連接第二時(shí)鐘信號(hào)端,所述第四開關(guān)管的所述第二端連接所述第二輸出端,所述第四開關(guān)管的所述第三端連接所述低壓保持端;所述第五開關(guān)管,包括第一端、第二端和第三端;所述第六開關(guān)管,包括第一端、第二端和第三端;所述第五開關(guān)管的所述第一端和第六開關(guān)管的所述第一端連接所述下拉節(jié)點(diǎn),所述第五開關(guān)管的所述第二端連接所述上拉節(jié)點(diǎn),所述第六開關(guān)管的所述第二端連接所述第二輸出端,所述第五開關(guān)管的所述第三端和所述第六開關(guān)管的所述第三端與所述低壓保持端連接。
9.根據(jù)權(quán)利要求7所述的柵極驅(qū)動(dòng)電路,其特征在于,所述移位寄存器,還包括下拉驅(qū)動(dòng)單元,所述下拉驅(qū)動(dòng)單元分別與所述下拉節(jié)點(diǎn)、所述上拉節(jié)點(diǎn)、所述低壓保持端和所述第二時(shí)鐘信號(hào)端連接,用于當(dāng)獲取第二時(shí)鐘信號(hào)和上拉信號(hào)時(shí),輸出控制下拉單元的下拉信號(hào)。
10.根據(jù)權(quán)利要求9所述的柵極驅(qū)動(dòng)電路,其特征在于,所述下拉驅(qū)動(dòng)單元,包括第七開關(guān)管、第八開關(guān)管、第九開關(guān)管和第十開關(guān)管;所述第七開關(guān)管,包括第一端、第二端和第三端;所述第七開關(guān)管的所述第一端和所述第二端連接所述第二時(shí)鐘信號(hào)端,所述第七開關(guān)管的所述第三端連接下拉控制節(jié)點(diǎn);所述第八開關(guān)管,包括第一端、第二端和第三端;所述第八開關(guān)管的所述第一端連接所述下拉控制節(jié)點(diǎn),所述第八開關(guān)管的所述第二端連接所述第二時(shí)鐘信號(hào)端,所述第八開關(guān)管的所述第三端連接所述下拉節(jié)點(diǎn);所述第九開關(guān)管,包括第一端、第二端和第三端;所述第十開關(guān)管,包括第一端、第二端和第三端;所述第九開關(guān)管的所述第一端和所述第十開關(guān)管的所述第一端與所述上拉節(jié)點(diǎn)連接, 所述第九開關(guān)管的所述第二端連接所述下拉控制節(jié)點(diǎn),所述第十開關(guān)管的第二端連接所述下拉節(jié)點(diǎn),所述第九開關(guān)管的所述第三端和所述第十開關(guān)管的所述第三端連接所述低壓保持端。
11.根據(jù)權(quán)利要求2所述的柵極驅(qū)動(dòng)電路,其特征在于,所述移位寄存器,還包括復(fù)位單元,所述復(fù)位單元與所述上拉節(jié)點(diǎn)、所述第二輸出端、低壓保持端和復(fù)位信號(hào)輸入端連接,用于當(dāng)檢測(cè)到復(fù)位信號(hào)時(shí),對(duì)所述第一輸出端和所述第二輸出端的輸出進(jìn)行復(fù)位。
12.根據(jù)權(quán)利要求11所述的柵極驅(qū)動(dòng)電路,其特征在于,所述復(fù)位單元,包括第十一開關(guān)管和第十二開關(guān)管;所述第十一開關(guān)管,包括第一端、第二端和第三端;所述第十二開關(guān)管,包括第一端、第二端和第三端;所述第十一開關(guān)管的所述第一端和所述第十二開關(guān)管的所述第一端連接所述復(fù)位信號(hào)輸入端,所述第十一開關(guān)管的所述第二端連接所述上拉節(jié)點(diǎn),所述第十二開關(guān)管的所述第二端連接所述第二輸出端,所述第十一開關(guān)管的所述第三端和所述第十二開關(guān)管的所述第三端連接所述低壓保持端。
13.根據(jù)權(quán)利要求3、5、8、10和12任一項(xiàng)所述的柵極驅(qū)動(dòng)電路,其特征在于,所述開關(guān)管為N型晶體管。
14.根據(jù)權(quán)利要求13所述的柵極驅(qū)動(dòng)電路,其特征在于,所述柵極驅(qū)動(dòng)電路形成于陣列基板一側(cè)。
15.根據(jù)權(quán)利要求13所述的柵極驅(qū)動(dòng)電路,其特征在于,所述柵極驅(qū)動(dòng)電路,包括第一柵極驅(qū)動(dòng)電路和第二柵極驅(qū)動(dòng)電路;所述第一柵極驅(qū)動(dòng)電路和所述第二柵極驅(qū)動(dòng)電路分別形成于陣列基板兩側(cè),并且所述第一柵極電路中的每個(gè)移位寄存器的所述第二輸出端對(duì)應(yīng)連接所述第二柵極驅(qū)動(dòng)電路的移位寄存器。
16.一種顯示模組,包括陣列基板,所述陣列基板上設(shè)有柵線,所述柵線之間設(shè)置有像素單元,所述像素單元內(nèi)設(shè)有薄膜晶體管,所述柵線與所述薄膜晶體管的柵極相連接,其特征在于,所述顯示模組還包括權(quán)利要求1-15任一項(xiàng)所述的柵極驅(qū)動(dòng)電路。
17.一種顯示器,其特征在于,包括權(quán)利要求16所述的顯示模組。
全文摘要
本發(fā)明公開了一種柵極驅(qū)動(dòng)電路、顯示模組和顯示器,屬于顯示領(lǐng)域,為解決現(xiàn)有技術(shù)中顯示模組的功耗較大的問題而設(shè)計(jì)。一種柵極驅(qū)動(dòng)電路,用于驅(qū)動(dòng)所連接的柵線所對(duì)應(yīng)的薄膜晶體管的柵極,所述柵極驅(qū)動(dòng)電路,包括逐級(jí)連接的至少兩個(gè)移位寄存器;所述移位寄存器包括第一輸出端和第二輸出端;所述第一輸出端與下一級(jí)移位寄存器的使能信號(hào)輸入端連接,向所述下一級(jí)移位寄存器輸出使能信號(hào);所述第二輸出端與所述柵線連接,通過所述柵線向所述柵極施加所述薄膜晶體管的柵極驅(qū)動(dòng)信號(hào)。
文檔編號(hào)G09G3/36GK103050106SQ20121057693
公開日2013年4月17日 申請(qǐng)日期2012年12月26日 優(yōu)先權(quán)日2012年12月26日
發(fā)明者馬睿, 邵賢杰, 王國磊, 胡明 申請(qǐng)人:京東方科技集團(tuán)股份有限公司, 合肥京東方光電科技有限公司