本公開涉及移位寄存器、柵極驅(qū)動電路及其驅(qū)動方法以及液晶顯示器。
背景技術(shù):
液晶顯示器通過使液晶發(fā)生持續(xù)性偏轉(zhuǎn)來顯示畫面。液晶通常具有電容參數(shù),并且液晶的等效電容也被稱為液晶電容。另外,通常還會在像素電極和公共電極之間設(shè)置存儲電容,以幫助保持使液晶發(fā)生偏轉(zhuǎn)的電壓。液晶根據(jù)液晶電容和存儲電容中所儲存的電荷進(jìn)行偏轉(zhuǎn)。
在顯示不同畫面的過程中,液晶電容和存儲電容將進(jìn)行多次的充電和放電。隨著顯示器件的刷新頻率的提高,液晶電容和存儲電容的充電和放電也越來越快。相應(yīng)地,液晶電容和存儲電容的充電和放電的時間也隨之而變得越來越短。充電和放電的時間不足導(dǎo)致在液晶電容和存儲電容中可能存在電荷殘留,從而導(dǎo)致殘像、抖動以及開關(guān)機(jī)時閃爍等現(xiàn)象。
技術(shù)實現(xiàn)要素:
本公開的一方面提供一種移位寄存器,其包含:上拉子電路,其與所述移位寄存器的第一輸入端和上拉節(jié)點相連,并且在經(jīng)由第一輸入端接收到第一輸入信號時,將上拉節(jié)點的電位設(shè)置為工作電位;第一輸出子電路,其與所述移位寄存器的上拉節(jié)點、第一時鐘信號端和輸出端相連,并且在上拉節(jié)點的電位為工作電位時,根據(jù)經(jīng)由第一時鐘信號端所接收到的第一時鐘信號,在輸出端輸出第一柵極驅(qū)動信號;復(fù)位子電路,其與所述移位寄存器的復(fù)位端、上拉節(jié)點和輸出端相連,并且在經(jīng)由復(fù)位端接收到復(fù)位信號時,將上拉節(jié)點和輸出端的電位設(shè)置為復(fù)位電位;以及第二輸出子電路,其與移位寄存器的第二輸入端和輸出端相連,并且在顯示一幀畫面期間之外的時間段內(nèi),在經(jīng)由第二輸入端接收到第二輸入信號時,在輸出端輸出第二柵極驅(qū)動信號。
可選地,第二輸出子電路可以包含:第一開關(guān)元件,其控制端、第一端和第二端分別與所述移位寄存器的第二輸入端、輸出端和工作電位端相連。
可選地,第二輸出子電路還可以包含:第二開關(guān)元件,其控制端、第一端和第二端分別與所述移位寄存器的第二輸入端、復(fù)位電位端和上拉節(jié)點相連。
可選地,第二輸出子電路還可以包含:第三開關(guān)元件,其控制端、第一端和第二端分別與所述移位寄存器的第二輸入端、復(fù)位電位端和下拉節(jié)點相連。
可選地,上拉子電路可以包含:第四開關(guān)元件,其控制端、第一端和第二端分別與所述移位寄存器的第一輸入端、第二時鐘信號段和上拉節(jié)點相連。
可選地,上拉子電路還可以包含:第五開關(guān)元件,其控制端、第一端和第二端分別與所述移位寄存器的第一輸入端、復(fù)位電位端和下拉節(jié)點相連。
可選地,第一輸出子電路可以包含:第六開關(guān)元件,其控制端、第一端和第二端分別與所述移位寄存器的上拉節(jié)點、第一時鐘信號端和輸出端相連;以及電容器,其連接在上拉節(jié)點和輸出端之間。
可選地,復(fù)位子電路可以包含:第七開關(guān)元件,其控制端、第一端和第二端分別與所述移位寄存器的復(fù)位端、復(fù)位電位端和上拉節(jié)點相連;以及第八開關(guān)元件,其控制端、第一端和第二端分別與所述移位寄存器的下拉節(jié)點、復(fù)位電位端和輸出端相連。
可選地,復(fù)位子電路還可以包含:第九開關(guān)元件,其控制端、第一端和第二端分別與所述移位寄存器的復(fù)位端、工作電位端和下拉節(jié)點相連。
可選地,上述任何一個開關(guān)元件可以在其控制端的電位為工作電位時導(dǎo)通,使得其第一端和第二端的電位相同或近似相同。
可選地,上述任何一個開關(guān)元件可以為晶體管,其中,晶體管的柵極作為開關(guān)元件的控制端,晶體管的源極和漏極中的一個作為開關(guān)元件的第一端和第二端中的一個,而晶體管的源極和漏極中的另一個作為開關(guān)元件的第一端和第二端中的另一個。
可選地,工作電位可以為高電平,而復(fù)位電位可以為低電平。
本公開的另一方面提供一種柵極驅(qū)動電路,其包含級聯(lián)在一起的多個如上所述的移位寄存器。
本公開的另一方面提供一種液晶顯示器,其包含如上所述的柵極驅(qū)動電路。
本公開的另一方面提供一種用于驅(qū)動上述柵極驅(qū)動電路的方法,其包含:在顯示一幀畫面期間之外的時間段內(nèi),向所述柵極驅(qū)動電路中的所有移位寄存器的第二輸入端提供第二輸入信號,以及所有移位寄存器中的每一個響應(yīng)于所接收到的第二輸入信號,在所述時間段內(nèi)輸出第二柵極驅(qū)動信號。
在本公開的移位寄存器中,設(shè)置有第二輸出子電路,使得該移位寄存器能夠單獨通過第二輸入信號來控制在輸出端輸出柵極驅(qū)動信號。對于由這樣的移位寄存器所構(gòu)成的柵極驅(qū)動電路,可以在顯示一幀畫面期間之外的時間段內(nèi),例如在兩幀之間的消隱時間段內(nèi)和/或在開機(jī)之前和/或關(guān)機(jī)之后,向該柵極驅(qū)動電路中的所有移位寄存器提供第二輸入信號,使得所有移位寄存器在該時間段內(nèi)輸出柵極驅(qū)動信號,并使得所有的像素在該時間段內(nèi)開啟。由此,所有移位寄存器的像素電容和存儲電容能夠在該時間段內(nèi)充分地放電,從而能夠有效地避免殘像、抖動以及開關(guān)機(jī)時閃爍等現(xiàn)象的出現(xiàn)。
附圖說明
圖1示出根據(jù)本公開實施例的液晶顯示器和柵極驅(qū)動電路的示例配置。
圖2示出根據(jù)本公開實施例的移位寄存器的框圖。
圖3示出根據(jù)本公開實施例的移位寄存器的電路的示例。
圖4示出根據(jù)本公開實施例的移位寄存器的工作時序的示例。
圖5示出根據(jù)本公開實施例的柵極驅(qū)動電路的在顯示一幀畫面期間之外的時間段內(nèi)的驅(qū)動方法的流程圖。
圖6示出根據(jù)本公開實施例的柵極驅(qū)動電路的驅(qū)動方法的流程圖。
具體實施方式
圖1示出根據(jù)本公開的實施例的液晶顯示器10的配置的示例。在如圖1所示的液晶顯示器10中,數(shù)據(jù)信號提供電路120接收圖像信號150,并經(jīng)由相應(yīng)的數(shù)據(jù)線,將數(shù)據(jù)信號data[1]、data[2]、……、data[j](j為正整數(shù))……分別提供給布置在顯示區(qū)域100中的每列上的多個像素。柵極驅(qū)動電路140連接到時序列控制電路130以接收所需的時鐘信號以及諸如幀起始信號stv和控制信號xon等信號,并且經(jīng)由相應(yīng)的掃描線,將柵極驅(qū)動信號scan[1]、scan[2]、……、scan[i]……分別提供給布置在顯示區(qū)域100中的每行上的多個像素。
如圖1所示,柵極驅(qū)動電路140包含級聯(lián)在一起的多個移位寄存器sr[1]、sr[2]、……、sr[i](i為正整數(shù))……。級聯(lián)在第一級的移位寄存器sr[1]的第一輸入端in1接收例如來自時序控制電路130的幀起始信號stv。第一級以外的各級移位寄存器sr[i]的第一輸入端in1接收來自級聯(lián)在其前一級的移位寄存器sr[i-1](未示出)的輸出端out的柵極驅(qū)動信號scan[i-1](未示出),作為其第一輸入信號。最后一級以外的各級移位寄存器sr[i]的復(fù)位端reset接收來自級聯(lián)在其下一級的移位寄存器sr[i+1](未示出)的輸出端out的柵極驅(qū)動信號scan[i+1](未示出),作為其復(fù)位信號。在圖1所示的柵極驅(qū)動電路140中,級聯(lián)在第二級的移位寄存器sr[2]的輸入端in1接收來自級聯(lián)在第一級的移位寄存器sr[1]的輸出端output的柵極驅(qū)動信號scan[1],作為其第一輸入信號;并且接收來自級聯(lián)在第三級的移位寄存器sr[3]的輸出端output的柵極驅(qū)動信號scan[3],作為其復(fù)位信號。對于柵極驅(qū)動電路140中的每個移位寄存器sr[i],其第二輸入端in2接收例如來自時序控制電路130的控制信號xon,作為其第二輸入信號;并且第一時鐘信號端clk1從與時序控制電路130相連的相應(yīng)的時鐘信號線接收相應(yīng)的第一時鐘信號。
在一個示例中,可以分別針對柵極驅(qū)動電路140中的移位寄存器的第一時鐘信號端clk1提供兩種第一時鐘信號,其中,針對級聯(lián)在第i級的移位寄存器sr[i]的第一時鐘信號端clk1提供第一種第一時鐘信號,針對級聯(lián)在第i+1級的移位寄存器sr[i+1](未示出)的第一時鐘信號端clk1提供第二種第一時鐘信號,例如,這兩種第一時鐘信的相位可以彼此相反。在另外的示例中,也可以根據(jù)需要,分別針對柵極驅(qū)動電路140中的移位寄存器的第一時鐘信號端clk1提供更多種的第一時鐘信號。例如,在提供三種第一時鐘信號的情況下,可以使分別提供給移位寄存器sr[i]、移位寄存器sr[i+1]和移位寄存器sr[i+3]的三個第一時鐘信號依次向后延遲半個時鐘周期。類似地,可以分別針對柵極驅(qū)動電路140中的移位寄存器的第一時鐘信號端clk1提供更多種的第一時鐘信號。
然而,圖1所示的柵極驅(qū)動電路140僅僅是一個示例。在其他的實施例中,柵極驅(qū)動電路140中所包含的移位寄存器可以采用其他的級聯(lián)方式。例如,在一個示例中,移位寄存器sr[1]和sr[2]的第一輸入端可以均接收幀起始信號stv,并且使移位寄存器sr[1]和sr[2]之外的移位寄存器sr[2i+1]和sr[2i+2]的第一輸入端in1分別連接到移位寄存器sr[2i-1]和sr[2i]的輸出端out,然后使移位寄存器sr[2i+1]和sr[2i+2]的輸出端out分別連接到移位寄存器sr[2i-1]和sr[2i]的復(fù)位端reset。這樣的級聯(lián)方式相當(dāng)于在柵極驅(qū)動電路140中包含兩組分別級聯(lián)在一起的移位寄存器。在該示例中,例如,時序控制電路130可以被配置為向柵極驅(qū)動電路140提供四種第一時鐘信號,其中,第一和第二種第一時鐘信號提供給移位寄存器sr[2i-1],第三和第四種第一時鐘信號提供給移位寄存器sr[2i],并且可以使這四種第一時鐘信號依次向后延遲半個時鐘周期。類似地,在其他的實施例中,例如,可以采用更多組的移位寄存器,并且例如可以根據(jù)所設(shè)置的移位寄存器的組數(shù)來確定需要提供多少種第一時鐘信號。
如圖1所示,在顯示區(qū)域100中,用于提供柵極驅(qū)動信號scan[i]的掃描線在行方向上延伸,用于提供數(shù)據(jù)信號data[j]的數(shù)據(jù)線在列方向上延伸。掃描線與數(shù)據(jù)線之間可以是電絕緣的。像素p[i,j]與相交的第i行的掃描線和第j行的數(shù)據(jù)線相關(guān)聯(lián)的設(shè)置。由此,在圖1所示的示例中,顯示區(qū)域100中的像素p[i,j]以矩陣的形式布置,其中,第i行的像素接收來自第i行掃描線的柵極驅(qū)動信號scan[i],并且第j列的像素接收來自第j列數(shù)據(jù)線的數(shù)據(jù)信號data[j]。
顯示區(qū)域100中的每個像素p[i,j]的等效電路包括開關(guān)元件101、液晶電容102和存儲電容103。開關(guān)元件101的控制端連接到第i行掃描線,其第一端連接到第j列數(shù)據(jù)線,其第二端連接到像素p[i,j]中的液晶電容102的第一端(像素電極)和存儲電容103的第一端。開關(guān)元件101可以為諸如薄膜晶體管、mos晶體管等帶有控制端的各種元件。進(jìn)一步地,例如可以根據(jù)所選擇的開關(guān)元件101的類型來確定柵極驅(qū)動信號scan[i]的有效電平是高電平還是低電平。液晶電容102的第二端(公共電極)和存儲電容103的第二端連接到提供公共電壓的線路lcom。例如,開關(guān)元件101可以在其控制端接收到柵極驅(qū)動信號scan[i]時導(dǎo)通,從而將數(shù)據(jù)信號data[i]提供到液晶電容102的第一端(像素電極)和存儲電容103的第一端。
顯示區(qū)域100中的像素也可以采用其他布置方式,并且顯示區(qū)域100中的像素也可能具有其他形式的等效電路結(jié)構(gòu)。例如,在一個示例中,存儲電容103的第二端可以直接接地。本公開不局限于圖1所示的像素的布置方式和等效電路結(jié)構(gòu)。
對于如圖1所示的液晶顯示器10,在一幀畫面的顯示期間內(nèi),柵極驅(qū)動電路140中級聯(lián)在第一級的移位寄存器sr[1]可以首先經(jīng)由其第一輸入端in1接收幀起始信號stv。然后,柵極驅(qū)動電路140中的所有移位寄存器sr[i]可以在由時序控制電路130所提供的第一時鐘信號的控制下,逐級地向第i行掃描線輸出柵極驅(qū)動信號scan[i]。數(shù)據(jù)信號提供電路120可以在時序控制電路130的控制下,根據(jù)所接收的圖像信號150,將數(shù)據(jù)信號data[j]分別提供給顯示區(qū)域100中的每列的像素p[i,j]。第i行的像素p[i,j]中的開關(guān)元件101在接收到來自第i行掃描線的柵極驅(qū)動信號scan[i]時導(dǎo)通,從而將數(shù)據(jù)信號data[j]提供給像素p[i,j]中的液晶電容102和存儲電容103的第一端,使得液晶電容102和存儲電容103相應(yīng)地充電或放電。液晶根據(jù)在像素電極和公共電極之間所形成的電場的作用下發(fā)生偏轉(zhuǎn),并且在液晶電容102和存儲電容103中所存儲的電荷的作用下維持偏轉(zhuǎn)后的狀態(tài),從而實現(xiàn)相應(yīng)的顯示功能。
在顯示一幀畫面期間之外的時間段內(nèi),例如在兩幀畫面之間(例如在兩幀之間的消隱期間內(nèi))和/或在開機(jī)之前和/或關(guān)機(jī)之后,時序控制電路130可以向柵極驅(qū)動電路140中的所有移位寄存器sr[i]的第二輸入端in2提供控制信號xon,使得柵極驅(qū)動電路140中的所有移位寄存器sr[i]在此期間輸出柵極驅(qū)動信號scan[i],從而開啟顯示區(qū)域100中的所有像素p[i,j]。在此期間,數(shù)據(jù)信號提供電路120可以在時序控制電路130的控制下向數(shù)據(jù)線提供數(shù)據(jù)信號data’[i](圖1中未示出)。在一個示例中,可以使數(shù)據(jù)信號data’[i]具有與提供給p[i,j]的公共電極的電壓(例如,經(jīng)由圖1中的線路lcom提供)相同的電壓。由此,可以使顯示區(qū)域中的所有像素p[i,j]的像素電極和公共電極具有相同的電壓,從而使顯示區(qū)域中的所有像素p[i,j]中的像素電容102和存儲電容103能夠該時間段內(nèi)充分地放電。根據(jù)需要,可以使柵極驅(qū)動電路140中的所有移位寄存器sr[i]在該時間段內(nèi)同時地或者不同時地提供柵極驅(qū)動信號scan[i]。
為了描述上的方便,在下文中,選擇高電平作為工作電位或有效電平,選擇低電平作為復(fù)位電位或無效電平,并且相應(yīng)地將以下的描述中所涉及各個開關(guān)元件選擇為在其控制端接收到高電平時導(dǎo)通、并使得其第一端和第二端的電位相同或近似相同的開關(guān)元件;并且假設(shè)柵極驅(qū)動電路140中的所有移位寄存器sr[i]具有相同的電路結(jié)構(gòu)。然而,本公開不局限于這樣的示例和假設(shè),例如,可以選擇低電平作為工作電位或有效電平,柵極驅(qū)動電路140中的所有移位寄存器sr[i]可以具有不同的電路結(jié)構(gòu),等等。
圖2示出根據(jù)本公開的實施例的柵極驅(qū)動電路中的移位寄存器sr[i]的框圖200。如圖2所示,根據(jù)本公開的實施例的移位寄存器sr[i]可以包含上拉子電路201、第一輸出子電路202、復(fù)位子電路203和第二輸出子電路204。
上拉子電路201與移位寄存器sr[i]的第一輸入端in1和上拉節(jié)點pu相連。上拉子電路201在經(jīng)由第一輸入端in1接收到輸入信號(即第一輸入信號)時,將上拉節(jié)點pu的電位設(shè)置為高電平。
在一個示例中,上拉子電路201可以包含開關(guān)元件。例如,可以將該開關(guān)元件的控制端與第一端連接在一起,作為移位寄存器sr[i]的第一輸入端in1或者一起連接到移位寄存器sr[i]的第一輸入端in1,并且將該開關(guān)元件的第二端連接到上拉節(jié)點pu。也可以將該開關(guān)元件的控制端作為移位寄存器sr[i]的第一輸入端in1或者連接到移位寄存器sr[i]的第一輸入端in1,將該開關(guān)元件的第一端的電位設(shè)置為高電平(例如,可以連接到移位寄存器sr[i]的工作電位端,以使其電位總是處于高電平),并且將該開關(guān)元件的第二端連接到上拉節(jié)點pu。也可以將該開關(guān)元件的控制端作為移位寄存器sr[i]的第一輸入端in1或者連接到移位寄存器sr[i]的第一輸入端in1,將該開關(guān)元件的第一端連接到移位寄存器sr[i]的第二時鐘信號端,將該開關(guān)元件的第二端連接到上拉節(jié)點pu,并且使得在該開關(guān)元件的控制端經(jīng)由第一輸入端in1接收到第一輸入信號時,該開關(guān)元件的第一端經(jīng)由第二時鐘信號端接收到處于高電平的時鐘信號或控制信號。在其他的示例中,上拉子電路201還可以采用更復(fù)雜的電路結(jié)構(gòu)或其他電路結(jié)構(gòu)。本公開不局限于上拉子電路201的實現(xiàn)方式。在下文中,將結(jié)合圖3來描述上拉子電路201的一個示例。
第一輸出子電路202與移位寄存器sr[i]的上拉節(jié)點pu、第一時鐘信號端clk1和輸出端out相連。在上拉節(jié)點pu的電位由于上拉子電路201經(jīng)由第一輸入端in1接收到第一輸入信號而成為高電平時,在第一時鐘信號端clk1處不提供第一時鐘信號,或者經(jīng)由第一時鐘信號端clk1所接收到的第一時鐘信號的電位為低電平。此時,第一輸出子電路202響應(yīng)于上拉節(jié)點pu的電位成為高電平,鎖存第一輸入信號并且維持上拉節(jié)點pu的電位處于高電平,但是不在輸出端out處輸出柵極驅(qū)動信號scan[i]。接下來,第一輸出子電路202經(jīng)由第一時鐘信號端clk1接收到第一時鐘信號,并且響應(yīng)于所接收到的第一時鐘信號,在輸出端out輸出柵極驅(qū)動信號scan[i]。
在一個示例中,第一輸出子電路202可以包含開關(guān)元件和電容器。例如,可以將該電容器的一端與該開關(guān)元件的控制端相連,并與上拉節(jié)點pu相連;將該開關(guān)元件的第一端與移位寄存器sr[i]的第一時鐘信號端clk1相連,或者作為用作移位寄存器sr[i]的第一時鐘信號端clk1;并且將該電容器的另一端和該開關(guān)元件的第二端相連,并與移位寄存器sr[i]的輸出端out相連或者用作移位寄存器sr[i]的輸出端out。當(dāng)上拉子電路201經(jīng)由第一輸入端in1接收到第一輸入信號時,在第一時鐘信號端clk1處不提供第一時鐘信號,或者經(jīng)由第一時鐘信號端clk1所接收到的第一時鐘信號的電位為低電平。此時,上拉節(jié)點pu的電位由于上拉子電路201經(jīng)由第一輸入端in1接收到第一輸入信號而成為高電平。第一輸出子電路202中的電容器響應(yīng)于上拉節(jié)點pu的電位成為高電平而開始充電,從而實現(xiàn)鎖存第一輸入信號。第一輸出子電路202中的開關(guān)元件由于上拉節(jié)點pu的電位成為高電平而導(dǎo)通。此時,開關(guān)元件的與第一時鐘信號端clk相連的第一端的電位為低電平,因此與輸出端out相連的第二端的電位也為低電平,即,在輸出端out處無柵極驅(qū)動信號scan[i]輸出。然后,電容器通過自舉作用,使上拉節(jié)點pu的電位維持在高電平,并且使第一輸出子電路202中的開關(guān)元件也保持在導(dǎo)通狀態(tài)。隨后,當(dāng)經(jīng)由第一時鐘信號端clk1接收到第一時鐘信號時,開關(guān)元件的與輸出端out相連的第二端的電位成為高電平,從而在輸出端out輸出柵極驅(qū)動信號scan[i]。第一輸出子電路202還可以采用更復(fù)雜的電路結(jié)構(gòu)或者采用其他電路結(jié)構(gòu),來完成上述功能。本公開不局限于第一輸出子電路202的實現(xiàn)方式。在下文中,將結(jié)合圖3來描述第一輸出子電路202的一個示例。
復(fù)位子電路203可以包含第一復(fù)位子電路2031和第二復(fù)位子電路2032,其中,第一復(fù)位子電路2031與移位寄存器sr[i]的復(fù)位端reset和上拉節(jié)點pu相連,第二復(fù)位子電路2032與移位寄存器sr[i]的復(fù)位端reset和輸出端out相連。在經(jīng)由復(fù)位端reset接收到復(fù)位信號時,第一復(fù)位子電路2031和第二復(fù)位子電路2032工作,并分別將上拉節(jié)點pu和輸出端out的電位設(shè)置為低電平。
在一個示例中,第一復(fù)位子電路2031和第二復(fù)位子電路2032分別可以包含開關(guān)元件。例如,可以將第一復(fù)位子電路2031中的開關(guān)元件的控制端與第二復(fù)位子電路2032中的開關(guān)元件的控制端連接到一起,作為移位寄存器sr[i]的復(fù)位端reset或者連接到移位寄存器sr[i]的復(fù)位端reset;將第一復(fù)位子電路2031中的開關(guān)元件的第一端和第二復(fù)位子電路2032中的開關(guān)元件的第一端的電位設(shè)置為低電平(例如,可以連接到移位寄存器sr[i]的復(fù)位電位端,以使它們的電位總是處于低電平);并且將第一復(fù)位子電路2031中的開關(guān)元件的第二端和第二復(fù)位子電路2032中的開關(guān)元件的第二端分別連接到上拉節(jié)點pu和輸出端out。由此,當(dāng)經(jīng)由復(fù)位端reset接收到復(fù)位信號時,第一復(fù)位子電路2031和第二復(fù)位子電路2032的兩個開關(guān)元件導(dǎo)通,使得上拉節(jié)點pu和輸出端out的電位成為低電平。可以在第一時鐘信號之后提供復(fù)位信號,使得移位寄存器sr[i]能夠在輸出柵極驅(qū)動信號scan[i]之后,響應(yīng)于所接收到的復(fù)位信號,使其上拉節(jié)點pu和輸出端out的電位能夠復(fù)位。
復(fù)位子電路203也可以具有其他變型。例如,復(fù)位子電路203中可以包含下拉節(jié)點pd,并且可以將第二復(fù)位子電路2032中的開關(guān)元件的控制端、第一端和第二端分別連接到移位寄存器sr[i]的輸出端output、下拉節(jié)點pd和復(fù)位電位端。在一個示例中,復(fù)位子電路203中可以例如在復(fù)位端reset與下拉節(jié)點pd之間設(shè)置另外的元件(圖2中未示出),以在移位寄存器sr[i]接收到復(fù)位信號時,協(xié)助控制該下拉節(jié)點pd的電位處于高電平。在另外的示例中,復(fù)位子電路203也可以僅包含第一復(fù)位子電路2031和第二復(fù)位子電路2032中的一個,從而僅對上拉節(jié)點pu和輸出端out中的一個進(jìn)行復(fù)位。本公開不局限于復(fù)位子電路203的實現(xiàn)方式。在下文中,將結(jié)合圖3來描述復(fù)位子電路203的一個示例。
在一個示例中,如圖2中的上拉子電路201與第二復(fù)位子電路2032之間的虛線所示,可以將上拉子電路201與第二復(fù)位子電路2032連接在一起(在下拉節(jié)點pd處)。由此,上拉子電路201可以在接收到第一輸入信號時控制下拉節(jié)點pd的電位,從而根據(jù)需要,允許或禁止第二復(fù)位子電路2032進(jìn)行工作。例如,在一個示例中,上拉子電路201可以在接收到第一輸入信號時,將下拉節(jié)點pd的電位設(shè)置為高電平,從而使第二復(fù)位子電路2032工作,以確保在上拉子電路201能夠在接收到第一輸入信號時在輸出端out處無柵極驅(qū)動信號scan[i]輸出。在另外的示例中,例如,出于一些設(shè)計和/或功能方面的考慮,也可以將上拉子電路201配置為在接收到第一輸入信號時將下拉節(jié)點pd的電位設(shè)置為低電平,從而禁止第二復(fù)位子電路2032工作,以避免第二復(fù)位子電路2032或復(fù)位子電路203在移位寄存器sr[i]接收到第一輸入信號時可能對輸出端out造成影響,在下文中,將結(jié)合圖3來描述這種配置方式的一個示例。
如圖2所示,在根據(jù)本公開的實施例的移位寄存器sr[i]還設(shè)置有第二輸入端in2,并且還包含第二輸出子電路204。第二輸出子電路204與移位寄存器sr[i]的第二輸入端in2和輸出端out相連,并且在經(jīng)由第二輸入端in2接收到第二輸入信號時,在輸出端out輸出柵極驅(qū)動信號scan[i]。在一個示例中,第二輸出子電路204響應(yīng)于經(jīng)第二輸入端in2接收到第二輸入信號,立即在輸出端out輸出柵極驅(qū)動信號scan[i]。
在一個示例中,第二輸出子電路204可以包含開關(guān)元件,該開關(guān)元件的控制端可以與移位寄存器sr[i]的第二輸入端in2相連或者作為移位寄存器sr[i]的第二輸入端in2,其第一端可以與移位寄存器sr[i]的輸出端out相連,其第二端的電位可以設(shè)置為保持在高電平(例如,連接到移位寄存器sr[i]的工作電位端)。由此,該開關(guān)元件的控制端接收到第二輸入信號時導(dǎo)通,并且使輸出端out的電位成為高電平,從而在輸出端out輸出柵極驅(qū)動信號scan[i]。
在另一個示例中,在第二輸出子電路204中,還可以針對移位寄存器sr[i]的上拉節(jié)點pu設(shè)置相應(yīng)的開關(guān)元件。例如,可以將該開關(guān)元件的控制端和第一端分別與移位寄存器sr[i]的第二輸入端in2、上拉節(jié)點pu相連,并且將該開關(guān)元件的第二端的電位設(shè)置為保持在低電平(例如,連接到移位寄存器sr[i]的復(fù)位電位端)。這樣,當(dāng)經(jīng)由第二輸入端in2接收到第二輸入信號時,第二輸出子電路204可以強(qiáng)制使移位寄存器sr[i]中的上拉節(jié)點pu的電位成為低電平,從而確保以上拉節(jié)點的電位處于高電平為工作條件的子電路和/或元件(例如,圖2中的第一輸出子電路202)不工作,以避免這些子電路和/或元件可能由于工作而對輸出端out的電位帶來影響。
在另一個示例中,在第二輸出子電路204中,在復(fù)位子電路203中包含下拉節(jié)點pd的情況下,如圖2中的第二輸出子電路204與下拉節(jié)點pd之間的虛線所示,可以針對下拉節(jié)點pd設(shè)置相應(yīng)的開關(guān)元件??梢詫⒃撻_關(guān)元件的控制端和第一端分別與移位寄存器sr[i]的第二輸入端in2、下拉節(jié)點pd相連,并且將該開關(guān)元件的第二端的電位設(shè)置為保持在低電平(例如,連接到移位寄存器sr[i]的復(fù)位電位端)。這樣,當(dāng)經(jīng)由第二輸入端in2接收到第二輸入信號時,第二輸出子電路204可以強(qiáng)制使移位寄存器sr[i]中的下拉節(jié)點pd的電位成為低電平,從而確保以下拉節(jié)點pd的電位處于高電平為工作條件的子電路和/或元件(例如,圖2中的第二復(fù)位子電路2031)不工作,以避免這些子電路和/或元件可能由于工作而對輸出端out的電位帶來影響。
第二輸出子電路204還可以另外的元件或者采用其他電路結(jié)構(gòu),以完成相應(yīng)的功能。在下文中,將結(jié)合圖3來描述第二輸出子電路204的一個示例。
圖3示出根據(jù)本公開的實施例的移位寄存器的示例性電路300。為了描述上的方便,假設(shè)電路300中的所有的開關(guān)元件為具有相同溝道類型的薄膜晶體管(下文中的簡稱晶體管),并且對于每個晶體管,其柵極相當(dāng)于開關(guān)元件的控制端,其源極和漏極中的一個相當(dāng)于開關(guān)元件的第一端和第二端中的一個,其源極和漏極中的另一個相當(dāng)于開關(guān)元件的第一端和第二端中的另一個,并且該晶體管在其柵極的電位為高電平時導(dǎo)通、低電平時截止。然而,根據(jù)本公開的實施例的移位寄存器的電路結(jié)構(gòu)以及所采用的元件的類型不局限于圖3所示的示例,而是可以具有其他變型。例如,開關(guān)元件也可以采用諸如mos晶體管這樣的帶有控制端的各種開關(guān)元件,各個子電路也可以采用不同于圖3所示的結(jié)構(gòu)的其他結(jié)構(gòu)。
在圖3中,上拉子電路201包含晶體管t1,其柵極、源極和漏極分別連接到移位寄存器300的第一輸入端in1、時鐘信號端clk2和上拉節(jié)點pu。第一輸出子電路202包含晶體管t2和電容器c,其中,晶體管t2的柵極、源極和漏極分別連接到移位寄存器300的上拉節(jié)點pu、第一時鐘信號端clk1和輸出端out,電容器c連接在上拉節(jié)點pu和輸出端out之間。復(fù)位子電路203中的第一復(fù)位子電路2031包含晶體管t3,其柵極、源極和漏極分別連接到移位寄存器300的復(fù)位端reset、上拉節(jié)點pu和復(fù)位電位端vgl。復(fù)位子電路203中的第二復(fù)位子電路2032包含晶體管t4,其柵極、源極和漏極分別連接到移位寄存器300的下拉節(jié)點pd、輸出端out和復(fù)位電位端vgl。另外,在圖3所示的移位寄存器300中,上拉子電路201還包含晶體管t6,其柵極、源極和漏極分別連接到移位寄存器300的第一輸入端in1、復(fù)位電位端vgl和下拉節(jié)點pd。復(fù)位子電路203中的第二復(fù)位子電路2032還包含晶體管t5,其柵極、源極和漏極分別連接到移位寄存器300的復(fù)位端reset、工作電位端vgh和下拉節(jié)點pd。
如圖3所示,移位寄存器300的第二輸出子電路204包含晶體管t7,其柵極、源極和漏極分別連接到移位寄存器300的第二輸入端in2、輸出端out和工作電位端vgh。另外,在圖3所示的第二輸出子電路204中,針對上拉節(jié)點pu還設(shè)置有晶體管t8,其柵極、源極和漏極分別連接到移位寄存器300的第二輸入端in2、上拉節(jié)點pu和復(fù)位電位端vgl。另外,在圖3所示的第二輸出子電路204中,針對下拉節(jié)點pd還設(shè)置有晶體管t9,其柵極、源極和漏極分別連接到移位寄存器300的第二輸入端in2、下拉節(jié)點pd和復(fù)位電位端vgl。
在本文中,所提及的元件的“第一端”和“第二端”是可以互換的,使用術(shù)語“第一端”和“第二端”僅僅是出于描述方便的目的,而不是用于限定的目的。另外,所使用的“第一”、“第二”等修飾語用于區(qū)分不同的子電路/元件/項目,而不用于限定所提及的子電路/元件/項目的次序、優(yōu)先級別等。
下面參照圖1、圖3和圖4來描述根據(jù)本公開的實施例的移位寄存器的工作時序。在該示例中,圖1的柵極驅(qū)動電路140中的移位寄存器采用圖3所示的示例性電路結(jié)構(gòu)。圖4示出圖1的柵極驅(qū)動電路140中的移位寄存器sr[i]在一幀(frame[m]或frame[m+1],其中,m為正整數(shù))的顯示期間內(nèi)的工作時序,并且還示出柵極驅(qū)動電路140中任意三個移位寄存器sr[i-1]、sr[i]和sr[i+1]在相繼的兩幀(frame[m]和frame[m+1])之間的消隱時間段內(nèi)的工作時序。
如圖4所示,當(dāng)柵極驅(qū)動電路140中級聯(lián)在第一級的移位寄存器sr[1]經(jīng)由其第一輸入端in1接收到幀frame[m]或frame[m+1]的幀起始信號stv時,開始一幀畫面(frame[m]或frame[m+1])的顯示。
在一幀的顯示期間內(nèi),對于柵極驅(qū)動電路140中級聯(lián)在第i級的移位寄存器sr[i],其工作過程可以大致包含四個階段:輸入階段、輸出階段、復(fù)位階段、保持階段。
如圖1、圖3和圖4所示,移位寄存器sr[i]經(jīng)由其第一輸入端in1接收由級聯(lián)在其前一級的移位寄存器sr[i-1]所輸出的柵極驅(qū)動信號scan[i-1](如果i=1,則替代地,接收幀起始信號stv),作為其第一輸入信號in[i],同時經(jīng)由其第二時鐘信號端clk2接收到第二時鐘信號clk2[i],由此進(jìn)入輸入階段。
響應(yīng)于所接收到的第一輸入信號in[i]和第二時鐘信號clk2[i],移位寄存器sr[i]的上拉子電路201中的晶體管t1導(dǎo)通,使得移位寄存器sr[i]中的上拉節(jié)點pu的電位pu[i]成為高電平。移位寄存器sr[i]的第一輸出子電路202由于上拉節(jié)點pu的電位成為高電平而開始工作,其中的晶體管t2導(dǎo)通并且電容器c開始充電。然而,如圖4所示,第一輸出子電路202在此時經(jīng)由第一時鐘信號端clk1未接收到第一時鐘信號clk1[i],或者說,晶體管t2與第一時鐘信號端clk1相連的一端的電位在此時為低電平,因此,晶體管t2與輸出端out相連的一端的電位在此時也為低電平。相應(yīng)地,此時,在移位寄存器sr[i]的輸出端out無柵極驅(qū)動信號scan[i]輸出。
另外,如圖3所示,在輸入階段,上拉子電路201中的晶體管t6也由于接收到第一輸入信號in[i]而導(dǎo)通,使得移位寄存器sr[i]中的下拉節(jié)點pd的電位pd[i]處于低電平,因此移位寄存器sr[i]的第一復(fù)位子電路2032中的晶體管t4截止。另外,此時移位寄存器sr[i]的復(fù)位子電路203中的晶體管t3和t5由于未經(jīng)由移位寄存器sr[i]的復(fù)位端reset接收到復(fù)位信號reset[i](即,由柵極驅(qū)動電路140中級聯(lián)在移位寄存器sr[i]的下一級的移位寄存器sr[i+1]所輸出的柵極驅(qū)動信號scan[i+1]),而仍處于截止?fàn)顟B(tài);并且第二輸出子電路204中的晶體管t7至t8也由于未經(jīng)由移位寄存器sr[i]的第二輸入端in2接收到第二輸入信號xon,而均處于截止?fàn)顟B(tài),從而可以避免對圖1中的液晶顯示器10的顯示產(chǎn)生影像。
如圖4所示,在輸入階段,scan[i-1]/in1[i]和clk2[i]為高電平,pu[i]為高電平,而scan[i]和pd[i]仍為低電平。
然后,移位寄存器sr[i]中的上拉節(jié)點pu的電位pu[i]通過第一輸出子電路202中的電容器c的自舉作用而維持在高電平(甚至可能被進(jìn)一步被拉高),并且第一輸出子電路202中的晶體管t2也因此而仍然保持在開啟狀態(tài)。在此狀態(tài)下,在接收到第一時鐘信號clk1[i]時,移位寄存器sr[i]進(jìn)入輸出階段。
在輸出階段,晶體管t2與移位寄存器sr[i]的輸出端out相連的一端的電位也成為高電平,從而輸出柵極驅(qū)動信號scan[i]。在輸出階段,移位寄存器sr[i]的上拉子電路201、復(fù)位子電路203和第二輸出子電路204中的晶體管均處于截止?fàn)顟B(tài),從而確保柵極驅(qū)動信號scan[i]正常輸出。
如圖4所示,在輸出階段,clk2[1]成為高電平,pu[i]繼續(xù)保持為高電平,并且scan[i]成為高電平,而其他信號處于低電平。
接下來,當(dāng)移位寄存器sr[i]經(jīng)由復(fù)位端reset接收到復(fù)位信號reset[i]時,即,在接收到由柵極驅(qū)動電路140中級聯(lián)在移位寄存器sr[i]的下一級的移位寄存器sr[i+1]所輸出的柵極驅(qū)動信號scan[i+1]時,移位寄存器sr[i]的復(fù)位子電路203開始工作,相應(yīng)地進(jìn)入復(fù)位階段。第一復(fù)位子電路2031中的晶體管t3導(dǎo)通,使得上拉節(jié)點pu的電位pu[i]成為低電平,從而實現(xiàn)對上拉節(jié)點pu的電位的復(fù)位。同時,第二復(fù)位子電路2032中的晶體管t5也導(dǎo)通,使得下拉節(jié)點pd的電位pd[i]成為高電平,并進(jìn)一步地使得第二復(fù)位子電路2032中的晶體管t4導(dǎo)通,從而使輸出端out的電位scan[i]成為低電平,由此實現(xiàn)對輸出端out的電位的復(fù)位。
在復(fù)位階段,移位寄存器sr[i]的上拉子電路201、第一輸出子電路202和第二輸出子電路204中的晶體管均處于截止?fàn)顟B(tài),從而確保復(fù)位功能的實現(xiàn)。
如圖4所示,在復(fù)位階段,scan[i+1]/reset[i]和pd[i]成為高電平,而scan[i]和pu[i]成為低電平。
隨后,在移位寄存器sr[i]中,上拉節(jié)點pu的電位pu[i]保持在低電平,而下拉節(jié)點pd的電位pd[i]保持在高電平,使得第一輸出子電路202中的晶體管t2保持在截止?fàn)顟B(tài),而第二復(fù)位子電路2032中的晶體管t4保持在開啟狀態(tài),并因此使得輸出端out的電位scan[i]保持在低電平狀態(tài),直至接收到下一幀frame[m+1]的幀起始信號stv為止。該階段可以被稱為保持階段。
當(dāng)接收到下一幀frame[m+1]的幀起始信號stv時,移位寄存器sr[i]將重復(fù)上述四個階段。
按照上述過程,柵極驅(qū)動信號140中的每個移位寄存器sr[i]按照級聯(lián)的順序,依次向掃描線提供柵極驅(qū)動信號scan[i],使得液晶顯示裝置10中的顯示區(qū)域100中的所有像素逐行的開啟,從而根據(jù)經(jīng)由數(shù)據(jù)信號提供電路120所提供的數(shù)據(jù)信號data[i]實現(xiàn)顯示功能。
在顯示一幀畫面期間之外的時間段內(nèi),例如,在圖4所示的示例中的相繼的兩個幀frame[m]和frame[m+1]之間的消隱時間段內(nèi),向柵極驅(qū)動電路140中的每個移位寄存器的第二輸入端in2提供控制信號xon,作為該移位寄存器的第二輸入信號。對于移位寄存器sr[i],如圖3和圖4所示,當(dāng)其接收到第二輸入信號in2[i]時,第二輸出子電路204中的晶體管t7至t9均導(dǎo)通。晶體管t7的導(dǎo)通使得輸出端out的電位scan[i]成為高電平,從而實現(xiàn)移位寄存器sr[i]在該時間段內(nèi)輸出柵極驅(qū)動信號scan[i]。而晶體管t8和t9是導(dǎo)通,使得上拉節(jié)點pu的電位pu[i]和下拉節(jié)點pd的電位pd[i]成為低電平,從而使第一輸出子電路202和復(fù)位子電路203中那些需要在pu[i]或pd[i]為高電平才能夠工作的那些晶體管均截止,由此避免這些晶體管或子電路在該時間段內(nèi)對輸出端out的影響。移位寄存器sr[i-1]和移位寄存器sr[i+1]在該時間段內(nèi)的工作過程與移位寄存器sr[i]相似。如圖4所示,在該時間段內(nèi),scan[i-1]、scan[i]和scan[i+1]由于xon成為高電平而均成為高電平,同時pd[i]和pu[i](以及分別與移位寄存器sr[i-1]、sr[i+1]相對應(yīng)的pd[i-1]和pu[i-1]、pd[i+1]和pu[i+1],圖4中未示出)為低電平。
由此,在顯示一幀畫面期間之外的時間段內(nèi),圖1所示的柵極驅(qū)動信號140中的所有移位寄存器均向相應(yīng)的掃描線輸出柵極驅(qū)動信號,使得顯示區(qū)域100中的所有像素同時或幾乎同時地開啟。在此期間,數(shù)據(jù)信號提供電路120可以在時序控制電路130的控制下向數(shù)據(jù)線提供數(shù)據(jù)信號data’[i](圖1中未示出)。在一個示例中,可以使數(shù)據(jù)信號data’[i]具有與提供給p[i,j]的公共電極的電壓(例如,經(jīng)由圖1中的線路lcom提供)相同的電壓。由此,可以使顯示區(qū)域中的所有像素p[i,j]的像素電極和公共電極具有相同的電壓,從而使顯示區(qū)域中的所有像素p[i,j]中的像素電容102和存儲電容103能夠該時間段內(nèi)充分地放電。
控制信號xon的脈沖寬度和/或幅度可以根據(jù)柵極驅(qū)動電路140中的移位寄存器的數(shù)量來確定,以確保使柵極驅(qū)動電路140中的所有移位寄存器中的每一個的第二輸出子電路能夠在經(jīng)由其第二輸入端in2接收到控制信號xon時正常工作。
在一個示例中,也可以對柵極驅(qū)動電路140中的移位寄存器進(jìn)行分組,然后針對每組移位寄存器分別提供相應(yīng)的第二輸入信號或控制信號xon。在這樣的情況下,可以在時序控制電路130的控制下,同時或幾乎同時地向每組移位寄存器提供相應(yīng)的第二輸入信號或控制信號xon;也可以在顯示一幀畫面期間之外的時間段內(nèi)異步地向每組移位寄存器提供相應(yīng)的第二輸入信號或控制信號xon,只要使得所有的移位寄存器均能夠在該時間段內(nèi)輸出柵極驅(qū)動信號即可。
在另外的示例中,可以在顯示一幀畫面期間之外的任何時間段內(nèi),例如在開機(jī)之前或關(guān)機(jī)之后,向柵極驅(qū)動電路140中的移位寄存器提供第二輸入信號xon。
圖5示出根據(jù)本公開實施例的柵極驅(qū)動電路在顯示一幀畫面期間之外的時間段內(nèi)的驅(qū)動方法的流程圖,其中,柵極驅(qū)動電路包含多個級聯(lián)在一起的多個移位寄存器,每個移位寄存器設(shè)置有第二輸入端in2,并且包含參照圖2和圖3所描述的第二輸出子電路204。
如圖5所示的方法開始于步驟500,此時為顯示一幀畫面的期間之外的某個時間段,例如,如前文所述的兩幀之間的消隱期間或者在開機(jī)之前或關(guān)機(jī)之后。在步驟510,向柵極驅(qū)動電路中的所有移位寄存器的第二輸入端in2提供第二輸入信號或者控制信號xon。在步驟515,所有移位寄存器中的每一個響應(yīng)于在第二輸入端in2接收到第二輸入信號,在該寄存器的輸出端out輸出柵極驅(qū)動信號。
圖6示出用于驅(qū)動根據(jù)本公開的柵極驅(qū)動電路的示例性方法的流程圖,包括柵極驅(qū)動電路在顯示一幀畫面期間內(nèi)的驅(qū)動過程以及柵極驅(qū)動電路在顯示一幀畫面期間之外的時間段內(nèi)的驅(qū)動過程。在本文中,柵極驅(qū)動電路(或柵極驅(qū)動電路中的每個移位寄存器)在顯示一幀畫面期間內(nèi)輸出的柵極驅(qū)動信號也被稱為第一柵極驅(qū)動信號,柵極驅(qū)動電路(或柵極驅(qū)動電路中的每個移位寄存器)在顯示一幀畫面期間之外的時間段內(nèi)輸出的柵極驅(qū)動信號也被稱為第二柵極驅(qū)動信號。如前文所述,所使用的“第一”、“第二”等修飾語僅僅用于區(qū)分在不同時間段內(nèi)輸出的柵極驅(qū)動信號。在不會引起混淆的情況下,在本文中也可能不做這樣的區(qū)分。例如,第一柵極驅(qū)動信號和第二柵極驅(qū)動信號可以均為高電平,從而確保在向相應(yīng)的掃描線輸出第一或第二柵極驅(qū)動信號時,通過該掃描線控制的像素能夠正常開啟。
如圖6所示方法開始于步驟600。在步驟601中,檢查是否有新的幀起始信號stv提供給柵極驅(qū)動電路。如果是,則方法繼續(xù)到步驟605,將該stv信號提供給柵極驅(qū)動電路中級聯(lián)在第一級處的移位寄存器sr[1]的第一輸入端in1,并且進(jìn)入到針對一幀畫面的顯示處理過程。在一幀畫面的顯示處理過程中,通過步驟610與635之間的步驟,針對柵極驅(qū)動電路中的每個移位寄存器sr[i]進(jìn)行處理。
對于每個移位寄存器sr[i],在步驟615和620,該移位寄存器sr[i]經(jīng)由其第一輸入端in1接收到第一輸入信號(例如,幀起始信號,或者例如來自級聯(lián)在該移位寄存器sr[i]的前一級的移位寄存器sr[i-1]的柵極驅(qū)動信號scan[i-1]),并進(jìn)入到輸入階段中。在輸入階段中,該移位寄存器sr[i]不輸出柵極驅(qū)動信號scan[i],而是將所接收到的第一輸入信號鎖存起來。隨后,在步驟625,向該移位寄存器sr[i]的第一時鐘信號端clk1提供第一時鐘信號。移位寄存器sr[i]響應(yīng)于所接收到的第一時鐘信號,根據(jù)先前鎖存的第一輸入信號,在其輸出端out輸出柵極驅(qū)動信號scan[i]。步驟625可以對應(yīng)于移位寄存器sr[i]的輸出階段。另外,在輸出階段中,由移位寄存器sr[i]所輸出的柵極驅(qū)動信號scan[i]還被提供給例如級聯(lián)在該移位寄存器sr[i]的下一級的移位寄存器sr[i+1]的第一輸入端in1,以作為移位寄存器sr[i+1]的第一輸入信號。隨后,在步驟630,將移位寄存器sr[i+1]所輸出的柵極驅(qū)動信號scan[i+1]提供給移位寄存器sr[i]的復(fù)位端reset。響應(yīng)于在復(fù)位端reset接收到復(fù)位信號,移位寄存器sr[i]進(jìn)入復(fù)位階段,并將輸出端out的電位復(fù)位成低電平。柵極驅(qū)動電路中的每個移位寄存器sr[i]重復(fù)步驟610與635之間的步驟,以逐級地向?qū)?yīng)的掃描線提供柵極驅(qū)動信號scan[i]。
當(dāng)所有的移位寄存器均完成柵極驅(qū)動信號的輸出之后,例如在消隱時間段內(nèi),方法可以進(jìn)入到步驟645。在步驟645,向柵極驅(qū)動電路中的所有移位寄存器的第二輸入端提供第二輸入信號或控制信號xon。在步驟650,柵極驅(qū)動電路中的移位寄存器的每一個響應(yīng)于經(jīng)由其第二輸入端in2接收到第二輸入信號或控制信號xon,激活其內(nèi)部的第二輸出子電路,從而在該時間段內(nèi)輸出柵極驅(qū)動信號。然后,方法可以返到開始步驟600,并在步驟601等待新的幀始信號stv。
如果步驟601中確定沒有新的幀起始信號stv提供給柵極驅(qū)動電路,則方法可以繼續(xù)到步驟640,以判斷當(dāng)前是否處于顯示一幀畫面的期間之外的某個時間段內(nèi)。如果否,則意味著柵極驅(qū)動電路針對一幀畫面的處理尚示完成,因此進(jìn)入到步驟610。如果是,則可以直接繼續(xù)到步驟645,以向柵極驅(qū)動電路中的所有移位寄存器的第二輸入端提供第二輸入信號或控制信號xon。
由此,柵極驅(qū)動信號中的所有移位寄存器可以在顯示一幀畫面期間之外的時間段內(nèi),向相應(yīng)的掃描線輸出柵極驅(qū)動信號,使得液晶顯示器的顯示區(qū)域中的所有像素同時或幾乎同時地開啟。在此期間,可以向數(shù)據(jù)線提供數(shù)據(jù)信號,例如,可以使所提供數(shù)據(jù)信號具有與提供給像素的公共電極的電壓相同的電壓,使得顯示區(qū)域中的所有像素中的像素電容和存儲電容能夠該時間段內(nèi)充分地放電。由此,所有移位寄存器的像素電容和存儲電容能夠在該時間段內(nèi)充分地放電,從而能夠有效地避免殘像、抖動以及開關(guān)機(jī)時閃爍等現(xiàn)象的出現(xiàn)。
以上描述了本公開的一些實施例。然而,本公開并不局限于所描述的這些示例,而是可以做出各種變型和改進(jìn),這些變型和改進(jìn)也均在本公開的范圍內(nèi)。