本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤其涉及一種柵極驅(qū)動(dòng)電路及液晶顯示裝置。
背景技術(shù):
隨著平板顯示技術(shù)的發(fā)展,高分辨率、高對(duì)比度、高刷新速率、窄邊框、薄型化已成為平板顯示發(fā)展趨勢(shì)。目前液晶顯示仍為平板顯示的主流產(chǎn)品。為了實(shí)現(xiàn)液晶面板的窄邊框、薄型化和低成本,柵極驅(qū)動(dòng)電路(Gate Driver On Array,簡(jiǎn)稱(chēng)GOA)的開(kāi)發(fā)與應(yīng)用已相對(duì)成熟。
如圖1所示為現(xiàn)有技術(shù)中8時(shí)鐘驅(qū)動(dòng)GOA電路架構(gòu)。其中GOA單元電路如圖2所示,包括:上拉控制模塊a、上拉模塊b、下拉模塊c、下拉維持模塊d和下拉維持模塊e。當(dāng)G(N-5)為高電位時(shí),Q(N)被充電拉高,此時(shí)T21被打開(kāi),CLK高電位將G(N)上拉輸出高電位掃描信號(hào),當(dāng)G(N+5)為高電位時(shí),下拉模塊將G(N)和Q(N)同時(shí)拉低,下拉維持模塊的工作點(diǎn)電位為Q(N)低電位和LC1(或LC2)高電位,其中LC1和LC2的周期為2倍幀周期,占空比為1/2的低頻信號(hào),LC1和LC2相位相差1/2周期,GOA控制時(shí)序如圖3所示。
為了進(jìn)一步簡(jiǎn)化GOA電路驅(qū)動(dòng)控制信號(hào),降低驅(qū)動(dòng)成本及面板邏輯功耗,亟需一種柵極驅(qū)動(dòng)電路來(lái)實(shí)現(xiàn)上述目標(biāo)。
技術(shù)實(shí)現(xiàn)要素:
本發(fā)明提供一種柵極驅(qū)動(dòng)電路及液晶顯示裝置,用以解決現(xiàn)有技術(shù)中GOA電路驅(qū)動(dòng)控制信號(hào)較多,驅(qū)動(dòng)成本較大的技術(shù)問(wèn)題。
本發(fā)明一方面提供一種柵極驅(qū)動(dòng)電路,包括:GOA信號(hào)驅(qū)動(dòng)模塊、選擇模塊以及GOA單元,其中,GOA信號(hào)驅(qū)動(dòng)模塊用于產(chǎn)生N路原始驅(qū)動(dòng)信號(hào),并將N路原始驅(qū)動(dòng)信號(hào)傳送給選擇模塊,選擇模塊用于接收GOA信號(hào)驅(qū)動(dòng)模塊傳送的N路原始驅(qū)動(dòng)信號(hào),并對(duì)N路原始驅(qū)動(dòng)信號(hào)進(jìn)行處理,以獲得M路GOA驅(qū)動(dòng)信號(hào),再將M路GOA驅(qū)動(dòng)信號(hào)傳送給GOA單元;M大于N。
進(jìn)一步的,GOA信號(hào)驅(qū)動(dòng)模塊包括用于發(fā)出第一控制信號(hào)的第一控制信號(hào)產(chǎn)生器、用于發(fā)出第二控制信號(hào)的第二控制信號(hào)產(chǎn)生器以及用于發(fā)出N路原始驅(qū)動(dòng)信號(hào)的原始驅(qū)動(dòng)信號(hào)產(chǎn)生器。
進(jìn)一步的,選擇模塊包括第一MOS管、第二MOS管、第三MOS管、第四MOS管、用于輸出GOA驅(qū)動(dòng)信號(hào)的第一信號(hào)輸出子模塊和第二信號(hào)輸出子模塊,其中,第一MOS管的柵極與第二MOS管的柵極均與第一控制信號(hào)產(chǎn)生器連接;第三MOS管的柵極與第四MOS管的柵極均與第二控制信號(hào)產(chǎn)生器電連接;第一MOS管的源極、第二MOS管的源極、第三MOS管的源極和第四MOS管的源極均與原始驅(qū)動(dòng)信號(hào)產(chǎn)生器連接;第一MOS管的漏極和第四MOS管的漏極均與第一信號(hào)輸出子模塊相連;第二MOS管的漏極和第三MOS管的漏極均與第二信號(hào)輸出子模塊相連。
進(jìn)一步的,M的值為N值的兩倍。
進(jìn)一步的,原始驅(qū)動(dòng)信號(hào)產(chǎn)生器用于產(chǎn)生4路原始驅(qū)動(dòng)信號(hào),第一信號(hào)輸出子模塊和第二信號(hào)輸出子模塊分別輸出4路GOA驅(qū)動(dòng)信號(hào)。
進(jìn)一步的,第一信號(hào)輸出子模塊和第二信號(hào)輸出子模塊分別與4個(gè)GOA單元連接,以將4路GOA驅(qū)動(dòng)信號(hào)傳送給與其連接的GOA單元,其中,每一個(gè)GOA單元接收一路GOA驅(qū)動(dòng)信號(hào)。
進(jìn)一步的,第一MOS管和第三MOS管為P型MOS管,第二MOS管和第四MOS管為N型MOS管。
本發(fā)明另一方面提供一種液晶顯示裝置,包括上述柵極驅(qū)動(dòng)電路,以及與柵極驅(qū)動(dòng)電路連接的顯示面板。
上述柵極驅(qū)動(dòng)電路及液晶顯示裝置,通過(guò)選擇模塊將N路原始驅(qū)動(dòng)信號(hào)處理后,輸出M路GOA驅(qū)動(dòng)信號(hào),由于M大于N,可在不影響驅(qū)動(dòng)效果的前提下減少原始驅(qū)動(dòng)信號(hào),從而簡(jiǎn)化柵極驅(qū)動(dòng)電路的硬件配置,降低驅(qū)動(dòng)成本和面板邏輯功耗。
附圖說(shuō)明
在下文中將基于實(shí)施例并參考附圖來(lái)對(duì)本發(fā)明進(jìn)行更詳細(xì)的描述。其中:
圖1為現(xiàn)有技術(shù)中的8時(shí)鐘驅(qū)動(dòng)GOA電路架構(gòu);
圖2為與圖1對(duì)應(yīng)的GOA單元電路圖;
圖3為與圖2對(duì)應(yīng)的GOA單元的控制時(shí)序圖;
圖4為本發(fā)明一實(shí)施例提供的柵極驅(qū)動(dòng)電路結(jié)構(gòu)示意圖;
圖5為本發(fā)明另一實(shí)施例提供的柵極驅(qū)動(dòng)電路結(jié)構(gòu)示意圖;
圖6為本發(fā)明又一實(shí)施例提供的柵極驅(qū)動(dòng)電路結(jié)構(gòu)示意圖;
圖7為本發(fā)明一實(shí)施例提供的GOA信號(hào)驅(qū)動(dòng)模塊產(chǎn)生的各信號(hào)的時(shí)序圖;
圖8為本發(fā)明一實(shí)施例提供的選擇模塊輸出的各信號(hào)的時(shí)序圖。
在附圖中,相同的部件使用相同的附圖標(biāo)記。附圖并未按照實(shí)際的比例繪制。
具體實(shí)施方式
下面將結(jié)合附圖對(duì)本發(fā)明作進(jìn)一步說(shuō)明。
請(qǐng)參考圖4,本發(fā)明實(shí)施例提供一種柵極驅(qū)動(dòng)電路,包括:GOA信號(hào)驅(qū)動(dòng)模塊1、選擇模塊2以及GOA單元3。其中,GOA信號(hào)驅(qū)動(dòng)模塊1用于產(chǎn)生N路原始驅(qū)動(dòng)信號(hào),并將N路原始驅(qū)動(dòng)信號(hào)傳送給選擇模塊2,選擇模塊2用于接收GOA信號(hào)驅(qū)動(dòng)模塊1傳送的N路原始驅(qū)動(dòng)信號(hào),并對(duì)N路原始驅(qū)動(dòng)信號(hào)進(jìn)行處理,以獲得M路GOA驅(qū)動(dòng)信號(hào),再將M路GOA驅(qū)動(dòng)信號(hào)傳送給GOA單元3,M大于N。優(yōu)選的,M的值為N值的兩倍,即M=2N。
上述柵極驅(qū)動(dòng)電路,通過(guò)選擇模塊2將N路原始驅(qū)動(dòng)信號(hào)處理后,輸出M路GOA驅(qū)動(dòng)信號(hào),M大于N,可在不影響驅(qū)動(dòng)效果的前提下減少原始驅(qū)動(dòng)信號(hào),從而簡(jiǎn)化柵極驅(qū)動(dòng)電路的硬件配置,降低驅(qū)動(dòng)成本和面板邏輯功耗。
在本發(fā)明一個(gè)具體實(shí)施例中,GOA信號(hào)驅(qū)動(dòng)模塊1包括用于發(fā)出第一控制信號(hào)的第一控制信號(hào)產(chǎn)生器11、用于發(fā)出第二控制信號(hào)的第二控制信號(hào)產(chǎn)生器12以及用于發(fā)出N路原始驅(qū)動(dòng)信號(hào)的原始驅(qū)動(dòng)信號(hào)產(chǎn)生器13。
請(qǐng)參考圖5,在本發(fā)明另一個(gè)具體實(shí)施例中,選擇模塊2包括第一MOS管MOS1、第二MOS管MOS2、第三MOS管MOS3、第四MOS管MOS4、用于輸出GOA驅(qū)動(dòng)信號(hào)的第一信號(hào)輸出子模塊21和第二信號(hào)輸出子模塊22,其中,第一MOS管MOS1的柵極與第二MOS管MOS2的柵極均與第一控制信號(hào)產(chǎn)生器11連接;第三MOS管MOS3的柵極與第四MOS管MOS4的柵極均與第二控制信號(hào)產(chǎn)生器12電連接;第一MOS管MOS1的源極、第二MOS管MOS2的源極、第三MOS管MOS3的源極和第四MOS管MOS4的源極均與原始驅(qū)動(dòng)信號(hào)產(chǎn)生器13連接;第一MOS管MOS1的漏極和第四MOS管MOS4的漏極均與第一信號(hào)輸出子模塊21相連;第二MOS管MOS2的漏極和第三MOS管MOS3的漏極均與第二信號(hào)輸出子模塊22相連。第一MOS管和第三MOS管為P型MOS管,第二MOS管和第四MOS管為N型MOS管。MOS管即為在集成電路中絕緣性場(chǎng)效應(yīng)管。
在本發(fā)明一個(gè)具體實(shí)施例中,原始驅(qū)動(dòng)信號(hào)產(chǎn)生器13用于產(chǎn)生4路原始驅(qū)動(dòng)信號(hào),第一信號(hào)輸出子模塊21和第二信號(hào)輸出子模塊22分別輸出4路GOA驅(qū)動(dòng)信號(hào)。具體的,如圖6、圖7所示。原始驅(qū)動(dòng)信號(hào)產(chǎn)生器13產(chǎn)生4路信號(hào),分別為CLK_a、CLK_b、CLK_c、CLK_d,當(dāng)?shù)谝豢刂菩盘?hào)產(chǎn)生器11產(chǎn)生的第一控制信號(hào)CTL1為高電位,第二控制信號(hào)產(chǎn)生器12產(chǎn)生的第二控制信號(hào)CTL2為低電位時(shí),第一信號(hào)輸出子模塊21依次輸出CLK_a、CLK_b、CLK_c、CLK_d的時(shí)鐘高電位,即信號(hào)CLK1、CLK2、CLK3和CLK4。當(dāng)?shù)谝豢刂菩盘?hào)產(chǎn)生器11產(chǎn)生的第一控制信號(hào)CTL1為低電位,第二控制信號(hào)產(chǎn)生器12產(chǎn)生的第二控制信號(hào)CTL2為高電位時(shí),第二信號(hào)輸出子模塊22依次輸出CLK_a、CLK_b、CLK_c、CLK_d的時(shí)鐘高電位,即信號(hào)CLK5、CLK6、CLK7和CLK8。輸出波形如圖8所示。
第一信號(hào)輸出子模塊21和第二信號(hào)輸出子模塊22分別與4個(gè)GOA單元3連接,以將4路GOA驅(qū)動(dòng)信號(hào)傳送給與其連接的GOA單元3,其中,每一個(gè)GOA單元3接收一路GOA驅(qū)動(dòng)信號(hào)。具體的,第一信號(hào)輸出子模塊21和第二信號(hào)輸出子模塊22分別連接4個(gè)不同的GOA單元3,以使每個(gè)GOA單元3只接收一路GOA驅(qū)動(dòng)信號(hào)。
本發(fā)明實(shí)施例還提供一種液晶顯示裝置,包括上述實(shí)施例中的柵極驅(qū)動(dòng)電路,以及與柵極驅(qū)動(dòng)電路連接的顯示面板。
雖然已經(jīng)參考優(yōu)選實(shí)施例對(duì)本發(fā)明進(jìn)行了描述,但在不脫離本發(fā)明的范圍的情況下,可以對(duì)其進(jìn)行各種改進(jìn)并且可以用等效物替換其中的部件。尤其是,只要不存在結(jié)構(gòu)沖突,各個(gè)實(shí)施例中所提到的各項(xiàng)技術(shù)特征均可以任意方式組合起來(lái)。本發(fā)明并不局限于文中公開(kāi)的特定實(shí)施例,而是包括落入權(quán)利要求的范圍內(nèi)的所有技術(shù)方案。