專利名稱:Lcd數(shù)據(jù)驅(qū)動ic輸出補償電路及補償方法
技術(shù)領(lǐng)域:
本發(fā)明涉及液晶顯示技術(shù)領(lǐng)域,尤其涉及一種利于液晶顯示器窄邊框設(shè)計的IXD 數(shù)據(jù)驅(qū)動IC輸出補償電路及補償方法。
背景技術(shù):
如圖1所示,液晶面板中的數(shù)據(jù)線2,在從數(shù)據(jù)驅(qū)動ICantegrated Circuit,集成電路)3輸出時,為了使每條數(shù)據(jù)線2的信號同時到達每行的每一個像素,在走線時每條數(shù)據(jù)線2的阻抗應(yīng)基本一致。在現(xiàn)有技術(shù)中,為了使到達每一個像素時每條走線的阻抗基本一致,通常采用一段蛇形走線來實現(xiàn),數(shù)據(jù)線2會經(jīng)過一段蛇形的繞線再連接到像素區(qū)域1,根據(jù)數(shù)據(jù)線2的材質(zhì)和長度使得每條數(shù)據(jù)線2阻抗基本一致。這樣,當(dāng)掃描線打開某一行像素時,數(shù)據(jù)驅(qū)動 IC3的所有輸出通道同時輸出,此時每一行的數(shù)據(jù)線的阻抗均一致,因此,給同一行的每個像素充電的時間都一致,這樣畫面的均勻性會好,反之,當(dāng)數(shù)據(jù)線阻抗設(shè)計不一致時,同一行的每個像素充電的時間就會有差異,對應(yīng)數(shù)據(jù)線控制區(qū)域的畫面顯示就會有不均勻的問題。但是,隨著單顆數(shù)據(jù)驅(qū)動IC3輸出通道數(shù)的增加,為滿足輸出補償,用蛇形來走線需要的空間會變大,而目前邊框的發(fā)展趨勢是朝窄邊框的方向發(fā)展,繞線的空間將逐漸縮小,因此,現(xiàn)有的蛇形的數(shù)據(jù)線的走線方式無法滿足繞線空間小且畫面顯示均勻的窄邊框液晶顯示器的要求。另外目前數(shù)據(jù)驅(qū)動IC3的輸出通道基本都是同時輸出,這樣會使得在所有的輸出通道同時打開時,因為需要給玻璃基板提供一個較大的電流,由此產(chǎn)生 EMI (Electro Magnetic Interference,電磁干擾)的問題。
發(fā)明內(nèi)容
本發(fā)明的主要目的在于提供一種LCD數(shù)據(jù)驅(qū)動IC輸出補償電路及補償方法,旨在減少玻璃基板的走線空間,利于液晶顯示器的窄邊框設(shè)計。為了達到上述目的,本發(fā)明提出一種IXD數(shù)據(jù)驅(qū)動IC輸出補償電路,包括數(shù)據(jù)驅(qū)動IC、若干第一開關(guān)單元以及延遲控制單元,其中所述數(shù)據(jù)驅(qū)動IC包括若干輸出通道,所述若干輸出通道分別通過數(shù)據(jù)線與玻璃基板中對應(yīng)行的像素電極連接,用于輸出充電信號,為所述對應(yīng)行的像素電極充電;所述第一開關(guān)單元,對應(yīng)設(shè)置在每一所述輸出通道上,并連接相應(yīng)的所述延遲控制單元,用于根據(jù)所述延遲控制單元產(chǎn)生的延遲控制信號,控制該第一開關(guān)單元所在的輸出通道,將所述充電信號按預(yù)定延時輸出;所述延遲控制單元,用于根據(jù)對應(yīng)的所述數(shù)據(jù)線的阻抗值產(chǎn)生對應(yīng)的延遲控制信號,控制對應(yīng)的所述第一開關(guān)單元按預(yù)定延時開啟,使每一所述像素電極的充電時間相等。優(yōu)選地,所述延時控制單元包括移位觸發(fā)器,以及第二開關(guān)單元,所述第一、第二開關(guān)單元均為MOS管,其中
各個所述延時控制單元的移位觸發(fā)器相互級聯(lián);各移位觸發(fā)器均具有第一輸入端、第二輸入端以及輸出端,除第一級的移位觸發(fā)器的第一輸入端連接外部的高/低電平觸發(fā)信號輸入端,用于接收外部輸入的高/低電平觸發(fā)信號外,其余各級移位觸發(fā)器的第一輸入端分別連接其前一級的移位觸發(fā)器的輸出端;第一級移位觸發(fā)器的第一輸入端還分別與各個第二開關(guān)單元的柵極連接;各移位觸發(fā)器的第二輸入端均連接一時鐘控制器,各移位觸發(fā)器的輸出端還分別連接對應(yīng)的第二開關(guān)單元的漏極以及對應(yīng)的第一開關(guān)單元的柵極;各個第二開關(guān)單元的源極接地;各個第一開關(guān)單元的漏極連接對應(yīng)的輸出通道,各個第一開關(guān)單元的源極連接對應(yīng)的像素電極;當(dāng)?shù)谝患壱莆挥|發(fā)器的第一輸入端接收到高電平觸發(fā)信號時,各移位觸發(fā)器根據(jù)所述時鐘控制器產(chǎn)生的時鐘控制信號的頻率逐級產(chǎn)生預(yù)定延時的延遲控制信號,逐級打開相應(yīng)的第一開關(guān)單元;當(dāng)?shù)谝患壱莆挥|發(fā)器的第一輸入端接收到低電平觸發(fā)信號時,各移位觸發(fā)器控制分別打開與其連接的第二開關(guān)單元,控制對應(yīng)的第一開關(guān)單元關(guān)閉。優(yōu)選地,所述數(shù)據(jù)線的阻抗值沿數(shù)據(jù)驅(qū)動IC的兩端向中間對稱性的逐級減少。優(yōu)選地,所述數(shù)據(jù)驅(qū)動IC具有η個輸出通道,所述第一開關(guān)單元對應(yīng)為η個;當(dāng)所述輸出通道為偶數(shù)個時,所述延時控制單元為η/2個,相互級聯(lián)的所述移位觸發(fā)器包括η/2 級;每一級移位觸發(fā)器連接有一個第二開關(guān)單元,第1級移位觸發(fā)器的輸出端分別連接第 1、第η個第一開關(guān)單元的柵極;第2級移位觸發(fā)器的輸出端分別連接第2、第η-1個第一開關(guān)單元的柵極,依次類推,其中,η為自然數(shù);或者,當(dāng)所述輸出通道為奇數(shù)個時,所述延時控制單元為(η+1)/2個,相互級聯(lián)的所述移位觸發(fā)器包括(η+1)/2級;每一級移位觸發(fā)器連接有一個第二開關(guān)單元,第1級移位觸發(fā)器的輸出端分別連接第1、第η個第一開關(guān)單元的柵極;第2級移位觸發(fā)器的輸出端分別連接第2、第η-1個第一開關(guān)單元的柵極,依次類推,第η級移位觸發(fā)器的輸出端連接第 (η+1)/2個第一開關(guān)單元的柵極,其中,η為自然數(shù)。優(yōu)選地,所述高/低電平觸發(fā)信號為所述數(shù)據(jù)驅(qū)動IC輸出的充電信號。優(yōu)選地,所述級聯(lián)的移位觸發(fā)器為所述數(shù)據(jù)驅(qū)動IC中的移位寄存器。優(yōu)選地,所述時鐘控制器內(nèi)置于所述數(shù)據(jù)驅(qū)動IC中。本發(fā)明還提出一種IXD數(shù)據(jù)驅(qū)動IC輸出補償方法,包括以下步驟延遲控制單元根據(jù)數(shù)據(jù)驅(qū)動IC與玻璃基板上對應(yīng)行的像素電極之間的各數(shù)據(jù)線的阻抗值,由時鐘控制器控制產(chǎn)生相應(yīng)的延遲控制信號,發(fā)送至所述數(shù)據(jù)驅(qū)動IC對應(yīng)的輸出通道上的第一開關(guān)單元;所述數(shù)據(jù)驅(qū)動IC對應(yīng)的輸出通道上的第一開關(guān)單元根據(jù)所述延遲控制信號,控制該第一開關(guān)單元所在的輸出通道按預(yù)定延時輸出充電信號至對應(yīng)的像素電極,使對應(yīng)行的每一所述像素電極的充電時間相等。優(yōu)選地,該方法還包括當(dāng)所述延遲控制單元接收到高電平觸發(fā)信號時,各延遲控制單元根據(jù)所述時鐘控制器輸出的時鐘控制信號的頻率,產(chǎn)生相應(yīng)的延遲控制信號,逐級打開對應(yīng)的第一開關(guān)單元,使所述對應(yīng)第一開關(guān)單元所在的輸出通道按預(yù)定延時輸出充電信號至對應(yīng)的像素電極;當(dāng)所述延遲控制單元接收到低電平觸發(fā)信號時,各延遲控制單元控制關(guān)閉對應(yīng)的第一開關(guān)單元。
5
優(yōu)選地,所述數(shù)據(jù)線的阻抗值沿數(shù)據(jù)驅(qū)動IC的兩端向中間對稱性的逐級減少。本發(fā)明提出的一種LCD數(shù)據(jù)驅(qū)動IC輸出補償電路及補償方法,采用延遲控制單元對數(shù)據(jù)驅(qū)動IC輸出的充電信號由兩邊向中間依次延時,以此補償數(shù)據(jù)驅(qū)動IC至每一行像素電極之間的數(shù)據(jù)線的阻抗不匹配的問題,使得每個輸出通道在某一行像素電極的充電時間是基本一致,在保證液晶顯示器均勻顯示畫面的同時,由于數(shù)據(jù)線無需采用繞線方式,使得玻璃基板的走線空間小,更有利于液晶顯示器的窄邊框設(shè)計,COF(Chip On Film,覆晶薄膜)也可以采用更多的輸出通道,降低了成本;也改善了所有輸出通道同時打開時產(chǎn)生的 EMI問題。
圖1是現(xiàn)有技術(shù)中數(shù)據(jù)驅(qū)動IC通過數(shù)據(jù)線連接像素區(qū)域的結(jié)構(gòu)示意圖;圖2是本發(fā)明IXD數(shù)據(jù)驅(qū)動IC輸出補償電路實施例中數(shù)據(jù)驅(qū)動IC通過數(shù)據(jù)線連接像素區(qū)域的結(jié)構(gòu)示意圖;圖3是本發(fā)明LCD數(shù)據(jù)驅(qū)動IC輸出補償電路實施例的結(jié)構(gòu)示意圖;圖4為本發(fā)明IXD數(shù)據(jù)驅(qū)動IC輸出補償電路實施例中各輸出通道工作時序示意圖;圖5是本發(fā)明LCD數(shù)據(jù)驅(qū)動IC輸出補償方法實施例流程示意圖。為了使本發(fā)明的技術(shù)方案更加清楚、明了,下面將結(jié)合附圖作進一步詳述。
具體實施例方式應(yīng)當(dāng)理解,此處所描述的具體實施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。本發(fā)明主要解決方案是通過在數(shù)據(jù)驅(qū)動IC的輸出通道上設(shè)置輸出控制開關(guān),并通過延遲控制單元根據(jù)各數(shù)據(jù)線的阻抗值,逐級打開各輸出通道上的開關(guān),從而使玻璃基板上每一行的各像素電極的充電時間相同,保證了畫面顯示的均勻性,數(shù)據(jù)線不需采用蛇形的走線方式,減小繞線空間,有利于液晶顯示器的窄邊框設(shè)計。請一并參照圖2及圖3所示,圖2為本發(fā)明數(shù)據(jù)驅(qū)動IC輸出的數(shù)據(jù)線不需繞線, 向像素電極充電的結(jié)構(gòu)示意圖。圖3是本發(fā)明提出的數(shù)據(jù)驅(qū)動IC輸出補償電路結(jié)構(gòu)示意圖。圖2中,數(shù)據(jù)驅(qū)動IC30通過多條數(shù)據(jù)線(圖中以η表示,η為自然數(shù))20連接像素區(qū)域10,給像素區(qū)域10內(nèi)的像素電極充電。數(shù)據(jù)線20在從數(shù)據(jù)驅(qū)動IC30輸出時,走線不做如圖1所示的蛇形線,而是采用直線形式,此舉節(jié)約了繞線所浪費的空間,使得液晶面板的邊框可以做的更窄。但采用直線形式連接時,數(shù)據(jù)驅(qū)動IC30輸出的每根數(shù)據(jù)線20的長度不同,其阻抗值也不一致,若數(shù)據(jù)驅(qū)動IC30的所有輸出通道同時輸出,數(shù)據(jù)信號通過每條數(shù)據(jù)線20給對應(yīng)像素充電的時間不一致,阻抗值大的數(shù)據(jù)線20其充電時間相對短,從而使得受該數(shù)據(jù)驅(qū)動IC3控制的像素區(qū)域10的畫面顯示不均勻。為此,本發(fā)明通過延遲控制單元50控制每個輸出通道的輸出的時間,使每個輸出通道的輸出時間與對應(yīng)數(shù)據(jù)線20的阻抗值匹配,保證每個輸出通道在像素區(qū)域10某一行的像素電極的充電時間一致,從而得到顯示均勻的畫面。具體如圖3所示,該IXD數(shù)據(jù)驅(qū)動IC輸出補償電路包括數(shù)據(jù)驅(qū)動IC30、若干第一開關(guān)單元40以及若干延遲控制單元50,其中數(shù)據(jù)驅(qū)動IC30包括若干輸出通道,若干輸出通道分別通過數(shù)據(jù)線20與玻璃基板中對應(yīng)行的像素電極連接,用于輸出充電信號,為對應(yīng)行的像素電極充電;各個第一開關(guān)單元40,對應(yīng)設(shè)置在每一輸出通道上,并連接相應(yīng)的延遲控制單元 50,用于根據(jù)延遲控制單元50產(chǎn)生的延遲控制信號,控制該第一開關(guān)單元40所在的輸出通道,將充電信號按預(yù)定延時輸出;各個延遲控制單元50,用于根據(jù)對應(yīng)的數(shù)據(jù)線20的阻抗值產(chǎn)生對應(yīng)的延遲控制信號,控制對應(yīng)的第一開關(guān)單元40按預(yù)定延時開啟,使每一像素電極的充電時間相等。延時控制單元50包括移位觸發(fā)器501,以及第二開關(guān)單元502,第一、第二開關(guān)單元40、502 均為 MOS 管(Metal Oxide Semiconductor Field Effect Transistor,金屬氧化物半導(dǎo)體型場效應(yīng)管),其中,第一開關(guān)單元40為NMOS管,第二開關(guān)單元502為PMOS管。本實施例中各延時控制單元50的移位觸發(fā)器501相互級聯(lián),各移位觸發(fā)器501均具有第一輸入端、第二輸入端以及輸出端,除第一級的移位觸發(fā)器501的第一輸入端連接外部的高/低電平觸發(fā)信號輸入端(Out on),用于接收外部輸入的高/低電平觸發(fā)信號外, 其余各級移位觸發(fā)器501的第一輸入端分別連接其前一級的移位觸發(fā)器501的輸出端。各移位觸發(fā)器501的第二輸入端均連接一時鐘控制器;各移位觸發(fā)器501的輸出端還分別連接對應(yīng)的第二開關(guān)單元502的漏極,以及還分別連接對應(yīng)的第一開關(guān)單元40的柵極;各個第二開關(guān)單元502的源極接地。此外,第一級的移位觸發(fā)器501的第一輸入端還分別連接各個第二開關(guān)單元502 的柵極。各個第一開關(guān)單元40的漏極連接對應(yīng)的輸出通道,各個第一開關(guān)單元40的源極連接對應(yīng)的像素電極。當(dāng)?shù)谝患壱莆挥|發(fā)器501的第一輸入端接收到高電平觸發(fā)信號時,各移位觸發(fā)器 501根據(jù)時鐘控制器產(chǎn)生的時鐘控制信號的頻率逐級產(chǎn)生預(yù)定延時的延遲控制信號,逐級打開相應(yīng)的第一開關(guān)單元40 ;當(dāng)?shù)谝患壱莆挥|發(fā)器501的第一輸入端接收到低電平觸發(fā)信號時,各移位觸發(fā)器501控制分別打開與其連接的第二開關(guān)單元502,控制對應(yīng)的第一開關(guān)單元40關(guān)閉。本實施例以數(shù)據(jù)線20的阻抗值沿數(shù)據(jù)驅(qū)動IC30的兩端向中間對稱性的逐級減少為例進行說明,而阻抗最小的數(shù)據(jù)線20不一定是在COF中間的輸出通道,由中間通道向兩端,數(shù)據(jù)線20阻抗的增加也不一定對稱,需要根據(jù)實際的阻抗分布對延時進行調(diào)整,才能達到最好的效果。本實施例定義數(shù)據(jù)驅(qū)動IC30具有奇數(shù)個輸出通道,并以此為例進行說明,也就是定義數(shù)據(jù)驅(qū)動IC30的輸出通道η為奇數(shù),η = 2k-l,其中,k為自然數(shù),2k-l個輸出通道對應(yīng) 2k-l條數(shù)據(jù)線20,第一開關(guān)單元40對應(yīng)為業(yè)-1個;同時定義延時控制單元50為k個,相互級聯(lián)的移位觸發(fā)器501包括k級,每一級移位觸發(fā)器501連接有一個第二開關(guān)單元502。 第1級移位觸發(fā)器501的輸出端分別連接第1、第業(yè)-1個第一開關(guān)單元40的柵極;第2級移位觸發(fā)器501的輸出端分別連接第2、第業(yè)-2個第一開關(guān)單元40的柵極,依次類推,第k 級移位觸發(fā)器501的輸出端連接第k個第一開關(guān)單元40的柵極。數(shù)據(jù)線20的走線方式如圖2所示,其阻抗的大小從兩端向中間逐級對稱減小。
第k條數(shù)據(jù)線20的從數(shù)據(jù)驅(qū)動IC30第k個通道輸出,其在數(shù)據(jù)驅(qū)動IC30與像素區(qū)域10之間的路徑最近,阻抗最小,左右的通道阻抗呈對稱的逐次增大,第一條數(shù)據(jù)線20 的阻抗值逐條減小至第k條數(shù)據(jù)線20,然后從第k+Ι條數(shù)據(jù)線20開始,其阻抗值逐條增大至第業(yè)-1條數(shù)據(jù)線20,其中第1條數(shù)據(jù)線20與第業(yè)-1那條數(shù)據(jù)線20的阻抗值相同,第2 條數(shù)據(jù)線20與第業(yè)-2那條數(shù)據(jù)線20的阻抗值相同,依次類推,第k-Ι條數(shù)據(jù)線20的阻抗值與第k+Ι條數(shù)據(jù)線20的阻抗值相同,第k條數(shù)據(jù)線20的阻抗值最小。這樣對于每一行的像素電極而言,在延遲控制單元50不工作時,如果數(shù)據(jù)驅(qū)動IC30的每個輸出通道同時輸出信號,那么由第k個輸出通道朝兩邊,充電的時間會逐漸減小,這樣中間當(dāng)顯示同一灰階時,顯示的顏色會有差異。通過延遲控制單元50的控制,調(diào)整數(shù)據(jù)驅(qū)動IC30每個輸出通道的充電信號的輸出時間,使得像素區(qū)域10中每一行的像素電極的充電時間相等,具體原理如下2k-l個第一開關(guān)單元40 —一對應(yīng)的控制業(yè)-1條數(shù)據(jù)線20所在的輸出通道的開關(guān),第1個第一開關(guān)單元40位于數(shù)據(jù)驅(qū)動IC3的第1個輸出通道上,用于控制第1條數(shù)據(jù)線20的開關(guān),第2個第一開關(guān)單元40位于數(shù)據(jù)驅(qū)動IC30的第2個輸出通道上,用于控制第2條數(shù)據(jù)線20的開關(guān),依次類推,第k個第一開關(guān)單元40位于數(shù)據(jù)驅(qū)動IC30的第k個輸出通道上,用于控制第k條數(shù)據(jù)線的20開關(guān),第業(yè)-1個第一開關(guān)單元40位于數(shù)據(jù)驅(qū)動 IC30的第業(yè)-1個輸出通道上,用于控制第業(yè)-1條數(shù)據(jù)線20的開關(guān)。本實施例中移位觸發(fā)器501可以為上升沿D觸發(fā)器。級聯(lián)的移位觸發(fā)器501為k級串聯(lián)的上升沿D觸發(fā)器501,每級上升沿D觸發(fā)器 501的輸出端連接對應(yīng)的第一開關(guān)單元40的柵極,用于控制對應(yīng)的第一開關(guān)單元40的打開與關(guān)閉。具體地,第1級上升沿D觸發(fā)器501的輸出端連接第1條和第業(yè)_1條數(shù)據(jù)線20 的第一開關(guān)單元40的柵極,第2級的輸出端連接第2條和第業(yè)-2條數(shù)據(jù)線20的第一開關(guān)單元40的柵極,依次類推,第k-Ι級輸出端連接第k-Ι條和第k+Ι條數(shù)據(jù)線20的第一開關(guān)單元40的柵極,第k級的輸出端連接第k條數(shù)據(jù)線20的第一開關(guān)單元40的柵極。每個第二開關(guān)單元502的柵極連接第一級上升沿D觸發(fā)器501的輸入端,用于同時接收外部輸入的高/低電電平觸發(fā)信號。每個第二開關(guān)單元502的漏極一一對應(yīng)的連接第一開關(guān)單元40的柵極,即第1個第二開關(guān)單元502是漏極連接第1個第一開關(guān)單元40的柵極,第2個第二開關(guān)單元502是漏極連接第2個第一開關(guān)單元40的柵極,依次類推,第k個第二開關(guān)單元502漏極連接第 k個第一開關(guān)單元40的柵極,第業(yè)-1個第二開關(guān)單元502漏極連接第業(yè)-1個第一開關(guān)單元40的柵極,所有第二開關(guān)單元502的源極接地。圖4為數(shù)據(jù)驅(qū)動IC30各輸出通道的工作時序示意圖,在級聯(lián)的上升沿D觸發(fā)器 501的第二輸入端即時鐘控制信號輸入端的時鐘脈沖信號elk上升沿到來之時,上升沿D觸發(fā)器501會發(fā)生翻轉(zhuǎn),其翻轉(zhuǎn)的狀態(tài)由第二輸入端接收的Out on信號的電平高低來決定, 在tl時刻之前,Out on信號為低電平,各上升沿D觸發(fā)器501的輸出端為低電平,所有第一開關(guān)單元40處于關(guān)閉狀態(tài),在tl時刻,Out on信號由低電平躍升到高電平,此時第1級上升沿D觸發(fā)器501的第二輸入端的時鐘脈沖信號上升沿來到,第1級上升沿D觸發(fā)器501 發(fā)生翻轉(zhuǎn),第1級上升沿D觸發(fā)器501的輸出端翻轉(zhuǎn)到高電平,并提供給第2級上升沿D觸發(fā)器501的第二輸入端,此時第1個第一開關(guān)單元40和第業(yè)-1個第一開關(guān)單元40的柵極接收高電平,控制第1條數(shù)據(jù)線和第業(yè)-1條數(shù)據(jù)線打開,給對應(yīng)像素充電,在t2時刻,第2 級上升沿D觸發(fā)器501的第二輸入端躍升為高電平,時鐘脈沖信號在下一個上升沿來到時, 第2級上升沿D觸發(fā)器501的輸出端翻轉(zhuǎn)為高電平,此時第2個第一開關(guān)單元40和第業(yè)-2 個第一開關(guān)單元40的柵極接收高電平,控制第2條數(shù)據(jù)線和第業(yè)-2條數(shù)據(jù)線打開,給對應(yīng)像素充電,依次類推,在tk時刻,此時第k級上升沿D觸發(fā)器501的輸出端輸出高電平,第 k個第一開關(guān)單元40的柵極接收高電平,控制第k條數(shù)據(jù)線打開,至此,各延遲控制單元50 控制每條數(shù)據(jù)線20的輸出通道在適當(dāng)時機打開,使得數(shù)據(jù)線20從兩端向中間逐條打開,阻抗值的差異得到補償,從而保證每個像素電極的充電時間一致。在tm時刻,級聯(lián)的上升沿D觸發(fā)器501的第二輸入端由高電平變?yōu)榈碗娖剑藭r, 所有數(shù)據(jù)線20所在的輸出通道在第二開關(guān)單元502的下拉作用下瞬間關(guān)閉。本實施例中數(shù)據(jù)驅(qū)動IC30和延遲控制單元50可以通過COF或者COG (chip on glass,玻璃上芯片封裝)的方式壓合在玻璃基板上。對于數(shù)據(jù)驅(qū)動IC30具有偶數(shù)個輸出通道即n = 2k(其中,k為自然數(shù))的情形, 只是輸出通道的個數(shù)不同,其數(shù)據(jù)驅(qū)動IC30輸出補償?shù)幕驹砼c上述實施例相同,數(shù)據(jù)線20的阻抗值仍然是從兩端向中間均勻減小,延遲控制單元50根據(jù)各數(shù)據(jù)線20的阻抗值,由時鐘控制器控制產(chǎn)生相應(yīng)的延遲控制信號,使數(shù)據(jù)驅(qū)動IC30輸出的充電信號由兩邊向中間依次延時,以此補償數(shù)據(jù)驅(qū)動IC30至每一行像素電極之間的數(shù)據(jù)線20的阻抗不匹配的問題,使得每個輸出通道在某一行像素電極的充電時間基本一致。在其他實施例中,根據(jù)不同液晶面板走線的設(shè)計,其數(shù)據(jù)線20的阻抗值不一定是從兩端向中間均勻減小,由中間向兩端阻抗的增加不一定是對稱的,波形的延時也會有差異,此時要根據(jù)實際的阻抗分布來對輸出的波形延時進行調(diào)整,例如每級上升沿D觸發(fā)器501中可包含一個或多個串聯(lián)的上升沿D觸發(fā)器501,從而得到適應(yīng)的補償,使得每個像素電極的充電時間一致。其中,級聯(lián)的上升沿D觸發(fā)器501也可以共享于數(shù)據(jù)驅(qū)動IC30中的移位寄存器, 時鐘控制器也可以內(nèi)置于數(shù)據(jù)驅(qū)動IC30中,還可以利用數(shù)據(jù)驅(qū)動IC30中的T-C0N,將移位控制器的第二輸入端即時鐘控制信號接收端連接T-CON(time-control,時序控制器)輸出端,由T-CON提供,由于此時時鐘信號頻率較高,因此也可以通過控制級聯(lián)的上升沿D觸發(fā)器501的時鐘信號elk的頻率,來得到適應(yīng)的At,從而保證每個像素電極的充電時間一致, 達到最佳的現(xiàn)實畫面。同時,還可以通過控制elk的頻率,或是相隔更多的D觸發(fā)器來控制輸出通道延時的長短。此外,級聯(lián)的上升沿D觸發(fā)器501的第一輸入端接收的高/低電平觸發(fā)信號也可以為數(shù)據(jù)驅(qū)動IC輸出的充電信號。本實施例將每個輸出通道輸出的時間進行調(diào)整,使每個通道的輸出時間與對應(yīng)數(shù)據(jù)線的阻抗值匹配,保證每個通道在某一行的充電時間是一致,從而得到顯示均勻的畫面。 這樣就達到了不用蛇形線來做輸出補償,提高了玻璃基板的利用率,玻璃的邊框可以做得更窄,數(shù)據(jù)驅(qū)動IC3可以采用更多的輸出通道,降低了成本。而且通過這種方式,也改善了所有的通道同時打開產(chǎn)生EMI的問題。根據(jù)以上優(yōu)選實施例的原理,還可以在其基礎(chǔ)上,定義延時控制單元50的個數(shù)與數(shù)據(jù)驅(qū)動IC30的輸出通道一一對應(yīng)的方式,即在數(shù)據(jù)驅(qū)動IC30具有η個通道時,延時控制單元50也為η個,相互級聯(lián)的移位觸發(fā)器501為η級,第1級移位觸發(fā)器501的輸出端連接第1個第一開關(guān)單元40的柵極,第2級移位觸發(fā)器501的輸出端連接第2個第一開關(guān)單元40的柵極,依次類推,第η級移位觸發(fā)器501的輸出端連接第η個第一開關(guān)單元40的柵極,而其他工作方式與原理均與前述優(yōu)選實施例相同。如圖5所示,本發(fā)明還提出一種IXD數(shù)據(jù)驅(qū)動IC輸出補償方法,包括步驟S101,延遲控制單元根據(jù)數(shù)據(jù)驅(qū)動IC與玻璃基板上對應(yīng)行的像素電極之間的各數(shù)據(jù)線的阻抗值,由時鐘控制器控制產(chǎn)生相應(yīng)的延遲控制信號,發(fā)送至數(shù)據(jù)驅(qū)動IC對應(yīng)的輸出通道上的第一開關(guān)單元;步驟S102,數(shù)據(jù)驅(qū)動IC對應(yīng)的輸出通道上的第一開關(guān)單元根據(jù)延遲控制信號,控制該第一開關(guān)單元所在的輸出通道按預(yù)定延時輸出充電信號至對應(yīng)的像素電極,使對應(yīng)行的每一像素電極的充電時間相等。本發(fā)明LCD數(shù)據(jù)驅(qū)動IC輸出補償方法中,當(dāng)延遲控制單元接收到高電平觸發(fā)信號時,各延遲控制單元根據(jù)所述時鐘控制器輸出的時鐘控制信號的頻率,產(chǎn)生相應(yīng)的延遲控制信號,逐級打開對應(yīng)的第一開關(guān)單元,使所述對應(yīng)第一開關(guān)單元所在的輸出通道按預(yù)定延時輸出充電信號至對應(yīng)的像素電極;當(dāng)延遲控制單元接收到低電平觸發(fā)信號時,各延遲控制單元控制關(guān)閉對應(yīng)的第一開關(guān)單元。本發(fā)明LCD數(shù)據(jù)驅(qū)動IC輸出補償方法中,數(shù)據(jù)線的阻抗值沿數(shù)據(jù)驅(qū)動IC的兩端向中間對稱性的逐級減少,而根據(jù)不同液晶面板走線的設(shè)計,其數(shù)據(jù)線的阻抗值不一定是從兩端向中間均勻減小,由中間向兩端阻抗的增加不一定是對稱的,波形的延時也會有差異,此時要根據(jù)實際的阻抗分布來對輸出的波形延時進行調(diào)整,才能達到最好的效果。數(shù)據(jù)驅(qū)動IC輸出補償?shù)幕驹碚垍⒄丈鲜鲚敵鲅a償電路具體實施,在此不贅述。本發(fā)明LCD數(shù)據(jù)驅(qū)動IC輸出補償電路及補償方法,采用延遲控制單元對數(shù)據(jù)驅(qū)動 IC輸出的充電信號由兩邊向中間依次延時,以此補償數(shù)據(jù)驅(qū)動IC至每一行像素電極之間的數(shù)據(jù)線的阻抗不匹配的問題,使得每個輸出通道在某一行像素電極的充電時間是基本一致,在保證液晶顯示器均勻顯示畫面的同時,由于數(shù)據(jù)線無需采用繞線方式,使得玻璃基板的走線空間小,更有利于液晶顯示器的窄邊框設(shè)計,COF也可以采用更多的輸出通道,降低了成本;也改善了所有輸出通道同時打開時產(chǎn)生的EMI問題。以上所述僅為本發(fā)明的優(yōu)選實施例,并非因此限制本發(fā)明的專利范圍,凡是利用本發(fā)明說明書及附圖內(nèi)容所作的等效結(jié)構(gòu)或流程變換,或直接或間接運用在其它相關(guān)的技術(shù)領(lǐng)域,均同理包括在本發(fā)明的專利保護范圍內(nèi)。
10
權(quán)利要求
1.一種LCD數(shù)據(jù)驅(qū)動IC輸出補償電路,其特征在于,包括數(shù)據(jù)驅(qū)動IC、若干第一開關(guān)單元以及延遲控制單元,其中所述數(shù)據(jù)驅(qū)動IC包括若干輸出通道,所述若干輸出通道分別通過數(shù)據(jù)線與玻璃基板中對應(yīng)行的像素電極連接,用于輸出充電信號,為所述對應(yīng)行的像素電極充電;所述第一開關(guān)單元,對應(yīng)設(shè)置在每一所述輸出通道上,并連接相應(yīng)的所述延遲控制單元,用于根據(jù)所述延遲控制單元產(chǎn)生的延遲控制信號,控制該第一開關(guān)單元所在的輸出通道,將所述充電信號按預(yù)定延時輸出;所述延遲控制單元,用于根據(jù)對應(yīng)的所述數(shù)據(jù)線的阻抗值產(chǎn)生對應(yīng)的延遲控制信號, 控制對應(yīng)的所述第一開關(guān)單元按預(yù)定延時開啟,使每一所述像素電極的充電時間相等。
2.根據(jù)權(quán)利要求1所述的LCD數(shù)據(jù)驅(qū)動IC輸出補償電路,其特征在于,所述延時控制單元包括移位觸發(fā)器,以及第二開關(guān)單元,所述第一、第二開關(guān)單元均為MOS管,其中各個所述延時控制單元的移位觸發(fā)器相互級聯(lián);各移位觸發(fā)器均具有第一輸入端、第二輸入端以及輸出端,除第一級的移位觸發(fā)器的第一輸入端連接外部的高/低電平觸發(fā)信號輸入端,用于接收外部輸入的高/低電平觸發(fā)信號外,其余各級移位觸發(fā)器的第一輸入端分別連接其前一級的移位觸發(fā)器的輸出端;第一級移位觸發(fā)器的第一輸入端還分別與各個第二開關(guān)單元的柵極連接;各移位觸發(fā)器的第二輸入端均連接一時鐘控制器,各移位觸發(fā)器的輸出端還分別連接對應(yīng)的第二開關(guān)單元的漏極以及對應(yīng)的第一開關(guān)單元的柵極;各個第二開關(guān)單元的源極接地;各個第一開關(guān)單元的漏極連接對應(yīng)的輸出通道,各個第一開關(guān)單元的源極連接對應(yīng)的像素電極;當(dāng)?shù)谝患壱莆挥|發(fā)器的第一輸入端接收到高電平觸發(fā)信號時,各移位觸發(fā)器根據(jù)所述時鐘控制器產(chǎn)生的時鐘控制信號的頻率逐級產(chǎn)生預(yù)定延時的延遲控制信號,逐級打開相應(yīng)的第一開關(guān)單元;當(dāng)?shù)谝患壱莆挥|發(fā)器的第一輸入端接收到低電平觸發(fā)信號時,各移位觸發(fā)器控制分別打開與其連接的第二開關(guān)單元,控制對應(yīng)的第一開關(guān)單元關(guān)閉。
3.根據(jù)權(quán)利要求2所述的LCD數(shù)據(jù)驅(qū)動IC輸出補償電路,其特征在于,所述數(shù)據(jù)線的阻抗值沿數(shù)據(jù)驅(qū)動IC的兩端向中間對稱性的逐級減少。
4.根據(jù)權(quán)利要求3所述的LCD數(shù)據(jù)驅(qū)動IC輸出補償電路,其特征在于,所述數(shù)據(jù)驅(qū)動 IC具有η個輸出通道,所述第一開關(guān)單元對應(yīng)為η個;當(dāng)所述輸出通道為偶數(shù)個時,所述延時控制單元為η/2個,相互級聯(lián)的所述移位觸發(fā)器包括η/2級;每一級移位觸發(fā)器連接有一個第二開關(guān)單元,第1級移位觸發(fā)器的輸出端分別連接第1、第η個第一開關(guān)單元的柵極; 第2級移位觸發(fā)器的輸出端分別連接第2、第η-1個第一開關(guān)單元的柵極,依次類推,其中, η為自然數(shù);或者,當(dāng)所述輸出通道為奇數(shù)個時,所述延時控制單元為(η+1)/2個,相互級聯(lián)的所述移位觸發(fā)器包括(η+1)/2級;每一級移位觸發(fā)器連接有一個第二開關(guān)單元,第1級移位觸發(fā)器的輸出端分別連接第1、第η個第一開關(guān)單元的柵極;第2級移位觸發(fā)器的輸出端分別連接第2、第η-1個第一開關(guān)單元的柵極,依次類推,第(η+1) /2級移位觸發(fā)器的輸出端連接第 (η+1)/2個第一開關(guān)單元的柵極,其中,η為自然數(shù)。
5.根據(jù)權(quán)利要求2所述的LCD數(shù)據(jù)驅(qū)動IC輸出補償電路,其特征在于,所述高/低電平觸發(fā)信號為所述數(shù)據(jù)驅(qū)動IC輸出的充電信號。
6.根據(jù)權(quán)利要求2至5中任一項所述的LCD數(shù)據(jù)驅(qū)動IC輸出補償電路,其特征在于, 所述級聯(lián)的移位觸發(fā)器為所述數(shù)據(jù)驅(qū)動IC中的移位寄存器。
7.根據(jù)權(quán)利要求6所述的LCD數(shù)據(jù)驅(qū)動IC輸出補償電路,其特征在于,所述時鐘控制器內(nèi)置于所述數(shù)據(jù)驅(qū)動IC中。
8.—種LCD數(shù)據(jù)驅(qū)動IC輸出補償方法,其特征在于,包括以下步驟延遲控制單元根據(jù)數(shù)據(jù)驅(qū)動IC與玻璃基板上對應(yīng)行的像素電極之間的各數(shù)據(jù)線的阻抗值,由時鐘控制器控制產(chǎn)生相應(yīng)的延遲控制信號,發(fā)送至所述數(shù)據(jù)驅(qū)動IC對應(yīng)的輸出通道上的第一開關(guān)單元;所述數(shù)據(jù)驅(qū)動IC對應(yīng)的輸出通道上的第一開關(guān)單元根據(jù)所述延遲控制信號,控制該第一開關(guān)單元所在的輸出通道按預(yù)定延時輸出充電信號至對應(yīng)的像素電極,使對應(yīng)行的每一所述像素電極的充電時間相等。
9.根據(jù)權(quán)利要求8所述的LCD數(shù)據(jù)驅(qū)動IC輸出補償方法,其特征在于,還包括當(dāng)所述延遲控制單元接收到高電平觸發(fā)信號時,各延遲控制單元根據(jù)所述時鐘控制器輸出的時鐘控制信號的頻率,產(chǎn)生相應(yīng)的延遲控制信號,逐級打開對應(yīng)的第一開關(guān)單元,使所述對應(yīng)第一開關(guān)單元所在的輸出通道按預(yù)定延時輸出充電信號至對應(yīng)的像素電極;當(dāng)所述延遲控制單元接收到低電平觸發(fā)信號時,各延遲控制單元控制關(guān)閉對應(yīng)的第一開關(guān)單元。
10.根據(jù)權(quán)利要求8或9所述的LCD數(shù)據(jù)驅(qū)動IC輸出補償方法,其特征在于,所述數(shù)據(jù)線的阻抗值沿數(shù)據(jù)驅(qū)動IC的兩端向中間對稱性的逐級減少。
全文摘要
本發(fā)明涉及一種LCD數(shù)據(jù)驅(qū)動IC輸出補償電路及補償方法,其電路包括數(shù)據(jù)驅(qū)動IC、若干第一開關(guān)單元以及延遲控制單元,數(shù)據(jù)驅(qū)動IC的若干輸出通道分別通過數(shù)據(jù)線與玻璃基板中對應(yīng)行的像素電極連接,輸出充電信號為對應(yīng)行的像素電極充電;每一輸出通道設(shè)置第一開關(guān)單元,用于根據(jù)延遲控制單元產(chǎn)生的延遲控制信號,控制該第一開關(guān)單元所在的輸出通道,將充電信號按預(yù)定延時輸出;延遲控制單元根據(jù)對應(yīng)的數(shù)據(jù)線的阻抗值產(chǎn)生對應(yīng)的延遲控制信號,控制對應(yīng)的第一開關(guān)單元按預(yù)定延時開啟,使每一像素電極的充電時間相等。本發(fā)明無需繞線,減少玻璃基板的走線空間,利于液晶顯示器的窄邊框設(shè)計,改善了所有輸出通道同時打開時產(chǎn)生的EMI問題。
文檔編號G09G3/36GK102402957SQ20111035983
公開日2012年4月4日 申請日期2011年11月15日 優(yōu)先權(quán)日2011年11月15日
發(fā)明者廖良展, 林柏伸, 郭東勝 申請人:深圳市華星光電技術(shù)有限公司