Oled驅(qū)動補(bǔ)償電路及其驅(qū)動方法
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及顯示技術(shù)領(lǐng)域,具體地,涉及一種OLED驅(qū)動補(bǔ)償電路及其驅(qū)動方法。
【背景技術(shù)】
[0002] 在AMOLED顯示裝置中,每個OLED的發(fā)光亮度由驅(qū)動電路產(chǎn)生的驅(qū)動電流決定,驅(qū) 動電路產(chǎn)生的驅(qū)動電流可以用以下公式表述:
[0003] Ioled= K (Vgs-Vth) 2
[0004] 其中,K為與驅(qū)動晶體管的工藝參數(shù)和特征尺寸有關(guān)的參數(shù),Vgs為驅(qū)動晶體管的 柵極與源極,或者柵極與漏極(根據(jù)驅(qū)動晶體管的類型而定)之間的電壓差,Vth為驅(qū)動晶 體管的閾值電壓。
[0005] 在AMOLED顯示裝置顯示一幀畫面時,驅(qū)動晶體管的閾值電壓Vth會發(fā)生漂移,使 驅(qū)動電流I md發(fā)生變化,從而導(dǎo)致OLED的發(fā)光亮度變化,影響單個像素在一幀畫面中的顯 示均勻性(尤其是對于LTPS型顯示裝置而言)。此外,在長時間的高溫和高壓下,不同像素 單元中,驅(qū)動晶體管的閾值電壓發(fā)生漂移的幅度也會有一定的不同,這樣會造成顯示亮度 的差異,這種亮度差異與之前幀畫面的圖像有關(guān),最終會導(dǎo)致"殘影"現(xiàn)象。
[0006] 另一方面,在AMOLED顯示裝置中,電源線不可避免地會存在一定的電阻,這樣就 會導(dǎo)致輸入給靠近電源的位置處的像素單元的電源電壓較高,而輸入給距離電源較遠(yuǎn)的位 置處的像素單元的電源電壓較低,即出現(xiàn)所謂"電壓降"(IR Drop)現(xiàn)象;該現(xiàn)象也會影響 AMOLED顯示裝置中各區(qū)域的像素單元的顯示均勻性。
[0007] 再一方面,在OLED器件制備過程的蒸鍍工藝中,對于不同OLED器件,蒸鍍形成的 膜厚不可避免地存在一定程度的差異,該OLED器件的不均也會影響各像素單元間的顯示 均勻性。
【發(fā)明內(nèi)容】
[0008] 本發(fā)明旨在至少解決現(xiàn)有技術(shù)中存在的技術(shù)問題之一,提出了一種OLED驅(qū)動補(bǔ) 償電路及其驅(qū)動方法,其可以在重置階段,將驅(qū)動晶體管的生成驅(qū)動電流的兩極完全重置 為其各自的初始電壓,從而獲得良好的補(bǔ)償效果,同時,還可以降低外部補(bǔ)償模塊中晶體管 的寬長比,從而增大像素單元的開口率,并減少每個像素單元所占用的面積。
[0009] 為實現(xiàn)本發(fā)明的目的而提供一種OLED驅(qū)動補(bǔ)償電路,包括驅(qū)動模塊和外部補(bǔ)償 模塊,所述驅(qū)動模塊包括驅(qū)動晶體管和存儲電容,所述驅(qū)動晶體管的第一極與電源電壓端 連接,第二極與OLED連接,所述存儲電容的第一端與驅(qū)動晶體管的控制極連接,第二端連 接在所述驅(qū)動晶體管與OLED之間;所述外部補(bǔ)償模塊連接在所述驅(qū)動晶體管與OLED之間, 用于向存儲電容的第二端,及驅(qū)動晶體管的與存儲電容的第二端連接的一極提供參考電 壓,將存儲電容的第二端,及驅(qū)動晶體管的與存儲電容的第二端連接的一極的電壓重置;所 述電源電壓端為可變電壓源,其在外部補(bǔ)償模塊重置存儲電容的第二端,及驅(qū)動晶體管的 與存儲電容的第二端連接的一極的電壓時輸入第一電壓,且所述第一電壓等于參考電壓。
[0010] 其中,所述驅(qū)動模塊還包括開關(guān)晶體管;所述開關(guān)晶體管的控制極與柵線連接,第 一極與數(shù)據(jù)線連接,第二極與驅(qū)動晶體管的控制極,及存儲電容的第一端連接;所述OLED 還與低電壓端連接。
[0011] 其中,所述外部補(bǔ)償模塊包括第三晶體管和參考電壓端;所述第三晶體管的控制 極與控制信號端連接,第一極連接在驅(qū)動晶體管與OLED之間,第二極與參考電壓端連接; 所述參考電壓端用于輸入?yún)⒖茧妷骸?br>[0012] 其中,所述外部補(bǔ)償模塊還包括電壓保持單元,所述電壓保持單元與第三晶體管 的第二極連接,用于保持驅(qū)動晶體管的與存儲電容的第二端連接的一極的電壓。
[0013] 其中,所述電壓保持單元包括至少一個保持電容,所述保持電容的一端與第三晶 體管的第二極連接,另一端接地。
[0014] 其中,所述電壓保持單元包括兩個保持電容。
[0015] 其中,各所述晶體管為N型管。
[0016] 其中,在外部補(bǔ)償模塊重置存儲電容的第二端,及驅(qū)動晶體管的與存儲電容的第 二端連接的一極的電壓時,所述柵線、控制信號端輸入高電平信號,所述數(shù)據(jù)線輸入第一數(shù) 據(jù)信號,使驅(qū)動晶體管開啟。
[0017] 作為另一個技術(shù)方案,本發(fā)明還提供上述OLED驅(qū)動補(bǔ)償電路的驅(qū)動方法,其包括 將驅(qū)動晶體管的控制極,及與存儲電容的第二端連接的一極的電壓重置的步驟;在重置驅(qū) 動晶體管的與存儲電容的第二端連接的一極的電壓時,向驅(qū)動晶體管的與存儲電容的第二 端連接的一極輸入?yún)⒖茧妷?,向?qū)動晶體管的與電源電壓端連接的一端輸入第一電壓,且 所述第一電壓等于參考電壓。
[0018] 其中,在將驅(qū)動晶體管的控制極,及與存儲電容的第二端連接的一極的電壓重置 的步驟完成后,向驅(qū)動晶體管的與電源電壓端連接的一端輸入第二電壓,所述第二電壓大 于所述第一電壓。
[0019] 本發(fā)明具有以下有益效果:
[0020] 本發(fā)明提供的OLED驅(qū)動補(bǔ)償電路,其外部補(bǔ)償模塊對驅(qū)動晶體管的控制極,以及 與存儲電容的第二端連接的一極的電壓進(jìn)行補(bǔ)償,避免驅(qū)動晶體管的閾值電壓,電源線上 的電壓降,以及OLED的不均影響每個OLED在一幀畫面內(nèi)的發(fā)光均勻性,以及各OLED之間 的發(fā)光均勻性。并且,在進(jìn)行補(bǔ)償?shù)闹刂秒A段,電源電壓端輸入的第一電壓等于參考電壓, 這樣可以使驅(qū)動晶體管的與存儲電容的第二端連接的一極的電壓與參考電壓完全相等,從 而獲得最好的重置效果;并且,這樣無需為使驅(qū)動晶體管的與存儲電容的第二端連接的一 極的電壓與參考電壓之間的差值盡可能小,而要求第三晶體管的電阻遠(yuǎn)小于驅(qū)動晶體管的 電阻,進(jìn)而可以避免使第三晶體管的寬長比制備的較大,產(chǎn)生降低像素單元的開口率,以及 增大每個像素單元占用的面積的問題。
[0021] 本發(fā)明提供的OLED驅(qū)動補(bǔ)償電路的驅(qū)動方法,將驅(qū)動晶體管的控制極,及與存儲 電容的第二端連接的一極的電壓重置時,電源電壓端輸入等于參考電壓的第一電壓,同時, 參考電壓端也輸入?yún)⒖茧妷?,這樣可以使驅(qū)動晶體管的與存儲電容的第二端連接的一極的 電壓等于參考電壓,這樣可以獲得最好的重置效果,進(jìn)而可以獲得最好的補(bǔ)償效果;同時, 這樣無需為使驅(qū)動晶體管的與存儲電容的第二端連接的一極的電壓與參考電壓之間的差 值盡可能小,而要求第三晶體管的電阻遠(yuǎn)小于驅(qū)動晶體管的電阻,進(jìn)而可以避免使第三晶 體管的寬長比制備的較大,產(chǎn)生降低像素單元的開口率,以及增大每個像素單元占用的面 積的問題。
【附圖說明】
[0022] 附圖是用來提供對本發(fā)明的進(jìn)一步理解,并且構(gòu)成說明書的一部分,與下面的具 體實施方式一起用于解釋本發(fā)明,但并不構(gòu)成對本發(fā)明的限制。在附圖中:
[0023] 圖1為本發(fā)明實施方式提供的OLED驅(qū)動補(bǔ)償電路的示意圖;
[0024] 圖2為OLED驅(qū)動補(bǔ)償電路中各信號的時序圖;
[0025] 圖3為重置階段的示意圖;
[0026] 圖4為充電階段的示意圖;
[0027] 圖5為保持階段的示意圖。
[0028] 其中,附圖標(biāo)記:
[0029] 1 :驅(qū)動t旲塊;2 :外部補(bǔ)償t旲塊;Tl :驅(qū)動晶體管;T2 :開關(guān)晶體管;T3 :第二晶體 管;Cl :存儲電容;Csense、Cieap:電容;VDD :電源電壓端;VSS :低電壓端;Gate :柵線;Data :數(shù) 據(jù)線;Gl :控制信號端;VREF :參考電壓端;A :節(jié)點。
【具體實施方式】
[0030] 以下結(jié)合附圖對本發(fā)明的【具體實施方式】進(jìn)行詳細(xì)說明。應(yīng)當(dāng)理解的是,此處所描 述的【具體實施方式】僅用于說明和解釋本發(fā)明,并不用于限制本發(fā)明。
[0031] 本發(fā)明提供一種OLED驅(qū)動補(bǔ)償電路的實施方式,圖1為本發(fā)明實施方式提供的 OLED驅(qū)動補(bǔ)償電路的示意圖。如圖1所示,在本實施方式中,所述OLED驅(qū)動補(bǔ)償電路包括 驅(qū)動模塊1和外部補(bǔ)償模塊2 ;所述驅(qū)動模塊1包括驅(qū)動晶體管Tl和存儲電容Cl,所述驅(qū) 動晶體管Tl的第一極與電源電壓端VDD,第二極與OLED連接,所述存儲電容Cl的第一端 與驅(qū)動晶體管Tl的控制極連接,第二端連接在所述驅(qū)動晶體管Tl與OLED之間;所述外部 補(bǔ)償模塊2連接在所述驅(qū)動晶體管Tl與OLED之間,用于向存儲電容Cl的第二端,及驅(qū)動 晶體管Tl的與存儲電容Cl的第二端連接