專利名稱:移位寄存器電路以及柵極驅(qū)動電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及顯示技術(shù)領(lǐng)域,且特別是有關(guān)于移位寄存器電路以及柵極驅(qū)動電路。
背景技術(shù):
目前,平面顯示器例如液晶顯示器因具有高畫質(zhì)、體積小、重量輕及應(yīng)用范圍廣等 優(yōu)點而被廣泛應(yīng)用于移動電話、筆記本電腦、桌上型顯示器以及電視等消費性電子產(chǎn)品,并 已經(jīng)逐漸取代傳統(tǒng)的陰極射線管(CRT)顯示器而成為顯示器的主流。 為使顯示器產(chǎn)品更加薄型化以及其成本更加具競爭力,現(xiàn)有技術(shù)中有提出采用陣
列上柵極(Gate-0n-Array, GOA)型柵極驅(qū)動電路來產(chǎn)生柵極脈沖信號,而GOA型柵極驅(qū)動
電路通常包括級聯(lián)耦接的多個移位寄存器以依序輸出多個柵極脈沖信號,同時每一移位寄
存器的輸出還可作為下一級移位寄存器的啟始脈沖信號(Start Pulse Signal)。 然而,現(xiàn)有技術(shù)中的GOA型柵極驅(qū)動電路只能做單一方向掃描,無法再做逆向掃
描,使得柵極驅(qū)動電路缺乏應(yīng)用彈性。
發(fā)明內(nèi)容
本發(fā)明的目的就是在于提供一種移位寄存器電路,可彈性選擇啟始脈沖信號的輸 入輸出路徑。 本發(fā)明的再一目的是提供一種柵極驅(qū)動電路,可做順向及逆向掃描。 本發(fā)明實施例提出的一種移位寄存器電路,包括移位寄存器、第一開關(guān)電路以及
第二開關(guān)電路。其中,移位寄存器具有啟始脈沖信號輸入端以及啟始脈沖信號輸出端。第
一開關(guān)電路包括第一輸入開關(guān)單元以及第二輸出開關(guān)單元,第一輸入開關(guān)單元與啟始脈沖
信號輸入端電性相接,第二輸出開關(guān)單元與啟始脈沖信號輸出端電性相接。第二開關(guān)電路
包括第二輸入開關(guān)單元以及第一輸出開關(guān)單元,第二輸入開關(guān)單元與啟始脈沖信號輸入端
電性相接,第一輸出開關(guān)單元與啟始脈沖信號輸出端電性相接。再者,第一輸入開關(guān)單元及
第一輸出開關(guān)單元的開關(guān)狀態(tài)和第二輸入開關(guān)單元及第二輸出開關(guān)單元的開關(guān)狀態(tài)相反。 在本發(fā)明的一實施例中,上述的第一輸入開關(guān)單元與第一輸出開關(guān)單元接受第一
控制信號的控制,第二輸入開關(guān)單元與第二輸出開關(guān)單元接受第二控制信號的控制,第一
控制信號與第二控制信號互為反相。 在本發(fā)明的一實施例中,上述的第一輸入開關(guān)單元包括第一晶體管,其中第一晶 體管接受第一控制信號的控制以決定是否允許外部啟始脈沖信號通過第一晶體管輸入至 移位寄存器;上述的第二輸出開關(guān)單元包括第二晶體管,第二晶體管接受第二控制信號的 控制以決定是否允許移位寄存器產(chǎn)生的內(nèi)部啟始脈沖信號通過第二晶體管輸出;第一晶體 管與第二晶體管的導(dǎo)通/截止?fàn)顟B(tài)相反。 在本發(fā)明的一實施例中,上述的移位寄存器包括控制電路、輸出電路以及下拉電 路??刂齐娐放c啟始脈沖信號輸入端電性相接以接收通過第一輸入開關(guān)單元或第二輸入開 關(guān)單元輸入的外部啟始脈沖信號,并依據(jù)外部啟始脈沖信號于控制電路的輸出端輸出致能
4信號;輸出電路與控制電路的輸出端電性相接并接受致能信號的控制以輸出內(nèi)部啟始脈沖 信號;下拉電路用以將控制電路的輸出端的電位以及輸出電路的用以輸出內(nèi)部啟始脈沖信 號的輸出端的電位下拉至預(yù)設(shè)電位。 在本發(fā)明的一實施例中,上述的第一控制信號與第二控制信號的低電位小于預(yù)設(shè) 電位。 在本發(fā)明的一實施例中,上述的移位寄存器更包括重置電路,用以重置控制電路
的輸出端的電位以及輸出電路的用以輸出內(nèi)部啟始脈沖信號的輸出端的電位。 本發(fā)明實施例提出的一種柵極驅(qū)動電路包括多個開關(guān)電路以及級聯(lián)耦接的多個
移位寄存器。其中每一移位寄存器包括啟始脈沖信號輸入端以及啟始脈沖信號輸出端,上
述的移位寄存器中的每相鄰兩個移位寄存器通過上述開關(guān)電路中的相應(yīng)的開關(guān)電路電性
相接,而此相應(yīng)的開關(guān)電路包括第一開關(guān)單元以及第二開關(guān)單元。第一開關(guān)單元電性耦接
于相鄰兩移位寄存器中的第一個的啟始脈沖信號輸出端與相鄰兩移位寄存器中的第二個
的啟始脈沖信號輸入端之間;第二開關(guān)單元電性耦接于相鄰兩移位寄存器中的第一個的啟
始脈沖信號輸入端與相鄰兩移位寄存器中的第二個的啟始脈沖信號輸出端之間。再者,第
一開關(guān)單元與第二開關(guān)單元的開關(guān)狀態(tài)相反。 在本發(fā)明的一實施例中,上述的第一開關(guān)單元接受第一控制信號的控制,第二開
關(guān)單元接受第二控制信號的控制,第一控制信號與第二控制信號互為反相。 在本發(fā)明的一實施例中,上述第一開關(guān)單元包括第一晶體管,第一晶體管的漏/
源極電性耦接至相鄰兩移位寄存器中的第一個的啟始脈沖信號輸出端,第一晶體管的源/
漏極電性耦接至相鄰兩移位寄存器中的第二個的啟始脈沖信號輸入端,第一晶體管的柵極
因電性耦接關(guān)系而接收第一控制信號;上述的第二開關(guān)單元包括第二晶體管,第二晶體管
的漏/源極電性耦接至相鄰兩移位寄存器中的第一個的啟始脈沖信號輸入端,第二晶體管
的源/漏極電性耦接至相鄰兩移位寄存器中的第二個的啟始脈沖信號輸出端,第二晶體管
的柵極因電性耦接關(guān)系而接收第二控制信號。其中,第一晶體管與第二晶體管的導(dǎo)通/截
止?fàn)顟B(tài)相反。 在本發(fā)明的一實施例中,上述的柵極驅(qū)動電路更包括第二開關(guān)電路,與級聯(lián)耦接 的多個移位寄存器中的第一級移位寄存器的啟始脈沖信號輸入端以及最后一級移位寄存 器的啟始脈沖信號輸入端電性相接,用以將啟始脈沖信號選擇性地輸入至第一級移位寄存 器或最后一級移位寄存器中。 本發(fā)明實施例通過增設(shè)開關(guān)電路來決定啟始脈沖信號在移位寄存器電路中的輸 入輸出路徑,從而可彈性選擇啟始脈沖信號的傳送方向;當(dāng)此種移位寄存器電路應(yīng)用于柵 極驅(qū)動電路,可滿足使用者的順向掃描及逆向掃描需求,使得柵極驅(qū)動電路的應(yīng)用彈性得 以增強。 為讓本發(fā)明的上述特征和優(yōu)點能更明顯易懂,下文特舉實施例,并配合所附附圖 作詳細說明如下。
圖1繪示為相關(guān)于本發(fā)明實施例的一種顯示器的部分結(jié)構(gòu)示意圖;
圖2繪示為相關(guān)于本發(fā)明實施例的一種移位寄存器電路的電路結(jié)構(gòu)圖。
其中,附圖標記10 :顯示器12 :顯示基板121 :薄膜晶體管陣列14 :柵極驅(qū)動電路X-SW:開關(guān)電路SW:開關(guān)電路SR(O) SR(N+m):移位寄存器G。 GN+m :柵極驅(qū)動信號A、B:控制信號CK、XCK:時鐘脈沖信號VSS :電源電位ST :啟始脈沖信號SW-a、SW-b :開關(guān)電路141a、143a :輸入開關(guān)單元141b、143b :輸出開關(guān)單元Cb :儲存電容142 :控制電路144 :輸出電路145 :啟始脈沖信號輸入端146 :下拉電路147 :啟始脈沖信號輸出端148 :重置電路Tl、 T2、 T3、 T4、 T5a、 T5b、 T6a、 T6b:晶體管
具體實施例方式
參見圖l,其繪示出相關(guān)于本發(fā)明實施例的一種顯示器的部分結(jié)構(gòu)示意圖。如圖1所示,顯示器10包括顯示基板12以及設(shè)置在顯示基板12上的柵極驅(qū)動電路14。在此,顯示基板12上形成有薄膜晶體管陣列121 ,柵極驅(qū)動電路14用以依序產(chǎn)生多個柵極驅(qū)動信號以掃描薄膜晶體管陣列121。 具體地,柵極驅(qū)動電路14包括多個開關(guān)電路SW、多個移位寄存器SR(0) SR(N+m)以及另一開關(guān)電路X-SW,其中N及m皆為正整數(shù),N大于1且m大于O。移位寄存器SR(O) SR(N+m)以級聯(lián)耦接方式電性相接,且每相鄰兩個移位寄存器通過開關(guān)電路SW中的相應(yīng)的開關(guān)電路電性相接。開關(guān)電路X-SW的輸入端因電性耦接關(guān)系而接收外部啟始脈沖信號ST,開關(guān)電路X-SW的二個輸出端分別電性耦接至移位寄存器SR(O) SR(N+m)中的第一級移位寄存器SR(O)與最后一級移位寄存器SR(N+m)。 承上述,各個移位寄存器SR (0) SR (N+m)與時鐘脈沖信號CK及XCK中的相應(yīng)者以及電源電位VSS電性相接,其中CK與XCK互為反相;在此,柵極驅(qū)動電路14采用兩相時鐘脈沖信號,但本發(fā)明并不以此為限。開關(guān)電路X-SW及開關(guān)電路SW接收控制信號A及B的控制,以決定各個移位寄存器SR(O) SR(N+m)的啟始脈沖信號的輸入輸出路徑,在此,控制信號A與B互為反相。舉例說明如下當(dāng)控制信號A為高電位時,控制信號B為低電位,外部啟始脈沖信號ST將通過開關(guān)電路X-SW傳遞至移位寄存器SR(O)而非移位寄存器SR(N+m),柵極驅(qū)動電路14將依序產(chǎn)生柵極驅(qū)動信號G。 G^以執(zhí)行順向掃描,反之當(dāng)控制信號B為高電位時,控制信號A為低電位,外部啟始脈沖信號ST將通過開關(guān)電路X-SW傳遞至移位寄存器SR(N+m)而非移位寄存器SR(O),柵極驅(qū)動電路14將依序產(chǎn)生柵極驅(qū)動信號GN+m G。以執(zhí)行逆向掃描。換而言之,通過改變控制信號A及B的電位即可彈性切換柵極驅(qū)動電路14做順向掃描或逆向掃描。 下面將結(jié)合圖2舉例說明各個開關(guān)電路SW及移位寄存器SR(0) SR(N+m)的具體電路結(jié)構(gòu)。由于本實施例中,各個開關(guān)電路SW的電路結(jié)構(gòu)相同且各個移位寄存器SR(O) SR(N+m)的電路結(jié)構(gòu)亦相同,故圖2中僅示出單個移位寄存器SR(N)以及兩個開關(guān)電路SW的具體電路結(jié)構(gòu)作為舉例;另為方便說明,圖2中的兩個開關(guān)電路SW分別標示為SW-a及 SW-b,并且將圖2中示出的移位寄存器SR(N)以及開關(guān)電路SW-a及SW-b所構(gòu)成的電路稱 之為移位寄存器電路。 如圖2所示,移位寄存器SR(N)具有啟始脈沖信號輸入端145以及啟始脈沖信號 輸出端147,且于本實施例中更包括控制電路142、輸出電路144、下拉電路146及重置電路 148。 控制電路142包括晶體管Tl,晶體管Tl的漏/源極電性耦接至啟始脈沖信號輸入 端145,晶體管T1的源/漏極于晶體管Tl導(dǎo)通時輸出致能信號,晶體管Tl的柵極與晶體管 Tl的漏/源極電性相接;換而言之,晶體管Tl采用二極管電連接方式,但本發(fā)明并不以此 為限,例如控制電路142包括多個晶體管,且這些晶體管以級聯(lián)耦接方式電性相接。輸出電 路144包括晶體管T2以及儲存電容Cb ;晶體管T2的柵極電性耦接至晶體管T1的源/漏極 以接受致能信號的控制,晶體管T2的漏/源極因電性耦接關(guān)系而接收時鐘脈沖信號CK,晶 體管T2的源/漏極作為柵極驅(qū)動信號GN的輸出端同時也作為啟始脈沖信號輸出端147,但 本發(fā)明并不以此為限,例如于輸出電路144中額外增設(shè)一個晶體管來輸出啟始脈沖信號。 儲存電容Cb電性耦接于晶體管T2的柵極與晶體管T2的源/漏極之間。下拉電路146與 時鐘脈沖信號CK及XCK以及VSS電性相接,并且電性耦接至晶體管Tl的源/漏極以及晶 體管T2的源/漏極,用以將晶體管Tl的源/漏極的電位以及晶體管T2的源/漏極的電位 下拉至預(yù)設(shè)電位,例如電源電位VSS。重置電路148包括晶體管T3及T4,但并不以此為限; 晶體管T3的柵極與晶體管T4的柵極電性相接并接受下一級移位寄存器例如SR(N+1)產(chǎn)生 的柵極驅(qū)動信號GN+1的控制,晶體管T3的漏/源極電性耦接至晶體管T2的源/漏極,晶體 管T4的漏/源極電性耦接至晶體管Tl的源/漏極,且晶體管T3及T4的源/漏極皆電性 耦接至預(yù)設(shè)電位,例如電源電位VSS。在此,重置電路148用以重置晶體管Tl的源/漏極的 電位以及晶體管T2的源/漏極的電位。 開關(guān)電路SW-a包括輸入開關(guān)單元141a及輸出開關(guān)單元143b,輸入開關(guān)單元141a 與輸出開關(guān)單元143b的開關(guān)狀態(tài)相反。其中,輸入開關(guān)單元141a電性耦接于移位寄存器 SR(N-1)的啟始脈沖信號輸出端與移位寄存器SR(N)的啟始脈沖信號輸入端145之間,亦即 用以決定是否允許外部啟始脈沖信號輸入至移位寄存器SR(N)。輸出開關(guān)單元143b電性 耦接于移位寄存器SR(N-1)的啟始脈沖信號輸入端與移位寄存器SR(N)的啟始脈沖信號輸 出端147之間,亦即用以決定是否允許移位寄存器SR(N)產(chǎn)生的內(nèi)部啟始脈沖信號輸出至 移位寄存器SR(N-1)。更具體地,輸入開關(guān)單元141a包括晶體管T5a,晶體管T5a的柵極因 電性耦接關(guān)系而接收控制信號A,在此,控制信號A的低電位小于電源電位VSS,晶體管T5a 的漏/源極用以接收外部啟始脈沖信號,且晶體管T5a的源/漏極電性耦接至移位寄存器 SR(N)的啟始脈沖信號輸入端145。輸出開關(guān)單元143b包括晶體管T6b,晶體管T6b的柵 極因電性耦接關(guān)系而接收控制信號B,在此,控制信號B的低電位小于電源電位VSS,晶體管 T6b的漏/源極于晶體管T6b導(dǎo)通時輸出內(nèi)部啟始脈沖信號,且晶體管T6b的源/漏極電性 耦接至移位寄存器SR(N)的啟始脈沖信號輸出端147。在此,晶體管T5a與晶體管T6b的導(dǎo) 通/截止?fàn)顟B(tài)相反。 承上述,開關(guān)電路SW-b包括輸出開關(guān)單元141b及輸入開關(guān)單元143a,輸出開關(guān) 單元141b與輸入開關(guān)單元143a的開關(guān)狀態(tài)相反。其中,輸出開關(guān)單元141b電性耦接于移
7位寄存器SR(N)的啟始脈沖信號輸出端147與移位寄存器SR(N+1)的啟始脈沖信號輸入端之間,亦即用以決定是否允許移位寄存器SR(N)產(chǎn)生的內(nèi)部啟始脈沖信號輸出至移位寄存器SR(N+1)。輸入開關(guān)單元143a電性耦接于移位寄存器SR(N)的啟始脈沖信號輸入端145與移位寄存器SR(N+1)的啟始脈沖信號輸出端之間,亦即用以決定是否允許外部啟始脈沖信號輸入至移位寄存器SR(N)。更具體地,輸出開關(guān)單元141b包括晶體管T5b,晶體管T5b的柵極因電性耦接關(guān)系而接收控制信號A,晶體管T5b的漏/源極電性耦接至移位寄存器SR(N)的啟始脈沖信號輸出端147,且晶體管T5b的源/漏極于晶體管T5b導(dǎo)通時輸出內(nèi)部啟始脈沖信號。輸入開關(guān)單元143a包括晶體管T6a,晶體管T6a的柵極因電性耦接關(guān)系而接收控制信號B,晶體管T6a的漏/源極電性耦接至移位寄存器SR(N)的啟始脈沖信號輸入端145,且晶體管T6a的源/漏極用以接收外部啟始脈沖信號。在此,晶體管T6a與晶體管T6b的導(dǎo)通/截止?fàn)顟B(tài)相反。 在本實施例中,輸入開關(guān)單元141a與輸出開關(guān)單元141b構(gòu)成啟始脈沖信號輸入輸出路徑,輸入開關(guān)單元143a與輸出開關(guān)單元143b構(gòu)成另一啟始脈沖信號輸入輸出路徑。此外,本實施例中的輸入開關(guān)單元141a及143a以及輸出開關(guān)單元141b及143b并不限于僅包括單個晶體管,亦可包括以適當(dāng)方式電性相接的多個晶體管。 另外,對于開關(guān)電路X-SW,其具體電路結(jié)構(gòu)可與各個開關(guān)電路SW的具體電路結(jié)構(gòu)
相同;不同之處在于,開關(guān)電路X-SW中的兩個開關(guān)單元皆為輸入開關(guān)單元,以選擇性提供
啟始脈沖信號ST至移位寄存器SR(O)與移位寄存器SR(N+m)中的一個。 綜上所述,本發(fā)明實施例通過增設(shè)開關(guān)電路來決定啟始脈沖信號在移位寄存器電
路中的輸入及輸出路徑,從而可彈性選擇啟始脈沖信號的傳送方向;當(dāng)此種移位寄存器電
路應(yīng)用于柵極驅(qū)動電路,可滿足使用者的順向掃描及逆向掃描需求,使得柵極驅(qū)動電路的
應(yīng)用彈性得以增強。此外,本發(fā)明實施例的移位寄存器電路并不限于應(yīng)用在柵極驅(qū)動電路,
其還可應(yīng)用于其他電路,例如顯示器的源極驅(qū)動電路。 當(dāng)然,本發(fā)明還可有其它多種實施例,在不背離本發(fā)明精神及其實質(zhì)的情況下,熟悉本領(lǐng)域的技術(shù)人員當(dāng)可根據(jù)本發(fā)明作出各種相應(yīng)的改變和變形,但這些相應(yīng)的改變和變形都應(yīng)屬于本發(fā)明所附的權(quán)利要求的保護范圍。
權(quán)利要求
一種移位寄存器電路,其特征在于,包括一移位寄存器,該移位寄存器具有一啟始脈沖信號輸入端以及一啟始脈沖信號輸出端;一第一開關(guān)電路,包括一第一輸入開關(guān)單元以及一第二輸出開關(guān)單元,該第一輸入開關(guān)單元與該啟始脈沖信號輸入端電性相接,該第二輸出開關(guān)單元與該啟始脈沖信號輸出端電性相接;以及一第二開關(guān)電路,包括一第二輸入開關(guān)單元以及一第一輸出開關(guān)單元,該第二輸入開關(guān)單元與該啟始脈沖信號輸入端電性相接,該第一輸出開關(guān)單元與該啟始脈沖信號輸出端電性相接;其中,該第一輸入開關(guān)單元及該第一輸出開關(guān)單元的開關(guān)狀態(tài)和該第二輸入開關(guān)單元及該第二輸出開關(guān)單元的開關(guān)狀態(tài)相反。
2. 根據(jù)權(quán)利要求1所述的移位寄存器電路,其特征在于,該第一輸入開關(guān)單元與該第 一輸出開關(guān)單元接受一第一控制信號的控制,該第二輸入開關(guān)單元與該第二輸出開關(guān)單元 接受一第二控制信號的控制,該第一控制信號與該第二控制信號互為反相。
3. 根據(jù)權(quán)利要求2所述的移位寄存器電路,其特征在于該第一輸入開關(guān)單元包括一第一晶體管,該第一晶體管接受該第一控制信號的控制以 決定是否允許一外部啟始脈沖信號通過該第一晶體管輸入至該移位寄存器;以及該第二輸出開關(guān)單元包括一第二晶體管,該第二晶體管接受該第二控制信號的控制以 決定是否允許該移位寄存器產(chǎn)生的一內(nèi)部啟始脈沖信號通過該第二晶體管輸出;其中,該第一晶體管與該第二晶體管的導(dǎo)通/截止?fàn)顟B(tài)相反。
4. 根據(jù)權(quán)利要求2所述的移位寄存器電路,其特征在于,該移位寄存器包括 一控制電路,與該啟始脈沖信號輸入端電性相接以接收通過該第一輸入開關(guān)單元或該第二輸入開關(guān)單元輸入的一外部啟始脈沖信號,并依據(jù)該外部啟始脈沖信號于該控制電路 的一輸出端輸出一致能信號;一輸出電路,與該控制電路的該輸出端電性相接并接受該致能信號的控制以輸出一內(nèi) 部啟始脈沖信號;以及一下拉電路,用以將該控制電路的該輸出端的電位以及該輸出電路的用以輸出該內(nèi)部 啟始脈沖信號的一輸出端的電位下拉至一預(yù)設(shè)電位。
5. 根據(jù)權(quán)利要求4所述的移位寄存器電路,其特征在于,該第一控制信號與該第二控 制信號的低電位小于該預(yù)設(shè)電位。
6. 根據(jù)權(quán)利要求4所述的移位寄存器電路,其特征在于,該移位寄存器更包括 一重置電路,用以重置該控制電路的該輸出端的電位以及該輸出電路的用以輸 出該內(nèi)部啟始脈沖信號的該輸出端的電位。
7. —種柵極驅(qū)動電路,其特征在于,包括 多個開關(guān)電路;以及級聯(lián)耦接的多個移位寄存器,每一這些移位寄存器包括一啟始脈沖信號輸入端以及一 啟始脈沖信號輸出端,這些移位寄存器中的每相鄰兩移位寄存器通過這些開關(guān)電路中的一 相應(yīng)開關(guān)電路電性相接,這些開關(guān)電路中的該相應(yīng)開關(guān)電路包括一第一開關(guān)單元,電性耦接于該相鄰兩移位寄存器中的一第一個移位寄存器的該啟始脈沖信號輸出端與該相鄰兩移位寄存器中的一第二個移位寄存器的該啟始脈沖信號輸入 端之間;以及一第二開關(guān)單元,電性耦接于該相鄰兩移位寄存器中的該第一個移位寄存器的該啟始 脈沖信號輸入端與該相鄰兩移位寄存器中的該第二個移位寄存器的該啟始脈沖信號輸出 端之間;其中,該第一開關(guān)單元與該第二開關(guān)單元的開關(guān)狀態(tài)相反。
8. 根據(jù)權(quán)利要求7所述的柵極驅(qū)動電路,其特征在于,該第一開關(guān)單元接受一第一控 制信號的控制,該第二開關(guān)單元接受一第二控制信號的控制,該第一控制信號與該第二控 制信號互為反相。
9. 根據(jù)權(quán)利要求8所述的柵極驅(qū)動電路,其特征在于該第一開關(guān)單元包括一第一晶體管,該第一晶體管的漏/源極電性耦接至該相鄰兩移 位寄存器中的該第一個移位寄存器的該啟始脈沖信號輸出端,該第一晶體管的源/漏極電 性耦接至該相鄰兩移位寄存器中的該第二個移位寄存器的該啟始脈沖信號輸入端,該第一 晶體管的柵極因電性耦接關(guān)系而接收該第一控制信號;以及該第二開關(guān)單元包括一第二晶體管,該第二晶體管的漏/源極電性耦接至該相鄰兩移 位寄存器中的該第一個移位寄存器的該啟始脈沖信號輸入端,該第二晶體管的源/漏極電 性耦接至該相鄰兩移位寄存器中的該第二個移位寄存器的該啟始脈沖信號輸出端,該第二 晶體管的柵極因電性耦接關(guān)系而接收該第二控制信號;其中,該第一晶體管與該第二晶體管的導(dǎo)通/截止?fàn)顟B(tài)相反。
10. 根據(jù)權(quán)利要求7所述的柵極驅(qū)動電路,其特征在于,更包括一第二開關(guān)電路,與級 聯(lián)耦接的這些移位寄存器中的第一級移位寄存器的該啟始脈沖信號輸入端以及最后一級 移位寄存器的該啟始脈沖信號輸入端電性相接,用以將一啟始脈沖信號選擇性地輸入至該 第一級移位寄存器與該最后一級移位寄存器中的一個。
全文摘要
本發(fā)明公開一種移位寄存器電路及柵極驅(qū)動電路。該移位寄存電路包括移位寄存器、第一開關(guān)電路及第二開關(guān)電路。移位寄存器具有啟始脈沖信號輸入端以及啟始脈沖信號輸出端。第一開關(guān)電路包括第一輸入開關(guān)單元及第二輸出開關(guān)單元,分別與啟始脈沖信號輸入端及啟始脈沖信號輸出端電性相接。第二開關(guān)電路包括第二輸入開關(guān)單元及第一輸出開關(guān)單元,分別與啟始脈沖信號輸入端及啟始脈沖信號輸出端電性相接。第一輸入開關(guān)單元及第一輸出開關(guān)單元的開關(guān)狀態(tài)和第二輸入開關(guān)單元及第二輸出開關(guān)單元的開關(guān)狀態(tài)相反。本發(fā)明提供的柵極驅(qū)動電路,采用上述移位寄存器以及開關(guān)電路。
文檔編號G09G3/20GK101789213SQ20101014177
公開日2010年7月28日 申請日期2010年3月30日 優(yōu)先權(quán)日2010年3月30日
發(fā)明者彭中宏, 王柏凱, 黃俊豪 申請人:友達光電股份有限公司