專利名稱:圖像顯示裝置及相關(guān)的驅(qū)動方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種圖像顯示裝置。
背景技術(shù):
現(xiàn)今,液晶顯示器廣泛地使用于不同的應(yīng)用上,例如計算器、手表、彩 色電視機、計算機屏幕以及其它電子裝置中,然而最常見的液晶顯示器是主 動矩陣式液晶顯示器。在傳統(tǒng)主動矩陣式液晶顯示器中,每一像素單元使用 一薄膜晶體管所成構(gòu)的矩陣以及一或多個電容器來應(yīng)對,所有的像素單元亦
排成具有多個行與多個列的矩陣。為操作一特定像素時, 一適當行的像素切 換至導(dǎo)通(就是充電至一電壓),然后在一對應(yīng)列上送出一電壓。由于該對應(yīng) 行上其它列皆被切換至關(guān)閉,因此只有該特定像素上的晶體管與電容器可以 接收到充電。響應(yīng)于此電壓,該特定像素上的液晶會變換極性排列,因而改 變其反射的光線量或通過其的光線量。
在像素的液晶單元中,所施加電壓的大小決定了其反射的光線量或通過 其的光線量。由于液晶材料的原生特性,施加于液晶單元的跨壓的極性必須 一直交替。因此,為了顯示一液晶顯示圖像,施加于液晶單元的電壓極性會 在圖像的每一個幀反轉(zhuǎn)一次。
不幸地,假如整個液晶顯示器的極性隨著圖像的每一個幀反轉(zhuǎn)一次,液 晶顯示器將會產(chǎn)生無法接受的閃杣。所以,許多傳統(tǒng)液晶顯示器使用其它型 式的轉(zhuǎn)換,例如行轉(zhuǎn)換或點轉(zhuǎn)換。在行轉(zhuǎn)換中,液晶顯示器的交錯行或列(例 如條狀)的極性會一個幀反轉(zhuǎn)一次。在點轉(zhuǎn)換中,液晶顯示器的交錯行和列(例 如棋盤狀)的極性會一個幀反轉(zhuǎn)一次。在這兩種反轉(zhuǎn)技術(shù)中, 一般認為點反轉(zhuǎn) 會產(chǎn)生較佳的顯示品質(zhì)。
然而,由于數(shù)據(jù)信號線會如同一電容性負載(且可能包括一存儲電容), 所以液晶的反轉(zhuǎn)(特別是點反轉(zhuǎn))會增加液晶顯示裝置的耗電。再者,由于液 晶顯示裝置常用于電池供電或低電源的裝置上,所以液晶顯示裝置會使用最 佳于電源損耗的驅(qū)動方法。舉例而言,許多的液晶顯示裝置會使用行反轉(zhuǎn)而
不使用點反轉(zhuǎn)。
因此,需要一種具有低電源損耗的顯示裝置與驅(qū)動方法。
發(fā)明內(nèi)容
本發(fā)明提供一種圖像顯示裝置,包括第一及第二數(shù)據(jù)信號線;第一及第 二柵極信號線;第一及第二輔助信號線; 一第一像素,包括一第一晶體管, 具有一第一端耦接上述第一數(shù)據(jù)信號線、 一控制端耦接第一柵極信號線,以 及一第二端; 一第一存儲電容,具有一第一端耦接第一晶體管的第二端,以
及一第二端耦接第一輔助信號線;以及一第二像素,包括一第二晶體管,具
有一第一端耦接第二數(shù)據(jù)信號線、 一控制端耦接第二柵極信號線; 一第二存 儲電容,包括一第一端耦接第二晶體管的第二端,以及一第二端耦接第二輔 助信號線。
本發(fā)明亦提供一種圖像顯示裝置,包括多個數(shù)據(jù)信號線DLm,其中,m由 l至n;第一、第二柵極信號線;第一、第二輔助信號線;多個像素,排列成 一矩陣,其中,每一像素包括一晶體管,包括一控制端耦接至一對應(yīng)的柵極 信號線, 一第一端以及一第二端;以及一存儲電容,包括一第一端耦接上述 晶體管的第二端,以及一第二端耦接至一對應(yīng)的輔助信號線,其中,像素中 第M列與第M+l列中的存儲電容共享第一、第二輔助信號線;以及一垂置驅(qū) 動器,用以依序掃描第一、第二柵極信號線,以及在第二柵極信號線被掃描 之后,改變第一、第二輔助信號線的極性。
本發(fā)明又提供一種圖像顯示裝置的驅(qū)動方法,包括提供前述的圖像顯示 裝置、依序掃描第一、第二柵極信號線;以及在第二柵極信號線被掃描后, 改變第一、第二輔助信號線的極性。
為了讓本發(fā)明的上述和其它目的、特征、和優(yōu)點能更明顯易懂,下文特 舉一較佳實施例,并配合附圖,作詳細說明如下。
圖l是本發(fā)明中顯示裝置的一實施例。 圖2是垂置驅(qū)動器的一時序圖。 圖3是垂置驅(qū)動器的一實施例。 圖4是一電子裝置的一實施例。
附圖符號說明
10:垂置驅(qū)動器;12:信號供應(yīng)電路;
20:水平驅(qū)動器;30:驅(qū)動器集成電路(IC);
40:像素陣列;100:顯示裝置;
110:外殼;120:電源供應(yīng)器;
200:電子裝置;DL1-DL4:數(shù)據(jù)信號線;
GL1-GL5:柵極信號線;VSC1-VSC4:輔助信號線;
PU11-PU43:像素;TO-T4:晶體管;
CLC:液晶元件;CSC:存々者電容;
COM:共享電極;VSR1-VSR6:移位寄存器;
0R1-0R5:或門;DFF: D型觸發(fā)器;
INV:反相器;outl—out6:輸出月永沖;
STB:啟始脈沖VSCH、 VSCL:邏輯信號;
SVSC1-SVSC4:信號。
具體實施例方式
圖1是本發(fā)明中顯示裝置的一實施例。如圖所示,顯示裝置ioo包括一
垂置驅(qū)動器10、 一水平驅(qū)動器20、 一驅(qū)動器集成電路(IC)30、 一像素陣列 40、數(shù)據(jù)信號線DL1-DL4、柵極信號線GL1-GL5以及輔助信號線VSC1-VSC4。 像素陣列40包括多個像素PUll、 PU12、 PU13…,每一像素包括一晶體管T0、 一液晶元件CLC以及一存儲電容CSC。在每個像素中,晶體管TO具有一控制 端耦接一對應(yīng)的柵極信號線、 一第一端耦接一對應(yīng)的數(shù)據(jù)信號線,以及一第 二端耦接存儲電容CSC和液晶元件CLC。存儲電容CSC具有一第一端耦接晶 體管TO的第二端,以及一第二端耦接一對應(yīng)的輔助信號線。液晶元件CLC具 有一第一端耦接晶體管TO的第二端,以及一第二端耦接一共享電極COM。
在第M列像素和第M+l列像素中的存儲電容共享兩條輔助信號線。舉例 而言,在第一列像素中(例如PU11-PU13),晶體管TO的控制端皆耦接至第 一柵極信號線GL1,晶體管TO的第一端分別耦接至^:據(jù)信號線DL1-DL3,奇 數(shù)的像素(例如PUll和PU13)中的存儲電容皆耦接至輔助信號線VSC1,而偶 數(shù)的像素(例如PU12)中的存儲電容耦接至輔助信號線VSC2。在第二列像素中 (例如PU21-PU23),晶體管TO的控制端皆耦接至第一柵極信號線GL2,晶
體管TO的第一端分別耦接至數(shù)據(jù)信號線DL2-DL4,奇數(shù)的像素(例如PU21和 PU23)中的存儲電容皆耦接至輔助信號線VSC2,而偶數(shù)的像素(例如PU22)中 的存儲電容耦接至輔助信號線VSC1。
在第三列像素中(例如PU31-PU33),晶體管TO的控制端皆耦接至第一 柵極信號線GL3,晶體管TO的第一端分別耦接至數(shù)據(jù)信號線DLl-DL3,奇數(shù) 的像素(例如PU31和PU33)中的存儲電容皆耦接至輔助信號線VSC4,而偶數(shù) 的像素(例如PU32)中的存儲電容耦接至輔助信號線VSC3。在第四列像素中 (例如PU41-PU43),晶體管TO的控制端皆耦接至第一柵極信號線GL4,晶 體管TO的第一端分別耦接至數(shù)據(jù)信號線DL2-DL4,奇數(shù)的像素(例如PU41和 PU43)中的存儲電容皆耦接至輔助信號線VSC3,而偶數(shù)的像素(例如PU42)中 的存儲電容耦接至輔助信號線VSC4。
驅(qū)動器IC 30用于指示垂置驅(qū)動器10與水平驅(qū)動器20驅(qū)動像素陣列40 中的像素。舉例而言,當柵極信號線GL1-GL5依序被垂置驅(qū)動器IO掃描時, 水平驅(qū)動器20會提供數(shù)據(jù)信號(例如電壓信號)藉由數(shù)據(jù)信號線DL1-DL4至 像素陣列40中的像素。
在此實施例中,水平驅(qū)動器20會在一第N個幀中,藉由凝:據(jù)信號線DL1 與DL3提供一第一極性(負極性)的數(shù)據(jù),且藉由數(shù)據(jù)信號線DL2與DL4提供 一第二極性(正極性)的數(shù)據(jù),并在一第N+1個幀中,藉由數(shù)據(jù)信號線DL1與 DL3提供第二極性(正極性)的數(shù)據(jù),且藉由數(shù)據(jù)信號線DL2與DL4提供第一 極性(負極性)的數(shù)據(jù)。由于像素陣列40中像素的連接關(guān)系,在第N個幀中, 數(shù)據(jù)信號線DL1和DL3上的負極性數(shù)據(jù)會被輸出至像素PU11、 PU13、 PU22、 PU31、 PU33和PU42,并且數(shù)據(jù)信號線DL2和DL4上的正極性數(shù)據(jù)會被輸出至 像素PU12、 PU21、 PU23、 PU32、 PU41和PU43。在第N+l個幀中,數(shù)據(jù)信號 線DL1和DL3上的正極性數(shù)據(jù)會被輸出至像素PUll、 PU13、 PU22、 PU31、 PU33 和PU42,并且數(shù)據(jù)信號線DL2和DL4上的負極性數(shù)據(jù)會被輸出至像素PU12、 PU21、 PU23、 PU32、 PU41和PU43。因此,圖像顯示裝置100中的像素可以用
點反轉(zhuǎn)方式來驅(qū)動。
垂置驅(qū)動器10用以在一幀周期中依序掃描柵極信號線GL1-GL5,并提供 電壓信號至輔助信號線VSC1-VSC4。此外,垂置驅(qū)動器10更在依序二個對應(yīng) 柵極信號線被掃描之后,交換輔助信號線VSCn-VSCn+l上電壓信號的極性, 使得輔助信號線VSCn-VSCn+l上的極性會改變。
圖2是垂置驅(qū)動器的一時序圖。如圖所示,柵極信號線GL1-GL5是在幀 周期PD1中依序被掃描,在柵極信號線GL2被掃描后,輔助信號線VSC1與 VSC2上的極性就會被改變,而在柵極信號線GL4被掃描后,輔助信號線VSC3 與VSC4上的極性就會被改變。輔助信號線VSC1與VSC2上的極性分別被切換 成正極性與負極性,直到下一個幀周期PD2中柵極信號線GL2被掃描后,才 會再度切換。同樣地,輔助信號線VSC3與VSC4上的極性分別被切換成正極 性與負極性,直到下一個幀周期中柵極信號線GL4被掃描,才會再度切換。 本發(fā)明會變換輔助信號線VSC1與VSC2上的極性,使得存儲在像素PU11—PU33 中的電壓信號可以藉由電容耦合而被校正。同樣地,在掃描信號線GL4被掃 描之后,輔助信號線VSC1與VSC2上的極性亦會被交換,使得存儲在像素 PU21-PU4 3中的電壓信號可以藉由電容耦合而^皮才交正。
圖3是垂置驅(qū)動器的一實施例。如圖所示,垂置驅(qū)動器10包括串聯(lián)連接 的多個移位寄存器VSR1-VSR6、多個或門0R1-0R5以及一信號供應(yīng)電3各U。 移位寄存器VSR1-VSR6用以才艮據(jù)一起始脈沖STB,依序產(chǎn)生輸出脈沖 outl-out6,或門0R1-0R5用以根據(jù)輸出脈沖out-out6,依序產(chǎn)生掃描信號 SG1-SG5用以掃描柵極信號線GL1-GL5。舉例而言,或門0R1用以根據(jù)移位寄 存器VSR1和VSR2所產(chǎn)生的輸出脈沖outl和out2,產(chǎn)生掃描信號SG1。或門 0R2用以根據(jù)移位寄存器VSR2和VSR3所產(chǎn)生的輸出脈沖ouU和out3,產(chǎn)生 掃描信號SG2?;蜷T0R3用以根據(jù)移位寄存器VSR3和VSR4所產(chǎn)生的輸出脈 沖out3和out4,產(chǎn)生掃描信號SG3,依此類推。
信號供應(yīng)電路12用以根據(jù)來自偶數(shù)級移位寄存器VSR2與VSR4的輸出脈 沖out2與out4,產(chǎn)生具有正極性和負極性的電壓信號,用以改變輔助信號 線VSC1-VSC4上電壓信號的極性。信號供應(yīng)電路12包括多個產(chǎn)生單元121和 122,各包括一D型觸發(fā)器DFF、 一反相器INV以及四個晶體管Tl-T4。
在產(chǎn)生單元121中,D型觸發(fā)器包括一輸入端耦接來自移位寄存器VSR2 的輸出脈沖out2,而反相器INV包括一輸入端耦接D型觸發(fā)器DFF的輸出端。 晶體管Tl包括一控制端耦接D型觸發(fā)器的輸出端、 一第一端耦接一邏輯信號 VSCL,以及一第二端耦接輔助信號線VSC1。晶體管T2包括一控制端耦接反 相器INV的輸出端、 一第一端耦接一邏輯信號VSCH,以及一第二端耦接輔助 信號線VSC1。晶體管T3包括一控制端耦接反相器INV的輸出端、 一第一端 耦接一邏輯信號VSCL,以及一第二端耦接輔助信號線VSC2。晶體管T4包括
一控制端耦接D型觸發(fā)器的輸出端、 一第一端耦接一邏輯信號VSCH,以及一 第二端耦接輔助信號線VSC2。舉例而言,邏輯信號VSCL是一負極性的電壓 信號,而邏輯信號VSCH是一正極性的電壓信號。
產(chǎn)生單元122與產(chǎn)生單元121相似,除了 D型觸發(fā)器DFF的輸入端耦接 至移位寄存器VSR4的輸出脈沖out4,晶體管Tl與T2的第二端皆耦接輔助 信號線VSC3,而晶體管T3與T4的第二端皆耦接至輔助信號線VSC4。
舉例而言,在初始時,晶體管T1與T4會被D型觸發(fā)器DFF的輸出所導(dǎo) 通,而晶體管T2與T3會被反相器INV的輸出所關(guān)閉,使得邏輯信號VSCL(負 極性)作為信號SVSC1與SVSC3,分別輸出至輔助信號線VSC1與VSC3,而邏 輯信號VSCH(正極性)作為信號SVSC2與SVSC4,分別輸出至輔助信號線VSC2 與VSC4。
當接收到輸出脈沖out2時,在產(chǎn)生單元121中的D型觸發(fā)器DFF會將其 輸出反相,使得晶體管Tl與T4關(guān)閉,而晶體管T2與T3會導(dǎo)通。因此,邏 輯信號VSCH(正極性)會作為信號SVSC1輸出至輔助信號線VSC1,而邏輯信號 VSCL(負極性)作為信號SVSC2輸出至輔助信號線VSC2。同樣地,當接收到輸 出脈沖out4時,在產(chǎn)生單元122中的D型觸發(fā)器DFF會將其輸出反相,使得 晶體管T1與T4關(guān)閉,而晶體管T2與T3會導(dǎo)通。因此,邏輯信號VSCH(正 極性)會作為信號SVSC3輸出至輔助信號線VSC3,而邏輯信號VSCL(負極性) 作為信號SVSC4輸出至輔助信號線VSC4。要注意的是,在柵極信號線GL2被 掃描之后,信號SVSC1與SVSC2的極性才反相。同樣地,在柵極信號線GL4 被掃描之后,信號SVSC3與SVSC4的極性才反相,依此類推。
在本發(fā)明中,圖像顯示裝置100中兩列像素會共享一對信號線。舉例而 言,第一、第二列像素共享輔助信號線VSC1與VSC2,而第三、第四列像素 共享輔助信號線VSC3與VSC4,依此類推。換言之,在圖像顯示裝置100中, 每一列像素只需要一條輔助信號線VSC,所以像素陣列40中上的導(dǎo)線將可以 減少,使得圖像顯示裝置100具有較高的開口率。再者,圖像顯示裝置100 可使用點反轉(zhuǎn),但由于數(shù)據(jù)信號線的極性切換次數(shù)變少,因此電源耗損將可 降低。
圖4是一電子裝置的一實施例。如圖所示,電子裝置200使用圖1中所 示的圖像顯示裝置100,并且舉例而言電子裝置200可為一個人數(shù)字助理 (PDA)、 一監(jiān)示器、 一筆記本型計算機、 一數(shù)字相機、 一車上型顯示器、 一平
板計算機或一移動電話。
一般而言,電子裝置200包括一外殼110、 一圖像顯示裝置100以及一 電源供應(yīng)器120,但不限定于此。在動作上,電源供應(yīng)器120用于供電至圖 像顯示裝置IOO,使其顯示彩色圖像。
雖然本發(fā)明已以較佳實施例揭露如上,然其并非用以限定本發(fā)明,任何 熟知技藝者,在不脫離本發(fā)明的精神和范圍內(nèi),當可作些許更動與潤飾,因 此本發(fā)明的保護范圍當視本發(fā)明的申請專利范圍所界定者為準。
權(quán)利要求
1.一種圖像顯示裝置,包括第一及第二數(shù)據(jù)信號線;第一及第二柵極信號線;第一及第二輔助信號線;一第一像素,包括一第一晶體管,包括一第一端耦接上述第一數(shù)據(jù)信號線、一控制端耦接上述第一柵極信號線,以及一第二端;一第一存儲電容,包括一第一端耦接上述第一晶體管的第二端,以及一第二端耦接上述第一輔助信號線;以及一第二像素,包括一第二晶體管,包括一第一端耦接上述第二數(shù)據(jù)信號線、一控制端耦接上述第二柵極信號線,以及一第二端;以及一第二存儲電容,包括一第一端耦接上述第二晶體管的第二端,以及一第二端耦接上述第二輔助信號線。
2. 如權(quán)利要求1所述的圖像顯示裝置,更包括 一第三數(shù)據(jù)信號線;一第三像素,包括一第三晶體管,包括一第一端耦接上述第二數(shù)據(jù)信號線、 一控制端 耦接上述第一柵極信號線,以及一第二端;以及一第三存儲電容,包括一第一端耦接上述第三晶體管的第二端,以 及一第二端耦接上述第二輔助信號線;以及一第四像素,包括一第四晶體管,包括一第一端耦接上述第三數(shù)據(jù)信號線、 一控制端耦接上述第二柵極信號線,以及一第二端;一第四存儲電容,包括一第一端耦接上述第四晶體管的第二端,以 及一第二端耦接上述第一輔助信號線;。
3. 如權(quán)利要求1所述的圖像顯示裝置,更包括一垂直驅(qū)動器,用以分別 提供具有一負極性的一第一信號以及具有一正極性的一第二信號至上述第 一、第二輔助信號線、依序掃描上述第一、第二柵極信號線,以及在上述第 二柵極信號線被掃描后,切換上述第一、第二輔助信號線的上述第一、第二 信號的極性。
4. 如權(quán)利要求3所述的圖像顯示裝置,其中,上述垂置驅(qū)動器包括 多個移位寄存器,用以根據(jù)一起始脈沖依序產(chǎn)生多個輸出脈沖; 多個與門,用以才艮據(jù)來自上述移位寄存器的上述輸出脈沖,產(chǎn)生多個掃描信號以掃描上述第一、第二柵極信號線;以及一信號供應(yīng)電路,用以根據(jù)來自上述移位寄存器中的偶數(shù)者的上述輸出 脈沖,產(chǎn)生上述第一、第二信號,并且改變上述第一、第二輔助信號線的上 述第一、第二信號的極性。
5. 如權(quán)利要求4所述的圖像顯示裝置,其中,上述信號供應(yīng)電路包括多 個產(chǎn)生單元,各包括一 D型觸發(fā)器,包括一輸入端耦接來自上述移位寄存器中的偶數(shù)者的上 述輸出脈沖中之一者,以及一輸出端;一反相器,包括一輸入端耦接上述D型觸發(fā)器的輸出端,以及一輸出端;一第五晶體管,包括一控制端耦接上述D型觸發(fā)器的輸出端, 一第一端 耦接一第一邏輯信號以及一第二端耦接上述輔助信號線;一第六晶體管,包括一控制端耦接上述反相器的輸出端, 一第一端耦接 一第二邏輯信號,以及一第二端耦接上述第一輔助信號線;一第七晶體管,包括一控制端耦接上述反相器的輸出端, 一第一端耦接 上述第一邏輯信號,以及一第二端耦接上述第二輔助信號線;以及一第八晶體管,包括一控制端耦接上述D型觸發(fā)器的輸出端, 一第一端耦接上述第二邏輯信號,以及一第二端耦接上述第二邏輯信號。
6. 如權(quán)利要求2所述的圖像顯示裝置,更包括一數(shù)據(jù)驅(qū)動器,用以提供 多個數(shù)據(jù)信號,以便驅(qū)動上述第一、第二、第三、第四像素。
7. —種圖像顯示裝置,包括 多個數(shù)據(jù)信號線DLm,其中,m由l至n; 第一、第二柵極信號線;第一、第二輔助信號線;多個像素,排列成一矩陣,其中,每一像素包括一晶體管,包括一控制端耦接至一對應(yīng)的柵極信號線, 一第一端以及一 第二端;以及 一存儲電容,包括一第一端耦接上述晶體管的第二端,以及一第二端耦接至一對應(yīng)的輔助信號線,其中,上述像素中第M列與第M+l列中的存儲電 容共享上述第一、第二輔助信號線;以及一垂置驅(qū)動器,用以依序掃描上述第一、第二柵極信號線,以及在上述 第二柵極信號線被掃描之后,改變上述第一、第二輔助信號線的極性。
8. 如權(quán)利要求7所述的圖像顯示裝置,其中,在上述第M列像素中,上 述晶體管的控制端耦接至上述第一柵極信號線,上述晶體管的第一端分別耦 接上述數(shù)據(jù)信號線DL1-DLn,并且奇數(shù)像素的上述存儲電容耦接第一輔助信 號線,而偶數(shù)像素的上述存儲電容耦接上述第二輔助信號線;在上述第M+l 列像素中,上述晶體管的控制端耦接至上述第二柵極信號線,上述晶體管的 第一端分別耦接上述數(shù)據(jù)信號線DL2-DLn,并且奇數(shù)像素的上述存儲電容耦 接第二輔助信號線,而偶數(shù)像素的上述存儲電容耦接上述第 一輔助信號線。
9. 一種驅(qū)動方法,適用于一圖像顯示裝置,包括下列步驟 提供一圖像顯示裝置,包括多個數(shù)據(jù)信號線DLm,其中m由1至n; 第一、第二柵極信號線; 第一、第二輔助信號線;多個像素,排列成一矩陣,其中每一像素包括一晶體管,包括一控制端耦接至一對應(yīng)的柵極信號線, 一第一 端以及一第二端;以及一存儲電容,包括一第一端耦接上述晶體管的第二端,以及一 第二端耦接至一對應(yīng)的輔助信號線,其中,上述像素中第M列與第M+l列中的存儲電容共享上述第一、第二輔助信號線依序掃描上述第一、第二柵極信號線;以及在上述第二柵極信號線被掃描后,改變上述第一、第二輔助信號線的極性。
10. 如權(quán)利要求9所述的驅(qū)動方法,其中,在上述第M列像素中,上述 晶體管的控制端耦接至上述第一柵極信號線,上述晶體管的第一端分別耦接 上述數(shù)據(jù)信號線DL1-DLn,并且奇數(shù)像素的上述存儲電容耦接第一輔助信號 線,而偶數(shù)像素的上述存儲電容耦接上述第二輔助信號線;在上述第M+l列 像素中,上述晶體管的控制端耦接至上述第二柵極信號線,上述晶體管的第 一端分別耦接上述數(shù)據(jù)信號線DL2-DLn,并且奇數(shù)像素的上述存儲電容耦接 第二輔助信號線,而偶數(shù)像素的上述存儲電容耦接上述第 一輔助信號線。
全文摘要
一種圖像顯示裝置,包括第一及第二數(shù)據(jù)信號線;第一及第二柵極信號線;第一及第二輔助信號線;一第一像素,包括一第一晶體管,具有一第一端耦接上述第一數(shù)據(jù)信號線、一控制端耦接第一柵極信號線;一第一存儲電容,具有一第一端耦接第一晶體管的第二端,以及一第二端耦接第一輔助信號線;以及一第二像素,包括一第二晶體管,具有一第一端耦接第二數(shù)據(jù)信號線、一控制端耦接第二柵極信號線;一第二存儲電容,包括一第一端耦接第二晶體管的第二端,以及一第二端耦接第二輔助信號線。
文檔編號G09G3/36GK101110203SQ200710130608
公開日2008年1月23日 申請日期2007年7月10日 優(yōu)先權(quán)日2006年7月20日
發(fā)明者顧瑄峻 申請人:統(tǒng)寶光電股份有限公司