亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

顯示裝置的制作方法

文檔序號:2611656閱讀:205來源:國知局

專利名稱::顯示裝置的制作方法
技術領域
:本發(fā)明涉及進行具有多條行布線(horizontalline)和多條列布線(longitudinalline)的顯示板的行布線選擇的掃描電路。本發(fā)明涉及修正掃描線(行布線)上的電壓降的顯示裝置,特別涉及使用MIM型電子發(fā)射元件的顯示裝置。
背景技術
:到目前為止,作為冷陰極電子發(fā)射元件,例如,金屬/絕緣層/金屬型電子發(fā)射元件(以下稱“MIM型電子發(fā)射元件”)已為人們所知。該MIM型電子發(fā)射元件,通過對夾著絕緣層的上下電極施加電壓,使電子從電極的表面發(fā)射出來。在該MIM型電子發(fā)射元件中,從下部電極發(fā)射的電子的95%左右流入上部電極,而不進行電子發(fā)射,所以在連接于上部電極上的行布線上產(chǎn)生電壓降,從而產(chǎn)生亮度不均。為了防止產(chǎn)生這種現(xiàn)象,人們正在研究修正連接在下部電極上的列布線的電壓的方式。但是,在MIM型電子發(fā)射元件中,因為列布線的寄生電容大,所以會產(chǎn)生這樣的問題由修正引起的列布線電壓振幅增加,導致構成驅(qū)動列布線的調(diào)制電路的數(shù)據(jù)驅(qū)動器的功耗增加。在專利文獻1(日本特開2004-86130號公報)中公開了一種顯示裝置,具有反饋掃描電路輸出電壓來修正對掃描電路輸出電路的輸入電壓的行選擇電壓修正電路。在專利文獻1、專利文獻2(日本專利第2619001號)中公開了一種行選擇電壓修正電路,抑制由流入行布線的電流和連接行布線的掃描電路的輸出接通電阻產(chǎn)生的電壓降造成的行選擇電壓的電壓變動。
發(fā)明內(nèi)容在上述專利文獻1所示的圖17的修正電路中,增加了使用運算放大器205的電阻反饋。結果,輸出端子207的電壓與參考電壓不相等,不能完全修正由流入行布線的電流和掃描電路的輸出接通電阻產(chǎn)生的電壓降。另外,在上述專利文獻1所示的圖26的修正電路中,對各行布線輸出設置使用了運算放大器503的電壓輸出跟隨器,由運算放大器503驅(qū)動FET502的柵極,使得輸出501是恒定的。但是,為了使FET502的漏極源極間電壓恒定地動作,柵極源極間電壓要隨流入行布線的電流發(fā)生變化,接通電阻變化較大,行布線電壓變化的時間常數(shù)發(fā)生變化。另外,也沒有考慮到由公共的運算放大器修正多輸出的行的情況。在專利文獻3(日本專利第3311201號)中,因為用輸出到列布線的脈沖的電壓修正進行由掃描電路的輸出接通電阻引起的電壓降的修正,所以,如上所述,產(chǎn)生如下問題構成驅(qū)動列布線的調(diào)制電路的數(shù)據(jù)驅(qū)動器的功耗因修正引起的列布線電壓振幅增加而增加。在上述專利文獻2、3中,僅修正了由流入行布線的電流和掃描電路的輸出接通電阻產(chǎn)生的電壓降,而沒有考慮到由行布線電阻產(chǎn)生的電壓降的修正。另外,也沒有考慮到在顯示板的兩側設置掃描電路,從兩側同時驅(qū)動同一行時的由輸出接通電阻產(chǎn)生的電壓降的修正。本發(fā)明能夠減輕由修正引起的列布線振幅增加造成的數(shù)據(jù)驅(qū)動器的功耗的增加,并且能進行高精度的電壓修正。本發(fā)明的顯示裝置,包括顯示板,具有包括多條行布線、多條列布線以及與這些布線連接的多個電子發(fā)射元件的背板,和具有被施加陽極電壓的前板;進行上述行布線的選擇的掃描電路;以及對上述列布線施加調(diào)制電壓的調(diào)制電路。上述掃描電路(6),在每一行都具有非選擇開關(42),設置在掃描電路輸出點和電源線之間,接通、斷開非選擇電壓;選擇開關(41),設置在掃描電路輸出點和修正選擇電壓產(chǎn)生電路輸出布線(48)之間,接通、斷開修正選擇電壓;以及檢測用開關(43),設置在掃描電路輸出點和修正選擇電壓產(chǎn)生電路輸入布線之間,檢測選擇行的電壓;并且,每多條行布線具有一個修正選擇電壓產(chǎn)生電路(34),其包括第1輸入與修正選擇電壓產(chǎn)生電路輸入布線(46)連接、第2輸入與被施加行選擇電壓的布線連接、輸出與上述修正選擇電壓產(chǎn)生電路輸出布線(48)連接的差動放大器(44)。因為差動放大器的輸入阻抗高,所以修正選擇電壓產(chǎn)生電路輸入布線和檢測用開關中不會流過恒定電流,因此,差動放大器的第1輸入電壓與掃描電路輸出點電壓相等。結果,能修正差動放大器的輸出電壓,使得掃描電路的輸出點電壓與施加給差動放大器的第2輸入的行選擇電壓相等,而與由流入行布線的電流、修正選擇電壓產(chǎn)生電路輸出布線以及選擇開關的電阻產(chǎn)生的電壓下降量無關。因此,能以高精度修正由流入行布線的電流和掃描電路的輸出接通電阻產(chǎn)生的電壓降。另外,選擇開關的源極電壓隨流入行布線的電流的變化而變化,因此,能減小柵極源極間電壓的變化,能減小接通電阻和時間常數(shù)的變化。反饋開關,在選擇開關和檢測用開關斷開的非選擇期間接通,因此能防止在切換選擇行時切斷反饋回路而造成差動放大器的輸出不穩(wěn)定。通過使反饋開關的斷開時刻遲于選擇行的選擇開關和檢測用開關的接通時刻,在掃描電路的輸出電壓從非選擇電壓上升到選擇電壓時產(chǎn)生初始的急劇的電位變動的情況下,差動放大器的輸入電壓的變化不會遲于輸出電壓,因此能減小輸出給行布線的選擇電壓的過沖(overshoot)。另外,本發(fā)明的顯示裝置的掃描電路具有修正選擇電壓產(chǎn)生電路,該修正選擇電壓產(chǎn)生電路進行修正,使得選擇行的掃描電路輸出點的電壓為恒定值而與顯示數(shù)據(jù)無關,調(diào)制電路輸出利用補償行布線的各部分的電壓降用的修正值進行了修正的調(diào)制電壓,上述電壓降是以掃描電路輸出點的電壓下降量為零,依照顯示模式而定的。通過對從各電子發(fā)射元件的行布線流向列布線的電流中從掃描電路輸出點流向各電子發(fā)射元件的成分進行疊加,求從上述掃描電路輸出點流向行布線的端部電子發(fā)射元件的總電流,從上述總電流中減去對從上述掃描電路輸出點到第m個電子發(fā)射元件的從行布線流向列布線的電流依次相加而得到的值,求在相鄰像素間流過的電流,將從上述掃描電路輸出點到第m個的相鄰像素間電流依次相加而得到的值乘以每個像素的電阻值,求相鄰像素間電壓降,求各電子發(fā)射元件上的電壓降。本發(fā)明的顯示裝置,包括顯示板,具有包括多條行布線、多條列布線以及與這些布線連接的多個電子發(fā)射元件的背板,和具有被施加陽極電壓的前板;進行上述行布線的選擇的掃描電路;以及對上述列布線施加調(diào)制電壓的調(diào)制電路,該顯示裝置的特征在于上述掃描電路,為了從兩側同時驅(qū)動同一行而設置在顯示板的兩側,具有修正選擇電壓產(chǎn)生電路,該修正選擇電壓產(chǎn)生電路進行修正,使得左右的各掃描電路所選擇的行布線的左右的掃描電路輸出點的電壓為預定值,上述調(diào)制電路輸出利用補償上述行布線的各部分的電壓降用的修正值修正后的調(diào)制電壓,上述電壓降是按照顯示模式而定的。根據(jù)本發(fā)明,調(diào)制電路的輸出電壓不包括由掃描驅(qū)動器接通電阻產(chǎn)生的電壓降的修正值,因此能減小輸出電壓振幅,降低功耗,降低數(shù)據(jù)驅(qū)動器內(nèi)的修正灰度等級數(shù)。另外,將掃描電路設置在顯示板的兩側,從兩側同時驅(qū)動同一行時,也能取得同樣的效果。一個水平掃描期間內(nèi)的積和運算變成用于計算總電流的N×N的積和運算。相對于專利文獻1所述的現(xiàn)有方法中的進行N次N×N的積和運算,積和運算能夠顯著地減少為1/N。另外,能補償由從掃描電路的輸出點到配置在行布線的端部的電子發(fā)射元件的行布線的電阻引起的電壓降。另外,即使從掃描驅(qū)動器輸出點到配置在行布線的端部的電子發(fā)射元件的行布線的電阻因布線配置等而每行都不同,也能防止發(fā)生像質(zhì)劣化。綜上所述,根據(jù)本發(fā)明的顯示裝置,能實現(xiàn)高像質(zhì)、低功耗特性。另外,因為積和運算的次數(shù)減少,所以能以簡單的硬件實現(xiàn)。根據(jù)本發(fā)明的顯示裝置,能實現(xiàn)修正誤差小、發(fā)光時間的信號依賴性小的高像質(zhì)特性。另外,根據(jù)本發(fā)明的顯示裝置,能使差動放大器輸出穩(wěn)定化,能防止發(fā)生圖像異常。另外,根據(jù)本發(fā)明的顯示裝置,能降低輸出給行布線的選擇電壓的過沖,能以高精度控制發(fā)光量。圖1是本發(fā)明的整體結構圖(1)。圖2是圖1所示的調(diào)制電路的數(shù)據(jù)驅(qū)動器的結構圖。圖3是圖1所示的掃描電路的掃描驅(qū)動器的結構圖。圖4是圖3所示的修正電壓產(chǎn)生電路34和輸出電路31的詳細結構圖。圖5是圖2、圖3所示的數(shù)據(jù)驅(qū)動器和掃描驅(qū)動器的驅(qū)動時序圖(1)。圖6是圖1所示的行布線的等效電路圖(1)。圖7是在圖1所示的顯示控制器內(nèi)設置的電壓降修正電路圖(1)。圖8是圖2、圖3所示的另一個數(shù)據(jù)驅(qū)動器和掃描驅(qū)動器的驅(qū)動時序圖(2)。圖9是圖1所示的行布線的另一個等效電路圖(2)。圖10是在圖1所示的顯示控制器內(nèi)設置的另一個電壓降修正電路圖(2)。圖11是本發(fā)明的另一個整體結構圖(2)。圖12是本發(fā)明的整體結構圖(3)。圖13是掃描電路的掃描驅(qū)動器的結構圖。圖14是數(shù)據(jù)驅(qū)動器和掃描驅(qū)動器的驅(qū)動時序圖。圖15是在顯示控制器內(nèi)設置的電壓降修正電路圖(3)。圖16是修正電壓產(chǎn)生電路34的詳細結構圖。圖17是在顯示控制器8內(nèi)設置的參考電壓生成電路圖。圖18是掃描電路的另一個掃描驅(qū)動器的結構圖(3)。圖19是輸出電路91和修正選擇電壓產(chǎn)生電路94的詳細結構圖。圖20是輸出電路的單元91-1和修正選擇電壓產(chǎn)生電路94之間的布線配置圖。圖21是顯示控制器內(nèi)所設置的另一個電壓降修正電路圖(4)。圖22是顯示控制器內(nèi)所設置的另一個電壓降修正電路圖(5)。圖23是本發(fā)明的另一個整體結構圖(4)。具體實施例方式以下,使用本發(fā)明的實施例。圖1是表示本實施例的整體電路結構(1)的框圖。顯示板4包括背板、前板以及側壁(未圖示)。背板具有縱向(Y方向)延伸的列布線1、橫向(X方向)延伸的行布線2、連接在1條列布線和1條行布線上的電子發(fā)射元件3。列布線在橫向排列有多條,行布線在縱向排列有多條。電子發(fā)射元件是MIM型電子發(fā)射元件。前板,具有熒光膜10和覆蓋該熒光膜10形成的背金11。背板的形成了電子發(fā)射元件3的面和前板的形成了熒光面的面相對,側壁配置在前板和背板的相對面。該面板內(nèi)部已進行了排氣。熒光膜10與MIM型電子發(fā)射元件3的各列相對配置。熒光膜10包括紅、綠、藍3原色。5是向列布線輸出調(diào)制信號的調(diào)制電路,6-1、6-2是配置在顯示板4的兩側進行行選擇的掃描電路。驅(qū)動器電源7,向掃描電路6-1和6-2提供高電源電壓VGHH、非選擇電壓VGL、邏輯電路用電壓Vcc,向調(diào)制電路5提供最大發(fā)光電壓VEL、非發(fā)光電壓VEH、邏輯電路用電壓Vcc,向顯示控制器8提供最大發(fā)光電壓VEL、非發(fā)光電壓VEH、高電源電壓VGHH、邏輯電路用電壓Vcc。顯示控制器8,向掃描電路6-1和6-2輸出作為控制信號的垂直時鐘信號VCLK、開始脈沖VIO、輸出切換信號STB,向調(diào)制電路5輸出作為控制信號的水平時鐘信號HCLK、開始脈沖HIO、輸出切換信號STB、調(diào)制電路用參考電壓V0~VM、與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2。這些控制信號和除了調(diào)制電路用參考電壓V0~VM以外的信號,都具有邏輯電路用電壓Vcc的振幅。另外,陽極電源9向背金11提供使熒光體發(fā)光用的陽極電壓VA。圖2是構成圖1所示的調(diào)制電路5的數(shù)據(jù)驅(qū)動器的結構圖。該調(diào)制電路5由串聯(lián)連接的數(shù)據(jù)驅(qū)動器組成。在圖2中,25是移位寄存器(shiftregister),生成用于取入顯示數(shù)據(jù)的鎖存信號;24是數(shù)據(jù)寄存器(dataregister),從顯示控制器依次取入同時輸入的且與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D00~D0n-1、D10~D1n-1、D20~D2n-1;23是數(shù)據(jù)鎖存器(datalatch),與輸出切換信號STB同步地取入來自數(shù)據(jù)寄存器24的顯示數(shù)據(jù);26是灰度等級電壓生成部,從顯示控制器8輸出的調(diào)制電路用參考電壓V0~VM通過電阻分壓產(chǎn)生2n個灰度等級電壓,22是解碼器(decoder),對應于數(shù)據(jù)鎖存器23輸出的n位顯示數(shù)據(jù),從2n個灰度等級電壓中選擇電壓;21是由電壓輸出跟隨器(voltagefollower)組成的輸出電路,用于將解碼器22的輸出電壓作為輸出電壓Y1~Ym輸出給顯示板4的各列布線1。HR/L是用于確定移位寄存器25的移位方向的信號,固定為邏輯電路用電壓Vcc或接地電壓GND。調(diào)制電路用參考電壓V0~VM是將從非發(fā)光電壓VEH到最大發(fā)光電壓VEL之間的電壓進行M等分后的電壓,構成灰度等級電壓生成部26的電阻的分壓電阻值都相等,灰度等級和輸出電壓的關系是線性的。這里,當一個水平掃描期間開始時,開始脈沖HIO作為第1數(shù)據(jù)驅(qū)動器的HIO1(或HIO2)信號輸入,在移位寄存器25內(nèi)與水平時鐘信號HCLK同步地移位,當輸出鎖存信號時,3輸出同時地將n位的顯示數(shù)據(jù)依次取入數(shù)據(jù)寄存器24。當?shù)?數(shù)據(jù)驅(qū)動器的向數(shù)據(jù)寄存器24進行的顯示數(shù)據(jù)取入結束時,HIO2(或HIO1)的電壓變成邏輯電路用電壓Vcc,輸入到第2數(shù)據(jù)驅(qū)動器的HIO1(或HIO2),開始向第2數(shù)據(jù)驅(qū)動器的顯示數(shù)據(jù)取入。這樣,當所有顯示數(shù)據(jù)向數(shù)據(jù)寄存器24的取入結束時,在一個水平掃描期間之前,與輸出切換信號STB的上升同步地從數(shù)據(jù)寄存器24向數(shù)據(jù)鎖存器23取入所有顯示數(shù)據(jù)。所取入的顯示數(shù)據(jù)分別由解碼器22轉(zhuǎn)換成灰度等級電壓,灰度等級電壓由輸出電路21輸出給各列布線。圖3是構成圖1所示的掃描電路6-1、6-2的掃描驅(qū)動器的結構圖。掃描電路由串聯(lián)連接的掃描驅(qū)動器構成。在圖3中,33是移位寄存器,生成用于在每一水平掃描期間依次切換選擇行的選擇信號;32是電平移位器,將移位寄存器33的輸出從邏輯電路用電壓Vcc-GND的電平轉(zhuǎn)換為高電源電壓VGHH-非選擇電壓VGL的電平;31是由CMOS反轉(zhuǎn)電路組成的輸出電路,對應于進行了電平移位的移位寄存器33的輸出,將選擇電壓VGH或非選擇電壓VGL作為輸出電壓G1~G1輸出給顯示板4的各行布線2。34是修正選擇電壓產(chǎn)生電路,產(chǎn)生輸入到輸出電路31的修正選擇電壓VO。VR/L是確定移位寄存器的移位方向用的信號,固定于邏輯電路用電壓Vcc或接地電壓GND。這里,當一個垂直掃描期間開始時,開始脈沖VIO作為第1掃描驅(qū)動器的VIO1(或VIO2)信號輸入,在每一水平掃描期間,在移位寄存器33內(nèi)與垂直時鐘信號VCLK同步地進行移位,依次輸出選擇信號。接下來,所輸出的選擇信號與輸出切換信號STB的反轉(zhuǎn)信號的邏輯積,由電平移位器32電平移位為高電源電壓VGHH-非選擇電壓VGL的電平,由修正選擇電壓產(chǎn)生電路34所生成的修正后的選擇電壓VO被輸入到輸出電路31,作為選擇電壓VGH輸出到顯示板4的選擇行布線,另一方面,向顯示板4的非選擇行布線輸出非選擇電壓VGL。當?shù)?掃描驅(qū)動器內(nèi)的移位結束時,VIO2(或VIO1)的電壓變?yōu)檫壿嬰娐酚秒妷篤cc,輸入到作為第2掃描驅(qū)動器的VIO1(或VIO2),開始第2掃描驅(qū)動器內(nèi)的移位。這樣依次選擇所有行。各掃描驅(qū)動器的修正選擇電壓產(chǎn)生電路34,當VIO1(或VIO2)輸入時可以動作,當VIO2(或VIO1)輸入到下一個掃描驅(qū)動器時停止動作。圖4表示圖3所示的掃描驅(qū)動器內(nèi)的輸出電路31和修正選擇電壓產(chǎn)生電路34的詳細結構。31-1表示在各行設置的輸出電路的單元。在圖4中,41是選擇開關(pMOS),接通、斷開修正選擇電壓產(chǎn)生電路34產(chǎn)生的修正選擇電壓VO,42是非選擇開關(nMOS),接通、斷開非選擇電壓VGL,43是檢測用開關,輸送選擇行的輸出電路的輸出電壓Gn作為對修正選擇電壓產(chǎn)生電路34的輸入電壓VX。44是差動放大器,輸出修正選擇電壓VO,使得來自輸出電路單元31-1的輸入電壓VX與行布線中無電流流過而不進行修正時的行選擇電壓VGH相等,45是反饋開關(pMOS),通過輸出切換信號STB的反轉(zhuǎn)信號進行接通、斷開,46是修正選擇電壓產(chǎn)生電路輸入布線,連接各輸出電路的單元31-1內(nèi)的檢測用開關43(pMOS)和修正選擇電壓產(chǎn)生電路34內(nèi)的差動放大器44的輸入,47是電源線,向各輸出電路的單元31-1內(nèi)的非選擇開關42(nMOS)提供非選擇電壓VGL,48是修正選擇電壓產(chǎn)生電路輸出布線,連接各輸出電路的單元31-1內(nèi)的選擇開關41(pMOS)和修正選擇電壓產(chǎn)生電路34內(nèi)的差動放大器44的輸出。這里,當輸出切換信號STB下降,其反轉(zhuǎn)信號上升時,pMOS反饋開關45斷開,并且,從電平移位器32向選擇行輸出低電壓的行選擇脈沖,選擇行的nMOS非選擇開關42斷開,pMOS選擇開關41和pMOS檢測用開關43接通,輸出電路的輸出電壓Gn從非選擇電壓上升到選擇電壓VGH。在穩(wěn)定狀態(tài)下,差動放大器44輸出修正選擇電壓VO,使得來自輸出電路單元31-1的輸入電壓VX與行布線中無電流流過而不進行修正時的行選擇電壓VGH相等。這時,由于pMOS檢測用開關43內(nèi)無電流流過,輸出電路單元31-1的輸出電壓Gn與輸入電壓VX相等。即、輸出電路單元31-1的輸出電壓Gn總是與行選擇電壓VGH相等。接下來,當輸出切換信號STB上升,其反轉(zhuǎn)信號下降時,pMOS反饋開關45接通,并且,選擇行的行選擇脈沖變?yōu)楦唠妷?,選擇行的pMOS選擇開關41和pMOS檢測用開關43斷開,nMOS非選擇開關42接通,輸出電路單元31-1的輸出電壓Gn從選擇電壓VGH下降到非選擇電壓。這時,pMOS反饋開關45在pMOS選擇開關41和pMOS檢測用開關43斷開的非選擇期間接通。結果,能防止在切換選擇行時切斷反饋回路而造成差動放大器44的輸出不穩(wěn)定。圖5表示一個水平掃描期間內(nèi)的數(shù)據(jù)驅(qū)動器和掃描驅(qū)動器的輸出時序。在圖5中,數(shù)據(jù)驅(qū)動器的輸出與輸出切換信號STB的上升同步地切換。經(jīng)過由列布線的電阻、電容、以及數(shù)據(jù)驅(qū)動器的輸出阻抗決定的數(shù)據(jù)驅(qū)動器輸出延遲時間后,選擇行掃描驅(qū)動器的輸出與輸出切換信號STB的下降同步地從非選擇電壓VGL變化為選擇電壓VGH。在一個水平掃描期間結束的時刻,選擇行掃描驅(qū)動器的輸出從選擇電壓VGH變化為非選擇電壓VGL,并且,切換數(shù)據(jù)驅(qū)動器的輸出。在行布線中流過電流的情況下,為了防止產(chǎn)生電壓降,將行布線電阻設定得較低,行布線時間常數(shù)比列布線時間常數(shù)小。在本實施例的時序中,發(fā)光時間由向布線時間常數(shù)小的行布線輸出信號的掃描驅(qū)動器的輸出時間決定。結果,能夠減少由布線延遲造成的亮度的不均勻。在本發(fā)明中,修正向左右掃描驅(qū)動器輸出電路輸入的選擇電壓,使得選擇時的掃描驅(qū)動器輸出點的電壓降分別為零,掃描驅(qū)動器輸出點電壓總是為恒定的選擇電壓VGH,而與顯示數(shù)據(jù)無關。圖6是說明此時的行布線電壓降和數(shù)據(jù)驅(qū)動器輸出電壓修正值的圖。在圖6中,3是MIM型電子發(fā)射元件,r是每個像素的掃描線電阻,Ro是掃描驅(qū)動器輸出電路接通電阻,im是第m個像素的二極管電流,iRm是第m個像素的二極管電流中從右邊流入的成分,iLm是第m個像素的二極管電流中從左邊流入的成分,Vm是在第m個像素上產(chǎn)生的行布線電壓降,Im是從第m個像素流向第m+1個像素的電流,VVL是向左端掃描驅(qū)動器輸出電路輸入的選擇電壓修正值,VVR是向右端掃描驅(qū)動器輸出電路輸入的修正選擇電壓。為了使MIM型電子發(fā)射元件3的流向各像素的二極管電流im為預定值,輸出給第m個像素的數(shù)據(jù)驅(qū)動器輸出,輸出修正了在第m個像素上產(chǎn)生的行布線電壓降Vm的電壓,向左右掃描驅(qū)動器輸出電路分別輸入修正了修正值VVL、VVR的電壓,使得掃描驅(qū)動器輸出點的電壓降為零。在第m個像素上產(chǎn)生的行布線電壓降Vm如下這樣求得。向掃描驅(qū)動器輸出電路分別輸入修正值VVL、VVR,使得掃描驅(qū)動器輸出點的電壓下降量為零,左右掃描驅(qū)動器輸出點成為虛地點。第m個像素的二極管電流im由從兩側的掃描電路流入的iLm和iRm2個成分組成。設在二極管電流僅流過第m個像素的情況下,在第m個像素上產(chǎn)生的電壓降為vm,由于對兩端的接地點的電壓降相等,所以下式(1)成立。vm=-(m-1)riLm=-(N-m)riRm………(1)考慮到iRm=im-iLm,求iLm,可得到下式(2)。iLm=N-mN-1im---(2)]]>另外,求iRm,可得到下式(3)。iRm=m-1N-1im---(3)]]>根據(jù)疊加定理,如下式(4)所示,從接地點流向右端的第N個像素的電流IN,等于第m個像素的二極管電流im中從右邊流入的成分iRm的和。IN=Σj=1NiRj=Σj=1Nj-1N-1ij---(4)]]>因為電流守恒,因此從第m-1個像素流向第m個像素的電流Im-1,可以通過將從第m個像素流向第m+1個像素的電流Im與第m個像素的二極管電流im相加來求得。這樣的關系對任意m值都成立,考慮到IN的方向與其它的相反,所以下式(5)成立。Im-1=Im+imIm-1=-IN+Σj=mNij---(5)]]>另外,在第m-1個像素上產(chǎn)生的電壓降Vm-1,可將電流Im-1乘以每個像素的電阻值r而得到的相鄰像素間的電壓降與Vm相加求得。這樣的關系對任意m值都成立,考慮到第N個像素上的電壓降VN總是為零,則下式(6)成立。Vm-1=Vm+rIm-1Vm-1=rΣj=mNIj-1---(6)]]>如上所述,通過以式(4)所示的IN為初始值依次計算式(5)、(6),能夠計算出在第m個像素上產(chǎn)生的電壓降。為了流過預定的二極管電流,可以對數(shù)據(jù)驅(qū)動器輸出電壓只修正該值。圖7表示電壓降修正電路(1)的詳細結構。電壓降修正電路(1)設置在圖1的顯示控制器8內(nèi),向調(diào)制電路5輸出3輸出n位的顯示數(shù)據(jù)D0、D1、D2。顯示控制器8的其它部分,從顯示裝置外部接收圖像信號,向電壓降修正電路(1)輸出與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2,向調(diào)制電路5和掃描電路6-1、6-2輸出控制信號。在圖7中,71是逆γ處理部,72是并聯(lián)/串聯(lián)(P/S)轉(zhuǎn)換電路,依照顯示板4上的排列轉(zhuǎn)換與紅、綠、藍對應的顯示數(shù)據(jù)D0、D1、D2,73是行存儲器,保持已轉(zhuǎn)換為串行數(shù)據(jù)的顯示數(shù)據(jù),74是用于將修正數(shù)據(jù)和顯示數(shù)據(jù)相加的加法電路,75是串聯(lián)/并聯(lián)(S/P)轉(zhuǎn)換電路,將修正后的顯示數(shù)據(jù)轉(zhuǎn)換為與紅、綠、藍對應的顯示數(shù)據(jù)D0、D1、D2。76是數(shù)據(jù)電流轉(zhuǎn)換電路,由將顯示數(shù)據(jù)轉(zhuǎn)換為二極管電流的轉(zhuǎn)換表(table)組成,78-1~78-7是計算修正電壓用的修正電壓計算單元,77是將修正電壓轉(zhuǎn)換為修正數(shù)據(jù)用的電壓數(shù)據(jù)轉(zhuǎn)換電路。78-1是保持各像素的二極管電流值ij的行存儲器,78-2是IN計算電路,將各像素的二極管電流值ij與系數(shù)相乘并依次相加,計算式(4)所示的從接地點流向右端的第N個像素的電流IN,78-3是保持計算出的電流IN的電流IN鎖存電路,78-4是電流ij加法電路,將行存儲器78-1中的各像素的二極管電流ij從第N個開始依次相加,78-5是電流Im-1計算電路,從電流ij加法電路78-4的進行加法運算所得到的值中減去電流IN鎖存電路78-3所保持的電流IN,求式(5)所示的從第m-1個像素流向第m個像素的電流Im-1,78-6是電流Ij加法電路,從第N個開始將電流Ij依次相加,78-7是Vm-1計算電路,將電流Ij加法電路78-6的進行加法運算所得到的值乘以每個像素的掃描線電阻r所得到的值相加,求式(6)所示的在第m-1個像素上產(chǎn)生的電壓降Vm-1。被輸入到圖7所示的電壓降修正電路(1)的、與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2,由逆γ處理部71基于顯示板4的驅(qū)動電壓和發(fā)光特性的關系進行逆γ修正,然后,由并聯(lián)/串聯(lián)轉(zhuǎn)換電路72轉(zhuǎn)換為與顯示板4上的排列對應的串行數(shù)據(jù),寫入行存儲器73。與此同時,轉(zhuǎn)換后的串行數(shù)據(jù)被輸入到數(shù)據(jù)電流轉(zhuǎn)換部76,轉(zhuǎn)換為二極管電流ij,然后,輸入到由78-1~78-7組成的修正電壓計算單元,計算修正電壓。二極管電流ij被依次保持在行存儲器78-1中。另一方面,在IN計算電路78-2中,將二極管電流ij與系數(shù)的乘積與加法運算到前一像素為止所得到的值依次相加,計算式(4)所示的從接地點流向右端的第N個像素的電流IN,第N個像素的積和結束時刻的值被保持在電流IN鎖存電路78-3中。下一水平期間來到時,與從行存儲器73中從第N個像素開始依次讀出顯示數(shù)據(jù)同步地讀出修正用的電壓降,并對修正用的電壓降進行加法運算。如下這樣計算在第m-1個像素上產(chǎn)生的電壓降Vm-1。從行存儲器78-1中讀出第m個二極管電流im,與保持在電流ij加法電路78-4內(nèi)的從第N個像素到第m+1個像素的二極管電流的和相加。由電流Im-1計算電路78-5從該加法運算所得到的值中減去電流IN鎖存電路78-3所保持的電流IN,計算式(5)所示的從第m-1個像素流向第m個像素的電流Im-1。將電流Im-1與在電流Ij加法電路78-6內(nèi)所保持的從電流-IN-1到電流Im的電流和相加,上述電流-IN-1從第N-1個像素流向右端的第N個像素,上述電流Im從第m個像素流向第m+1個像素。由Vm-1計算電路78-1將該加法運算所得到的值與每個像素的掃描線電阻r相乘,求出式(6)所示的在第m-1個像素上產(chǎn)生的電壓降Vm-1。該電壓降Vm-1,由電壓數(shù)據(jù)轉(zhuǎn)換電路77轉(zhuǎn)換為修正數(shù)據(jù),由加法電路74將其與行存儲器73所保持的顯示數(shù)據(jù)相加。然后,修正后的顯示數(shù)據(jù)由串聯(lián)/并聯(lián)轉(zhuǎn)換電路75轉(zhuǎn)換為與紅、綠、藍對應的顯示數(shù)據(jù)D0、D1、D2。在本實施例中,掃描驅(qū)動器的輸出電路31的輸出電壓Gn,通過pMOS檢測用開關43和向修正選擇電壓產(chǎn)生電路34的輸入布線46輸送到差動放大器44的輸入,在差動放大器44中與不進行修正時的行選擇電壓VGH進行比較,修正差動放大器44的輸出,通過輸出布線48輸出到pMOS選擇開關41。因為差動放大器44的輸入阻抗高,所以輸入布線46和檢測用開關43中不流過恒定電流,因此,差動放大器44的第1輸入電壓與掃描電路輸出點電壓相等。結果,能修正差動放大器44的輸出電壓,使得掃描電路的輸出點電壓與不進行修正時的行選擇電壓VGH相等,而與由流入行布線的電流、輸出布線48和pMOS選擇開關41的電阻產(chǎn)生的電壓下降量無關。因此,能以高精度修正由流入行布線的電流和掃描電路的輸出接通電阻產(chǎn)生的電壓降。另外,pMOS選擇開關41的源極電壓,能由差動放大器44的輸出來修正,因此,能減小柵極源極間電壓的變化,能減小接通電阻的變化。另一方面,pMOS反饋開關45,在pMOS選擇開關41和pMOS檢測用開關43斷開的非選擇期間接通。結果,能防止在切換選擇行時切斷反饋回路而造成差動放大器44的輸出不穩(wěn)定。在以上說明的實施例1中有這樣的情況,即、輸出電路的輸出電壓Gn從非選擇電壓VGL上升到選擇電壓VGH時產(chǎn)生過沖,難于以高精度控制發(fā)光量。pMOS選擇開關41的接通電阻和行布線2的布線電容引起的延遲、pMOS檢測用開關43和差動放大器44的輸入布線46的布線電容引起的延遲,使得差動放大器44的輸入電壓變化遲于輸出電壓變化,由此造成該過沖。在本實施例中,使pMOS反饋開關45的斷開時刻遲于選擇行的pMOS選擇開關41和pMOS檢測用開關43的接通時刻。圖8表示一個水平掃描期間內(nèi)的數(shù)據(jù)驅(qū)動器和掃描驅(qū)動器的輸出時序。除了信號S的反轉(zhuǎn)信號之外都與圖5相同。信號S的反轉(zhuǎn)信號是輸入到pMOS反饋開關45的柵極的pMOS反饋開關控制信號,而不是輸出切換信號STB的反轉(zhuǎn)信號。用圖3、圖4說明該動作。當輸出切換信號STB下降時,從電平移位器32向選擇行輸出行選擇脈沖,選擇行的nMOS非選擇開關42斷開,pMOS選擇開關41和pMOS檢測用開關43接通,輸出電路的輸出電壓Gn從非選擇電壓上升到選擇電壓VGH。這時,圖8所示的信號S的反轉(zhuǎn)信號是低電壓,pMOS反饋開關45接通,所以,差動放大器44的輸出電壓和輸入電壓變化相同,不產(chǎn)生延遲。然后,在輸出電路的輸出電壓Gn上升到選擇電壓VGH附近之后,當信號S的反轉(zhuǎn)信號上升時,pMOS反饋開關45斷開。該時刻以后,差動放大器44的輸入電壓變化遲于輸出電壓變化,但因為差動放大器44的輸出電壓的變化小,所以不會產(chǎn)生輸出給行布線的選擇電壓的過沖。在本實施例中,通過使pMOS反饋開關45的斷開時刻遲于選擇行的pMOS選擇開關41和pMOS檢測用開關43的接通時刻,在掃描電路的輸出電壓從非選擇電壓上升到選擇電壓時產(chǎn)生初始的急劇的電位變動的情況下,不會發(fā)生差動放大器44的輸入電壓變化遲于輸出電壓變化這種情況,因此能減小輸出給行布線的選擇電壓的過沖。在本實施例中,考慮實施例2中從掃描驅(qū)動器的輸出點到兩端的像素的電阻Ro2來修正數(shù)據(jù)驅(qū)動器輸出電壓。圖9是說明此時的行布線電壓降和修正情況的圖。在圖9中,標記3、r、Ro、im與圖6相同,標記iRm’、iLm’、Vm’、Im’、VVL’、VVR’與圖6的iRm、iLm、Vm、Im、VVL、VVR相同。另外,Ro2是從掃描驅(qū)動器輸出點到兩端像素的電阻。在第m個像素上產(chǎn)生的行布線電壓降Vm’如下這樣求得。向掃描驅(qū)動器輸出電路分別輸入修正值VVL’、VVR’,使得掃描驅(qū)動器輸出點的電壓降為零,掃描驅(qū)動器輸出點成為虛地點。第m個像素的二極管電流im由從兩端的掃描電路流入的iLm’和iRm’2個成分組成。設在二極管電流僅流過第m個像素的情況下,在第m個像素上產(chǎn)生的電壓降為vm’,則向兩端的接地點的電壓降相等,所以下式(7)成立。vm′=-{(m-1)r+Ro2}iLm′=-{(N-m)r+Ro2}iRm′………(7)考慮到iRm’=im’-iLm’,求iLm’,可得到下式(8)。iLm′=(N-m)r+Ro2(N-1)r+2Ro2im---(8)]]>另外,求iRm’,可得到下式(9)。iRm′=(m-1)r+Ro2(N-1)r+2Ro2im---(9)]]>根據(jù)疊加定理,如下式(10)所示,從接地點流向右端的第N個像素的電流IN’,等于第m個像素的二極管電流im中從右端流入的成分iRm’的和。IN′=Σj=1NiRj′=Σj=1N(j-1)r+Ro2(N-1)r+2Ro2ij---(10)]]>將該電流IN’乘以從掃描驅(qū)動器輸出到兩端像素的電阻Ro2,在第N個像素上的電壓降VN’可根據(jù)下式(11)求得。VN′=-Ro2×IN′………(11)由于電流守恒,因此從第m-1個像素流向第m個像素的電流Im-1’,可以通過從第m個像素流向第m+1個像素的電流Im加上第m個像素的二極管電流im來求得。這樣的關系對任意m值都成立,考慮到IN’的方向與其它的相反,所以下式(12)成立。Im-1′=Im′+imIm-1′=-IN′+Σj=mNij---(12)]]>另外,在第m-1個像素上產(chǎn)生的電壓降Vm-1’,可以通過將Vm’加上電流Im-1’乘以每個像素的電阻值r而得到的相鄰像素間的電壓降來求得。這樣的關系對任意m值都成立,考慮到在第N個像素上的電壓降為VN’,則下式(13)成立。Vm-1′=Vm′+rIm-1′Vm-1′=VN′+rΣj=mNIj-1′---(13)]]>如上所述,通過以式(10)、式(11)所示的IN’、VN’為初始值依次計算式(12)、(13),能夠計算出在第m個像素上產(chǎn)生的電壓降Vm’。為了流過預定的二極管電流,可以對數(shù)據(jù)驅(qū)動器輸出電壓修正該值。圖10表示電壓降修正電路(2)的詳細結構。電壓降修正電路(2)設置在圖1的顯示控制器8內(nèi),向調(diào)制電路5輸出3輸出n位的顯示數(shù)據(jù)D0、D1、D2。顯示控制器8的其它部分,從顯示裝置外部接收圖像信號,向電壓降修正電路(2)輸出與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2,并且,向調(diào)制電路5和掃描電路6-1、6-2輸出控制信號。在圖10中,標記71、72、73、74、75、76、77與圖7相同,10-1~10-9是用于計算修正電壓的修正電壓計算單元。10-1、10-3、10-6、10-7、10-8分別與圖7的78-1、78-3、78-4、78-5、78-6相同,10-2是IN’計算電路,將各像素的二極管電流值ij與系數(shù)相乘并依次相加,計算式(10)所示的從接地點流向右端的第N個像素的電流IN’,10-4是電壓降VN’計算電路,將上述電流IN’與系數(shù)相乘,求式(11)所示的在第N個像素上的電壓降VN’,10-5是保持計算出的電壓降VN’的電壓降VN’鎖存電路,10-9是Vm-1’計算電路,將電流Ij加法電路10-8的進行加法運算所得到的值乘以每個像素的掃描線電阻r所得到的值,與電壓降VN’鎖存電路10-5所保持的電壓降VN’相加,求式(13)所示的在第m-1個像素上產(chǎn)生的電壓降Vm-1’。在圖10的電壓降修正電路(2)中,進行與圖7相同的顯示數(shù)據(jù)的修正。所輸入的與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2,由逆γ處理部71基于顯示板4的驅(qū)動電壓和發(fā)光特性的關系進行逆γ修正,然后,由并聯(lián)/串聯(lián)轉(zhuǎn)換電路72轉(zhuǎn)換為與顯示板4上的排列對應的串行數(shù)據(jù),并寫入行存儲器73。與此同時,轉(zhuǎn)換后的串行數(shù)據(jù)被輸入到數(shù)據(jù)電流轉(zhuǎn)換部76,轉(zhuǎn)換為二極管電流ij,然后,輸入到由10-1~10-9組成的修正電壓計算單元,由式(13)計算出的電壓降Vm-1,在電壓數(shù)據(jù)轉(zhuǎn)換電路77中被轉(zhuǎn)換成修正數(shù)據(jù),由加法電路74將其與行存儲器73所保持的顯示數(shù)據(jù)相加。然后,修正后的顯示數(shù)據(jù)由串聯(lián)/并聯(lián)轉(zhuǎn)換電路75轉(zhuǎn)換為與紅、綠、藍對應的顯示數(shù)據(jù)D0、D1、D2。在本實施例中,考慮從掃描驅(qū)動器輸出點到兩端的像素的電阻Ro2來修正數(shù)據(jù)驅(qū)動器的輸出電壓,由此能進行高精度的修正。圖11是本發(fā)明的另一個整體結構圖(2)。將畫面分割成上下塊,在上下塊同時顯示圖像。在圖11中,標記2、4、7、9、10、11與圖1相同,111-1和111-2是在顯示板4的中央被分割的列布線,115-1、115-2分別是向上下列布線輸出調(diào)制信號的調(diào)制電路。116-11、116-12是配置在顯示板4的兩側進行畫面上部的行選擇的掃描電路,116-21、116-22是配置在顯示板4的兩側進行畫面下部的行選擇的掃描電路。驅(qū)動器電源7向掃描電路116-11、116-12、116-21、116-22提供高電源電壓VGHH、非選擇電壓VGL、邏輯電路用電壓Vcc,向調(diào)制電路115-1、115-2和顯示控制器118提供最大發(fā)光電壓VEL、非發(fā)光電壓VEH、高電源電壓VGHM、邏輯電路用電壓Vcc。顯示控制器118向掃描電路116-11、116-12、116-21、116-22輸出垂直時鐘信號VCLK、開始脈沖VIO、輸出切換信號STB,向調(diào)制電路115-1、115-2輸出水平時鐘信號HCLK、開始脈沖HIO、輸出切換信號STB、與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2、參考電壓V0~VM。這些控制信號中,除了參考電壓V0~VM以外的信號都具有邏輯電路用電壓Vcc的振幅。另外,輸入到調(diào)制電路115-1、115-2中的與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2是不同的。圖11的調(diào)制電路115-1、115-2以及掃描電路116-11、116-12、116-21、116-22的結構和動作,與實施例1相同。在顯示控制器118內(nèi)設置有2個圖7或圖10所示的電壓降修正電路,分別向調(diào)制電路115-1、115-2同時輸出3輸出n位的顯示數(shù)據(jù)D0、D1、D2。在顯示控制器118的其它部分設置有幀存儲器,接收來自顯示裝置外部的圖像信號,向電壓降修正電路輸出與上下塊對應的且與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2,向調(diào)制電路115-1、115-2和掃描電路116-11、116-12、116-21、116-22輸出控制信號。在本實施例中,將畫面分割成上下塊,在上下塊同時顯示圖像。結果,能夠使一行的顯示時間為原來的2倍,所以,當使亮度相同時,能夠使流入行布線的電流為原來的1/2,使要修正的電壓下降量為原來的1/2。另外,因為對列布線進行了分割,所以調(diào)制電路115-1、115-2的驅(qū)動電容變?yōu)樵瓉淼?/2,能夠使在調(diào)制電路115-1和115-2中消耗的功率變?yōu)樵瓉淼?/2。在實施例1至實施例4中,修正選擇電壓產(chǎn)生電路34設置在各掃描驅(qū)動器中,但也可以設置在各獨立動作的掃描電路中。即、在如圖1所示在顯示板4的兩側配置掃描電路6-1、6-2的情況下,也可以在各掃描電路6-1、6-2中設置修正選擇電壓產(chǎn)生電路。另外,在如圖11所示將畫面分割成上下塊,在上下塊同時顯示圖像的情況下,也可以在各掃描電路116-11、116-12、116-21、116-22中設置修正選擇電壓產(chǎn)生電路。從掃描驅(qū)動器輸出點到兩端像素的電阻Ro2有時會由于布線配置的原因而各行不同,這時,在實施例3中,用每行不同的Ro2計算系數(shù)。由此,能防止由從掃描驅(qū)動器輸出點到兩端的像素的電阻Ro2的差別引起的像質(zhì)劣化。另外,即使行布線中不像使用了電子發(fā)射元件的顯示板那樣流過電流,通過將本發(fā)明的掃描電路用于具有多條行布線和多條列布線的顯示板(例如日本特開昭57-67993號公報中記載的液晶顯示板)的行布線的選擇,也能在掃描電路的輸出電壓從非選擇電壓上升到選擇電壓時,使修正選擇電壓比選擇電壓高,縮小上升的時間常數(shù)。圖12是本發(fā)明的另一個整體結構圖(3),對與圖1相同的部位賦予同一標記。顯示板4由背板、前板以及側壁(未圖示)組成。熒光膜10包括紅、綠、藍3原色。調(diào)制電路5向列布線1輸出調(diào)制信號。掃描電路6-1、6-2配置在顯示板4的兩側進行行選擇。驅(qū)動器電源7向掃描電路6-1和6-2提供高電源電壓VGHH、非選擇電壓VGL、邏輯電路用電壓Vcc,向調(diào)制電路5提供最大發(fā)光電壓VEL、非發(fā)光電壓VEH、邏輯電路用電壓Vcc,向顯示控制器8提供最大發(fā)光電壓VEL、高電源電壓VGHH、邏輯電路用電壓Vcc。顯示控制器8向掃描電路6-1、6-2輸出垂直時鐘信號VCLK、開始脈沖VIO、選擇期間信號VGO、掃描電路用參考電壓VG0~VGM’、掃描電路用電壓降修正數(shù)據(jù)DVR或DVL,并且向調(diào)制電路5輸出水平時鐘信號HCLK、開始脈沖HIO、輸出切換信號STB、調(diào)電路用參考電壓V0~VM、與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2。這些控制信號和修正數(shù)據(jù)中,除了掃描電路用參考電壓VG0~VGM’和調(diào)制電路用參考電壓V0~VM以外的信號都具有邏輯電路用電壓Vcc的振幅。圖13是構成圖12所示的掃描電路6-1、6-2的掃描驅(qū)動器的結構圖。掃描電路由串聯(lián)連接的掃描驅(qū)動器組成。在圖13中,33是移位寄存器,生成用于在每一水平掃描期間依次切換掃描行的選擇信號;32是電平移位器,將來自移位寄存器33的輸出從邏輯電路用電壓Vcc-GND的電平轉(zhuǎn)換為高電源電壓VGHH-非選擇電壓VGL的電平;31是由CMOS反轉(zhuǎn)電路組成的輸出電路,對應于進行了電平移位的來自電平移位器32的輸出,用于將選擇電壓VGH或非選擇電壓VGL作為輸出電壓G1~Gn輸出給顯示板4的各行布線2。34是修正選擇電壓產(chǎn)生電路,用掃描電路用參考電壓VG0~VGM’,根據(jù)m位掃描電路用電壓降修正數(shù)據(jù)DVR或DVL,向輸出電路31輸出修正了VVR或VVL的選擇電壓。VR/L是確定移位寄存器的移位方向用的信號,固定為邏輯電路用電壓Vcc或接地電壓GND。這里,當一個垂直掃描期間開始時,開始脈沖VIO作為第1掃描驅(qū)動器VIO1(或VIO2)信號輸入,在每一水平掃描期間,在移位寄存器33內(nèi)與垂直時鐘信號VCLK同步地進行移位,依次輸出選擇信號。所輸出的選擇信號與選擇期間信號VGO的邏輯積,由電平移位器32電平移位為高電源電壓VGHH-非選擇電壓VGL的電平,由修正選擇電壓產(chǎn)生電路34所生成的修正了VVR或VVL的選擇電壓,根據(jù)掃描電路用參考電壓VG0~VGM’和m位掃描電路用電壓降修正數(shù)據(jù)DVR或DVL被輸入到輸出電路31,作為選擇電壓VGH向顯示板4的選擇行布線輸出。另一方面,向顯示板4的非選擇行布線輸出非選擇電壓VGL。當?shù)?掃描驅(qū)動器內(nèi)的移位結束時,VIO2(或VIO1)的電壓變?yōu)檫壿嬰娐酚秒妷篤cc,輸入到第2掃描驅(qū)動器(未圖示)的VIO1(或VIO2),開始第2掃描驅(qū)動器內(nèi)的移位。這樣依次選擇所有的行。各掃描驅(qū)動器的修正選擇電壓產(chǎn)生電路34,當VIO1(或VIO2)輸入時可以動作,當VIO2(或VIO1)輸入到下一個掃描驅(qū)動器時停止動作。圖14是一個水平掃描期間內(nèi)的數(shù)據(jù)驅(qū)動器輸出和掃描驅(qū)動器輸出的時序圖,與輸出切換信號STB同步地切換數(shù)據(jù)驅(qū)動器的輸出。經(jīng)過由列布線的電阻和電容、以及數(shù)據(jù)驅(qū)動器的輸出阻抗決定的數(shù)據(jù)驅(qū)動器輸出延遲時間后,選擇行掃描驅(qū)動器的輸出從非選擇電壓VGL變化為選擇電壓VGH。在一個水平掃描期間結束的時刻,選擇行掃描驅(qū)動器的輸出從選擇電壓VGH變化為非選擇電壓VGL,并且,切換數(shù)據(jù)驅(qū)動器的輸出。在行布線流過電流的情況下,為了防止產(chǎn)生電壓降,行布線電阻設定得較低,行布線時間常數(shù)比列布線時間常數(shù)小。在本實施例的時序中,發(fā)光時間由向布線時間常數(shù)小的行布線輸出信號的掃描驅(qū)動器的輸出時間決定。結果,能夠減少由布線延遲造成的亮度的不均勻。在本發(fā)明中,對向左右掃描驅(qū)動器輸出電路輸入的選擇電壓進行了修正,使得選擇時的在掃描驅(qū)動器輸出點的電壓降分別為零,掃描驅(qū)動器輸出點電壓總是為恒定的選擇電壓VGH,而與顯示數(shù)據(jù)無關。通過以上述的式(4)所示的IN為初始值依次計算式(5)、式(6),能夠計算出在第m個像素上產(chǎn)生的電壓降。為了流過預定的二極管電流,可以對數(shù)據(jù)驅(qū)動器輸出電壓修正該值。另外,由于電流守恒,因此掃描驅(qū)動器接通電阻Ro內(nèi)分別流過電流IN、I0。因此,為了使掃描驅(qū)動器的輸出點為虛地點,向右端和左端的掃描驅(qū)動器輸出電路輸入的選擇電壓的修正值VVR、VVL用下式(14)、(15)求出。VVR=Ro×IN………(14)VVL=Ro×I0=Ro(Σj=1NIj-1-IN)---(15)]]>圖15表示電壓降修正電路(3)的詳細結構。電壓降修正電路(3)設置在顯示控制器8內(nèi),向調(diào)制電路5輸出3輸出n位的顯示數(shù)據(jù)D0、D1、D2,向掃描電路6-1、6-2輸出電壓降修正數(shù)據(jù)DVR、DVL。61是逆γ處理部,62是P/S(并聯(lián)/串連)轉(zhuǎn)換電路,依照顯示板4上的排列轉(zhuǎn)換與紅、綠、藍對應的顯示數(shù)據(jù)D0、D1、D2,63是行存儲器,保持已轉(zhuǎn)換為串行數(shù)據(jù)的顯示數(shù)據(jù),64是用于將修正數(shù)據(jù)與顯示數(shù)據(jù)相加的加法電路,65是S/P(串連/并聯(lián))轉(zhuǎn)換電路,將修正后的顯示數(shù)據(jù)轉(zhuǎn)換為與紅、綠、藍對應的顯示數(shù)據(jù)D0、D1、D2。66是數(shù)據(jù)/電流轉(zhuǎn)換電路,由將顯示數(shù)據(jù)轉(zhuǎn)換為二極管電流的轉(zhuǎn)換表(table)組成,68-1~68-7和69-1~69-6是計算修正電壓用的修正電壓計算單元,67-1、67-2是將修正電壓轉(zhuǎn)換為修正數(shù)據(jù)用的電壓數(shù)據(jù)轉(zhuǎn)換電路。68-1是保持各像素的二極管電流值ij的行存儲器,68-2是IN計算電路,將各像素的二極管電流值ij與系數(shù)相乘并依次進行相加,計算式(4)所示的從接地點流向右端的第N個像素的電流IN,68-3是保持計算出的電流IN的電流IN鎖存電路,68-4是電流ij加法電路,將行存儲器68-1中的各像素的二極管電流ij從第N個開始依次進行相加,68-5是電流Im-1計算電路,從電流ij加法電路68-4的進行加法運算所得到的值中減去電流IN鎖存電路68-3所保持的電流IN,求式(5)所示的從第m-1個像素流向第m個像素的電流Im-1,68-6是電流Ij加法電路,從第N個開始將電流Ij依次相加,68-7是Vm-1計算電路,將電流Ij加法電路68-6的進行加法運算所得到的值乘以每個像素的掃描線電阻r所得到的值相加,求式(6)所示的在第m-1個像素上產(chǎn)生的電壓降Vm-1。另外,69-1是電流ij加法電路,將各像素的二極管電流值ij依次相加到第N個為止,69-2是電流I0計算電路,從電流ij加法電路69-1的值中減去電流IN鎖存電路68-3所保持的電流IN,計算從接地點流向左端第1個像素的電流I0,69-3是修正量VVL計算電路,將計算出的電流I0與系數(shù)相乘,求式(15)所示的向左端掃描驅(qū)動器輸出電路輸入的輸入電壓修正值VVL,69-4是保持計算出的修正量VVL的修正量VVL鎖存電路,69-5是修正量VVR計算電路,將電流IN鎖存電路68-3所保持的電流IN與系數(shù)相乘,求式(14)所示的向右端掃描驅(qū)動器輸出電路輸入的輸入電壓修正值VVR,69-6是保持計算出的修正量VVR的修正量VVR鎖存電路。以下,說明動作。被輸入到電壓降修正電路(3)的、與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2,由逆γ處理部61基于顯示板4的驅(qū)動電壓和發(fā)光特性的關系進行逆γ修正,然后,由P/S轉(zhuǎn)換電路62轉(zhuǎn)換為與顯示板4上的排列對應的串行數(shù)據(jù),并依次寫入行存儲器63。與此同時,串行數(shù)據(jù)被輸入到數(shù)據(jù)電流轉(zhuǎn)換部66,轉(zhuǎn)換為二極管電流ij,然后,輸入到修正電壓計算單元68-1~68-7和69-1~69-6,計算修正電壓。二極管電流ij依次保持在行存儲器68-1中。另一方面,在IN計算電路68-2中,將二極管電流ij與系數(shù)的乘積與加法運算到前一像素所得到的值依次相加,計算式(4)所示的從接地點流向右端的第N個像素的電流IN,第N個像素的積和結束時刻的值被保持在電流IN鎖存電路68-3中。在電流ij加法電路69-1中,將二極管電流ij依次相加,在電流I0計算電路69-2中,從第N個像素的加法運算結束的時刻的值中減去電流IN鎖存電路68-3所保持的電流IN,計算從接地點流向左端第1個像素的電流I0。在修正量VVL計算電路69-3中,將計算出的電流I0與系數(shù)相乘,求出式(15)所示的向左端掃描驅(qū)動器輸出電路輸入的輸入電壓修正值VVL,并保持在修正量VVL鎖存電路69-4中。在修正量VVR計算電路69-5中,將電流IN鎖存電路68-3所保持的電流IN乘以系數(shù),求出式(14)所示的向右端掃描驅(qū)動器輸出電路輸入的輸入電壓修正值VVR,并保持在修正量VVR鎖存電路69-6中。當下一水平期間到來時,與從行存儲器63中從第N個像素開始依次讀出顯示數(shù)據(jù)同步地讀出修正用的電壓降,對修正用的電壓降進行加法運算。如下這樣計算在第m-1個像素上產(chǎn)生的電壓降Vm-1。從行存儲器68-1中讀出第m個二極管電流im,將其與保持在電流ij加法電路68-4內(nèi)的從第N個像素到第m+1個像素的二極管電流的和相加。在電流Im-1計算電路68-5中,從該加法運算所得到的值中減去電流IN鎖存電路68-3所保持的電流IN,計算出式(5)所示的從第m-1個像素流向第m個像素的電流Im-1。將該電流Im-1與在電流Ij加法電路68-6內(nèi)所保持的從電流-IN-1到電流Im的電流和相加,上述電流-IN-1從第N-1個像素流向右端的第N個像素,上述電流Im從第m個像素流向第m+1個像素。該加法運算所得到的值,在Vm-1計算電路68-7中與每個像素的掃描線電阻r相乘,求出式(6)所示的在第m-1個像素上產(chǎn)生的電壓降Vm-1。電壓降Vm-1,由電壓數(shù)據(jù)轉(zhuǎn)換電路67-1轉(zhuǎn)換為修正數(shù)據(jù),由加法電路64與行存儲器63所保持的顯示數(shù)據(jù)相加。然后,修正后的顯示數(shù)據(jù)由串聯(lián)/并聯(lián)轉(zhuǎn)換電路65轉(zhuǎn)換為與紅、綠、藍對應的顯示數(shù)據(jù)D0、D1、D2。另外,向左端的掃描驅(qū)動器輸出電路輸入的輸入電壓修正值VVL和向右端的掃描驅(qū)動器輸出電路輸入的輸入電壓修正值VVR,由電壓數(shù)據(jù)轉(zhuǎn)換電路67-2轉(zhuǎn)換為m位修正數(shù)據(jù)DVL或DVR后被輸出。圖16是圖13所示的掃描驅(qū)動器內(nèi)的修正選擇電壓產(chǎn)生電路34的詳細結構圖,711是鎖存器,保持在各水平掃描期間電壓降修正電路(3)輸出的m位修正數(shù)據(jù)DVL或DVR,721是電平移位器,將鎖存器輸出從邏輯電路用電壓Vcc-GND的電平轉(zhuǎn)換為高電源電壓VGHH-非選擇電壓VGL的電平;751是灰度等級電壓生成部,由顯示控制器8輸出的掃描電路用參考電壓VG0~VGM’,通過電阻分壓產(chǎn)生2m個修正灰度等級電壓,731是解碼器,對應于電平移位器721輸出的m位修正數(shù)據(jù)DVL或DVR,從2m個灰度等級電壓中選擇電壓,741是由電壓輸出跟隨器(voltagefollower)組成的輸出電路,用于將解碼器輸出的修正選擇電壓VVL或VVR輸出給選擇行。此外,掃描電路用參考電壓VG0~VGM’,是將從無修正時的選擇電壓到修正最大時的選擇電壓之間的電壓進行M’等分后得到的電壓,構成灰度等級電壓生成部751的電阻的分壓電阻值都相等,修正灰度等級和輸出電壓之間的關系呈線性。在圖16中,在各水平掃描期間從電壓降修正電路(3)輸出的m位修正數(shù)據(jù)DVL或DVR,被保持在鎖存器711中之后,由電平移位器721進行電平移位,輸入到解碼器731中。結果,選擇1個由灰度等級電壓生成部751所生成的修正灰度等級電壓,由輸出電路741輸出。圖17是設置在圖12所示的顯示控制器8內(nèi)的參考電壓產(chǎn)生電路圖,82是電阻梯,81是用于輸出電阻梯的各節(jié)點電壓的緩沖放大器。在電阻梯82的兩端施加了輸入給掃描驅(qū)動器的高電源電壓VGHH和輸入給數(shù)據(jù)驅(qū)動器的最大發(fā)光電壓VEL。規(guī)定電阻梯82的電阻比,使得調(diào)制電路用參考電壓V0~VM成為將從非發(fā)光電壓VEH到最大發(fā)光電壓VEL之間的電壓進行M等分后得到的電壓,掃描電路用參考電壓VG0~VGM’成為將從無修正時的選擇電壓到修正最大時的選擇電壓之間的電壓進行M’等分后得到的電壓。在本實施例中,由輸入給掃描驅(qū)動器的高電源電壓VGHH和輸入給數(shù)據(jù)驅(qū)動器的最大發(fā)光電壓VEL的同一電源通過電阻分壓生成調(diào)制電路用參考電壓V0~VM和掃描電路用參考電壓VG0~VGM’,因此,即使電源電壓值發(fā)生變動,也能保證調(diào)制電路用參考電壓V0~VM和掃描電路用參考電壓VG0~VGM’的相對值為恒定值。結果,即使由調(diào)制電路和掃描電路這兩者進行修正,也能減少誤差的發(fā)生。在本實施例中,由修正選擇電壓產(chǎn)生電路34修正向掃描驅(qū)動器輸出電路輸入的選擇電壓,使得在選擇行的掃描驅(qū)動器輸出點的電壓降為零,掃描驅(qū)動器輸出電壓總是為恒定的選擇電壓VGH,而與顯示數(shù)據(jù)無關,而且,用修正值修正數(shù)據(jù)驅(qū)動器輸出電壓,上述修正值用于補償行布線各部分的電壓降,上述電壓降是以掃描電路輸出點的電壓下降量為零,依照顯示模式而定的。結果,數(shù)據(jù)驅(qū)動器輸出電壓不包括由掃描驅(qū)動器接通電阻產(chǎn)生的電壓降的修正,因此能減小數(shù)據(jù)驅(qū)動器輸出電壓振幅,能取得降低功耗、降低數(shù)據(jù)驅(qū)動器內(nèi)的修正灰度等級數(shù)這樣的效果。另外,將由掃描驅(qū)動器組成的掃描電路設置在顯示板的兩側,從兩側同時驅(qū)動同一行,并且,將修正選擇電壓產(chǎn)生電路設置在左右的各掃描電路中,進行修正,使得左右的各掃描電路所選擇的行布線的構成掃描電路的掃描驅(qū)動器輸出點的電壓是恒定值而與顯示數(shù)據(jù)無關。結果,在將掃描電路設置在顯示板的兩側時,數(shù)據(jù)驅(qū)動器輸出電壓也不包括由掃描驅(qū)動器接通電阻產(chǎn)生的電壓降的修正,因此能減小數(shù)據(jù)驅(qū)動器輸出電壓振幅,能取得降低功耗、降低數(shù)據(jù)驅(qū)動器內(nèi)的修正灰度等級數(shù)這樣的效果。另外,將從各電子發(fā)射元件的行布線流向列布線的二極管電流中的從掃描電路輸出點流向各電子發(fā)射元件的成分疊加,由此求從掃描電路輸出點流向行布線的端部電子發(fā)射元件的總電流,將從掃描電路輸出點到第m個電子發(fā)射元件的從行布線流到列布線的電流依次相加,并從總電流中減去,求在相鄰像素間流過的電流,將從掃描電路輸出點到第m個的相鄰像素間電流依次相加所得的值乘以每個像素的電阻值,求相鄰像素間的電壓降,從而求在各電子發(fā)射元件上的電壓降。結果,一個水平掃描期間內(nèi)的積和運算只是用于計算總電流IN的N×N的積和運算。相對于現(xiàn)有的方法中的進行N次N×N的積和運算,積和運算能夠顯著地減少為1/N。在本實施例中,檢測掃描驅(qū)動器輸出電壓VX,與預定的選擇電壓VGH進行比較,使向掃描驅(qū)動器輸出電路輸入的輸入電壓VO發(fā)生變化,使得掃描驅(qū)動器的輸出點的電壓成為預定的選擇電壓VGH。圖18是本實施例的掃描驅(qū)動器的結構圖,對與圖13相同的部分賦予同一標記。91是輸出電路,用于依照進行了電平移位的移位寄存器輸出,將選擇電壓VGH或非選擇電壓VGL作為輸出電壓G1~Gn輸出給顯示板4的各行布線2,94是修正選擇電壓產(chǎn)生電路,產(chǎn)生向輸出電路91輸入的修正選擇電壓VO。圖19表示圖18所示的掃描驅(qū)動器內(nèi)的輸出電路91和修正選擇電壓產(chǎn)生電路94的詳細結構。91-1表示在各行設置的輸出電路的單元。102是接通、斷開非選擇電壓VGL的nMOS開關,101是pMOS開關,接通、斷開修正選擇電壓產(chǎn)生電路94產(chǎn)生的修正選擇電壓VO,103是檢測用pMOS,將選擇行的輸出電路的輸出電壓Gn作為向修正選擇電壓產(chǎn)生電路94輸入的輸入電壓VX來輸送。104是差動放大器,輸出修正選擇電壓VO,使得來自輸出電路單元91-1的輸入電壓VX與行布線中無電流流過而不進行修正時的行選擇電壓VGH相等。在圖18中,與圖13同樣地從電平移位器32輸出行選擇脈沖時,在圖19中,選擇行的nMOS開關102斷開,pMOS開關101接通,輸出電壓Gn從非選擇電壓VGL上升到選擇電壓VGH。這里,在穩(wěn)定狀態(tài)下的差動放大器104,輸出修正選擇電壓VO,使得來自輸出電路單元91-1的輸入電壓VX與行布線中無電流流過而不進行修正時的行選擇電壓VGH相等。這時,由于pMOS開關103內(nèi)不流過電流,因此輸出電壓Gn與輸入電壓VX相等。即、輸出電壓Gn總是與行選擇電壓VGH相等。圖20是設置在各行的各輸出電路的單元91-1和修正選擇電壓產(chǎn)生電路94之間的布線配置圖,111是差動放大器輸出布線,連接各輸出電路的單元91-1內(nèi)的pMOS開關101和修正選擇電壓產(chǎn)生電路94內(nèi)的差動放大器104的輸出,112是電源線,向各輸出電路的單元91-1內(nèi)的nMOS開關102提供非選擇電壓VGL,113是差動放大器輸入布線,連接各輸出電路的單元91-1內(nèi)的檢測用pMOS103和修正選擇電壓產(chǎn)生電路94內(nèi)的差動放大器104的輸入。在本實施例中,在差動放大器輸出布線111和差動放大器輸入布線113之間配置電源線112,能防止在放大器輸入輸出間產(chǎn)生寄生電容。圖21是本實施例的電壓降修正電路(4)的詳細結構圖,對與上述實施例相同的部位賦予相同的標記。該電壓降修正電路(4)能進行與圖15相同的顯示數(shù)據(jù)的修正。所輸入的與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2,由逆γ處理部61基于顯示板4的驅(qū)動電壓和發(fā)光特性的關系進行逆γ修正,然后,由P/S轉(zhuǎn)換電路62轉(zhuǎn)換為與顯示板4上的排列對應的串行數(shù)據(jù),并寫入行存儲器63。與此同時,進行了P/S轉(zhuǎn)換的串行數(shù)據(jù)被輸入到數(shù)據(jù)電流轉(zhuǎn)換部66,轉(zhuǎn)換為二極管電流ij,然后,輸入到由68-1~68-7組成的修正電壓計算單元,由式(6)計算出的電壓降Vm-1由電壓/數(shù)據(jù)轉(zhuǎn)換電路67-1轉(zhuǎn)換為修正數(shù)據(jù),在加法電路64中與保持在行存儲器63中的顯示數(shù)據(jù)相加。然后,修正后的顯示數(shù)據(jù)由S/P轉(zhuǎn)換電路65轉(zhuǎn)換成與紅、綠、藍對應的顯示數(shù)據(jù)D0、D1、D2。在本實施例中,由修正選擇電壓產(chǎn)生電路94檢測掃描驅(qū)動器輸出電路91-1的輸出電壓VX,與預定的行選擇電壓VGH進行比較,使向掃描驅(qū)動器輸出電路91-1輸入的輸入電壓VO發(fā)生變化,由此,掃描驅(qū)動器輸出電路91-1的輸出電壓Gn與顯示數(shù)據(jù)無關,而總是與不進行修正時的行選擇電壓VGH相等。結果,與實施例1同樣地,數(shù)據(jù)驅(qū)動器輸出電壓的修正量不包括由掃描驅(qū)動器接通電阻產(chǎn)生的電壓降的修正,因此能減小數(shù)據(jù)驅(qū)動器輸出電壓,所以,能取得降低功耗、降低數(shù)據(jù)驅(qū)動器內(nèi)的修正灰度等級數(shù)這樣的效果。另外,因為差動放大器104的輸入阻抗高,所以pMOS開關103中不會流過恒定電流,因此,掃描驅(qū)動器輸出電路91-1的輸出電壓Gn與差動放大器的輸入電壓VX變成相等,也能夠修正電壓降,上述電壓降是由從構成修正選擇電壓產(chǎn)生電路94的差動放大器104到掃描驅(qū)動器輸出電路91-1的pMOS開關101的布線電阻引起的。另外,還會具有這樣的效果即使掃描驅(qū)動器輸出電路91-1的接通電阻在每次輸出時都有差別,輸出電壓Gn也能總是與行選擇電壓VGH相等。另一方面,與實施例1相比,修正選擇電壓產(chǎn)生電路94僅由差動放大器構成,而且,在電壓降修正電路(4)中,不需要用于計算掃描驅(qū)動器輸出電壓修正值的電路,能使硬件簡單化。圖22表示電壓降修正電路(5)的詳細結構。該電壓降修正電路(5)設置在圖12的顯示控制器8內(nèi),向調(diào)制電路5輸出3輸出n位的顯示數(shù)據(jù)D0、D1、D2。顯示控制器8的其它部分,從顯示裝置外部接收圖像信號,向電壓降修正電路(5)輸出與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2,并且,向調(diào)制電路5和掃描電路6-1、6-2輸出控制信號。在圖14中,對與上述實施例相同的部位賦予相同的標記。14-1~14-9是用于計算修正電壓的修正電壓計算單元。14-1、14-3、14-6、14-7、14-8分別與圖15、圖21的68-1、68-3、68-4、68-5、68-6相同。14-2是IN’計算電路,將各像素的二極管電流值ij與系數(shù)相乘并依次相加,計算式(12)所示的從接地點流向右端的第N個像素的電流IN’,14-4是電壓降VN’計算電路,將上述電流IN’與系數(shù)相乘,求式(11)所示的在第N個像素上的電壓降VN’,14-5是保持計算出的電壓降VN’的電壓降VN’鎖存電路,14-9是Vm-1’計算電路,將電流Ij加法電路14-8的進行加法運算所得到的值乘以每個像素的掃描線電阻r所得到的值,與電壓降VN’鎖存電路14-5所保持的電壓降VN’相加,求式(13)所示的在第m-1個像素上產(chǎn)生的電壓降Vm-1’。在該電壓降修正電路(5)中,進行與圖15相同的顯示數(shù)據(jù)的修正。所輸入的與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2,由逆γ處理部61基于顯示板4的驅(qū)動電壓和發(fā)光特性的關系進行逆γ修正,然后,由P/S轉(zhuǎn)換電路62轉(zhuǎn)換為與顯示板4上的排列對應的串行數(shù)據(jù),并寫入行存儲器63。與此同時,進行了P/S轉(zhuǎn)換后的串行數(shù)據(jù)被輸入到數(shù)據(jù)電流轉(zhuǎn)換部66,轉(zhuǎn)換為二極管電流ij,然后,輸入到由14-1~14-9組成的修正電壓計算單元,由式(13)計算出的電壓降Vm-1由電壓數(shù)據(jù)轉(zhuǎn)換電路67-1轉(zhuǎn)換成修正數(shù)據(jù),由加法電路64與行存儲器63所保持的顯示數(shù)據(jù)相加。然后,修正后的顯示數(shù)據(jù)由S/P轉(zhuǎn)換電路65轉(zhuǎn)換為與紅、綠、藍對應的顯示數(shù)據(jù)D0、D1、D2。在本實施例中,通過考慮從掃描驅(qū)動器輸出點到兩端的像素的電阻Ro2來修正數(shù)據(jù)驅(qū)動器的輸出電壓,能進行高精度的修正。圖23是本發(fā)明的另一個整體結構圖,將畫面分割成上下塊,在上下塊同時顯示圖像。151-1和151-2是在顯示板4的中央被分割的列布線,155-1、155-2分別是向上下列布線輸出調(diào)制信號的調(diào)制電路,156-11、156-12是配置在顯示板4的兩側進行畫面上部的行選擇的掃描電路,156-21、156-22是配置在顯示板4的兩側進行畫面下部的行選擇的掃描電路。驅(qū)動器電源7向掃描電路156-11、156-12、156-21、156-22提供高電源電壓VGHH、非選擇電壓VGL、邏輯電路用電壓Vcc,向調(diào)制電路155-1、155-2和顯示控制器158提供最大發(fā)光電壓VEL、非發(fā)光電壓VEH、邏輯電路用電壓Vcc。顯示控制器158向掃描電路156-11、156-12、156-21、156-22輸出垂直時鐘信號VCLK、開始脈沖VIO、選擇期間信號VGO,向調(diào)制電路155-1、155-2輸出水平時鐘信號HCLK、開始脈沖HIO、輸出切換信號STB、與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2、參考電壓V0~VM。這些控制信號中,除了參考電壓V0~VM以外的信號都具有邏輯電路用電壓Vcc的振幅。另外,輸入到調(diào)制電路155-1、155-2中的與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2是不同的。調(diào)制電路155-1、155-2以及掃描電路156-11、156-12、156-21、156-22的結構和動作,與實施例2相同。在顯示控制器158內(nèi)設置有2個電壓降修正電路,分別向調(diào)制電路155-1、155-2同時輸出3輸出n位的顯示數(shù)據(jù)D0、D1、D2。在顯示控制器158的其它部分設置有幀存儲器,接收來自顯示裝置外部的圖像信號,向電壓降修正電路輸出與上下塊對應的且與紅、綠、藍對應的3輸出n位的顯示數(shù)據(jù)D0、D1、D2,向調(diào)制電路155-1、155-2和掃描電路156-11、156-12、156-21、156-22輸出控制信號。在本實施例中,將畫面分割成上下塊,在上下塊同時顯示圖像。結果,能夠使一行的顯示時間為原來的2倍,所以,當亮度相同時,能夠使流入行布線的電流為原來的1/2,使要修正的電壓下降量為原來的1/2。另外,因為分割了列布線,所以調(diào)制電路155-1、155-2的驅(qū)動電容變?yōu)?/2,能夠使在調(diào)制電路155-1和155-2中消耗的功率變?yōu)?/2。以上,修正選擇電壓產(chǎn)生電路34或修正選擇電壓產(chǎn)生電路94設置在每個掃描驅(qū)動器中,但是也可以設置在每個獨立動作的掃描電路中。即、在顯示板4的兩側配置掃描電路6-1、6-2的情況下,也可以在各掃描電路6-1、6-2中都設置修正選擇電壓產(chǎn)生電路。另外,在將畫面分割成上下塊,在上下塊同時顯示圖像的情況下,也可以在各掃描電路156-11、156-12、156-21、156-22中都設置修正選擇電壓產(chǎn)生電路。另外,考慮了從掃描驅(qū)動器的輸出點到兩端的像素的電阻Ro2來修正數(shù)據(jù)驅(qū)動器輸出電壓,但在實施例5中也能進行同樣的數(shù)據(jù)驅(qū)動器輸出電壓的修正。從掃描驅(qū)動器輸出點到兩端的像素的電阻Ro2有時會由于布線配置的原因而各行不同。這時,用每行不同的Ro2計算系數(shù)。由此,能防止由從掃描驅(qū)動器輸出點到兩端的像素的電阻Ro2的差別引起的像質(zhì)劣化。權利要求1.一種顯示裝置,包括顯示板,具有包括多條行布線、多條列布線以及與這些布線連接的多個電子發(fā)射元件的背板,和具有被施加陽極電壓的前板;進行上述行布線的選擇的掃描電路;以及對上述列布線施加調(diào)制電壓的調(diào)制電路,該顯示裝置的特征在于上述掃描電路,在每一行都具有非選擇開關,設置在掃描電路輸出點和電源線之間,接通、斷開非選擇電壓;選擇開關,設置在掃描電路輸出點和修正選擇電壓產(chǎn)生電路輸出布線之間,接通、斷開修正選擇電壓;以及檢測用開關,設置在掃描電路輸出點和修正選擇電壓產(chǎn)生電路輸入布線之間,檢測選擇行的輸出電壓;每多條行布線具有一個修正選擇電壓產(chǎn)生電路,其包括第1輸入與修正選擇電壓產(chǎn)生電路輸入布線連接、第2輸入與被施加行選擇電壓的布線連接、輸出與上述修正選擇電壓產(chǎn)生電路輸出布線連接的差動放大器。2.根據(jù)權利要求1所述的顯示裝置,其特征在于上述修正選擇電壓產(chǎn)生電路,在上述差動放大器的輸入和輸出之間具有反饋開關。3.根據(jù)權利要求2所述的顯示裝置,其特征在于使上述反饋開關的斷開時刻遲于上述選擇開關和上述檢測用開關的接通時刻。4.一種顯示裝置,包括顯示板,具有包括多條行布線、多條列布線以及與這些布線連接的多個電子發(fā)射元件的背板,和具有被施加陽極電壓的前板;進行上述行布線的選擇的掃描電路;以及對上述列布線施加調(diào)制電壓的調(diào)制電路,該顯示裝置的特征在于上述掃描電路具有修正選擇電壓產(chǎn)生電路,該修正選擇電壓產(chǎn)生電路進行修正,使得選擇行的掃描電路輸出點的電壓為恒定值而與顯示數(shù)據(jù)無關,上述調(diào)制電路,輸出利用補償上述行布線的各部分的電壓降用的修正值進行了修正的調(diào)制電壓,上述電壓降是以掃描電路輸出點的電壓下降量為零,依照顯示模式而定的。5.根據(jù)權利要求4所述的顯示裝置,其特征在于通過對從上述掃描電路輸出點流向各電子發(fā)射元件的成分進行疊加,求從上述掃描電路輸出點流向上述行布線的端部電子發(fā)射元件的總電流;從上述總電流中減去對從上述掃描電路輸出點到第m個電子發(fā)射元件的從行布線流向列布線的電流依次相加而得到的值,求在相鄰像素間流過的電流;將對從上述掃描電路輸出點到第m個的相鄰像素間電流依次相加而得到的值乘以每個像素的電阻值,求相鄰像素間電壓降;由此求各電子發(fā)射元件上的電壓降。6.根據(jù)權利要求4所述的顯示裝置,其特征在于上述調(diào)制電壓的修正值,補償由配置在行布線端部的電子發(fā)射元件和上述掃描電路輸出點之間的電阻引起的電壓降。7.根據(jù)權利要求6所述的顯示裝置,其特征在于上述電阻的值,按每行而不同。8.一種顯示裝置,包括顯示板,具有包括多條行布線、多條列布線以及與這些布線連接的多個電子發(fā)射元件的背板;和具有被施加陽極電壓的前板;進行上述行布線的選擇的掃描電路;以及對上述列布線施加調(diào)制電壓的調(diào)制電路,該顯示裝置的特征在于上述掃描電路設置在一條行布線的兩側,具有修正選擇電壓產(chǎn)生電路,該修正選擇電壓產(chǎn)生電路進行修正,使得所選擇的行布線的掃描電路輸出點的電壓為預定值,上述調(diào)制電路輸出利用補償上述行布線的各部分的電壓降用的修正值修正了的調(diào)制電壓,上述電壓降是依照顯示模式而定的。9.根據(jù)權利要求8所述的顯示裝置,其特征在于通過對從上述掃描電路輸出點流向各電子發(fā)射元件的成分進行疊加,求從上述掃描電路輸出點流向上述行布線的端部電子發(fā)射元件的總電流;從上述總電流中減去對從上述掃描電路輸出點到第m個電子發(fā)射元件的從行布線流向列布線的電流依次相加而得到的值,求在相鄰像素間流過的電流;將對從上述掃描電路輸出點到第m個的相鄰像素間電流依次相加而得到的值乘以每個像素的電阻值,求相鄰像素間電壓降;由此求各電子發(fā)射元件上的電壓降。10.根據(jù)權利要求8所述的顯示裝置,其特征在于上述調(diào)制電壓的修正值,補償由配置在行布線端部的電子發(fā)射元件和上述掃描電路輸出點之間的電阻引起的電壓降。11.根據(jù)權利要求10所述的顯示裝置,其特征在于上述電阻的值,按每行而不同。12.一種顯示裝置,包括具有多條行布線和多條列布線的顯示板、進行上述行布線的選擇的掃描電路、以及對上述列布線施加調(diào)制電壓的調(diào)制電路,該顯示裝置的特征在于上述掃描電路,在每一行都具有非選擇開關,設置在掃描電路輸出點和電源線之間,接通、斷開非選擇電壓;選擇開關,設置在掃描電路輸出點和修正選擇電壓產(chǎn)生電路輸出布線之間,接通、斷開修正選擇電壓;以及檢測用開關,設置在掃描電路輸出點和修正選擇電壓產(chǎn)生電路輸入布線之間,檢測選擇行的輸出電壓,每多條行布線具有一個修正選擇電壓產(chǎn)生電路,其包括第1輸入與修正選擇電壓產(chǎn)生電路輸入布線連接、第2輸入與被施加行選擇電壓的布線連接、輸出與上述修正選擇電壓產(chǎn)生電路輸出布線連接的差動放大器。全文摘要本發(fā)明提供一種顯示裝置,該顯示裝置具有行布線、列布線、電子發(fā)射元件、進行上述行布線的選擇的掃描電路(6)。上述掃描電路在每一行都具有非選擇電壓用開關(42)、修正選擇電壓用開關(41)、所選擇的行布線的輸出電壓檢測用開關(43),每多條行布線設置一個差動放大器(44),該差動放大器(44)連接在修正選擇電壓輸入布線(46)、行選擇電壓布線和修正選擇電壓輸出布線(48)上。本發(fā)明能抑制行布線上的電壓降,抑制顯示裝置的亮度不均勻。文檔編號G09G3/20GK1835054SQ200610057478公開日2006年9月20日申請日期2006年3月15日優(yōu)先權日2005年3月15日發(fā)明者尾崎俊文,塚原正久,御園生俊樹申請人:株式會社日立顯示器
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1