專利名稱:電路板的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種電路板。
背景技術(shù):
目前,電路板上一般會設(shè)置一個脈沖寬度調(diào)制(Pulse Width Modulation, PWM) 電路,通過PWM電路提供一個穩(wěn)定的直流電壓源。由于PWM電路工作時會產(chǎn)生高速變換大電流,從而產(chǎn)生較強的電磁波?,F(xiàn)有的六層電路板一般會將一個PWM電路同時設(shè)置在第一層、第三層、第四層及第六層電路上,而將第二層及第五層電路設(shè)計為接地層,這樣就會導(dǎo)致PWM電路距離接地層比較近,使得所述PWM電路所在的信號層與所述接地層所形成的平行板電容器的阻值比較小。使得所述PWM電路工作時所產(chǎn)生的電磁波很容易被耦合到接地層上去。當(dāng)在第六層電路板上還設(shè)置有一個敏感信號源(比如參考電壓電路)時,由于第六層距離第五層接地層很近,因此接地層上的電磁波很容易再耦合到敏感信號源中。如圖1 所示,現(xiàn)有的電路板的敏感信號源上的差分電壓(即最大的波動電壓與最小的波動電壓之差)為811. 377mV,由此可知所述干擾信號源嚴(yán)重影響了所述敏感信號源的正常工作。
發(fā)明內(nèi)容
有鑒于此,有必要提供一種電路板,能夠有效降低設(shè)置在所述電路板上的一個干擾信號源工作過程中產(chǎn)生的電磁波對同樣設(shè)置在所述電路板上的一個敏感信號源的干擾。一種電路板,其包括一個干擾信號源、一個敏感信號源、多個層面及設(shè)置在相鄰兩個層面之間的絕緣層。所述多個層面包括至少兩個第一信號層、一個接地層及至少一個第二信號層。所述接地層包括相背的第一側(cè)及第二側(cè)。所述至少兩個第一信號層堆疊設(shè)置在所述接地層的第一側(cè)。所述至少一個第二信號層設(shè)置在所述接地層的第二側(cè)。所述干擾信號源設(shè)置在距離所述接地層最遠的至少一個第一信號層上。所述敏感信號源設(shè)置在所述至少一個第二信號層上。所述干擾信號源所在的至少一個第一信號層與所述接地層之間的第一信號層上與所述干擾信號源垂直相對的部分被挖空。本發(fā)明的電路板,通過增大所述干擾信號源與所述接地層之間的距離,同時將所述干擾信號源所在的信號層與接地層之間的信號層上與所述干擾信號源垂直相對的部分挖空,使得所述干擾信號源所在的信號層與所述接地層形成一個平行板電容器,根據(jù)平行
板電容器的電容的計算公式c = ¥ (其中,k為常數(shù),ξ為介電常數(shù),S為兩個極板的正對
α
面積,d為兩個極板之間的距離),因此當(dāng)兩個極板之間的距離增大時,所述平行板電容器
的電容減小,結(jié)合電容器的阻抗計算公式z=,當(dāng)C減小時,所述平行板電容器的阻值
JwC
增大,使得所述干擾信號源所產(chǎn)生的電磁波很難耦合到所述接地層上去,因此通過接地層被耦合到所述敏感信號源上的電磁波就更少,有效降低所述干擾信號源所產(chǎn)生的電磁波對所述敏感信號源的干擾。
圖1是現(xiàn)有的電路板的敏感信號源上的電壓波形仿真圖;圖2是本發(fā)明較佳實施方式的電路板的剖視圖;圖3是圖1的電路板的敏感信號源上的電壓波形仿真圖。主要元件符號說明電路板絕緣層干擾信號源敏感信號源第一信號層第一通槽第二通槽第二信號層第三通槽接地層
具體實施例方式下面將結(jié)合附圖,對本發(fā)明作進一步的詳細(xì)說明。請參閱圖2,為本發(fā)明實施方式提供的一種電路板100,其包括依次重疊的多個層面,每相鄰兩個層面之間均設(shè)置一層絕緣層101。在本實施方式中,所述電路板100包括一個干擾信號源102,一個敏感信號源103,四個第一信號層10、20、30、40,一個第二信號層50 及一個接地層60。所述接地層包括相背的第一側(cè)及第二側(cè)。所述四個第一信號層10、20、 30,40從上至下依次堆疊設(shè)置在所述接地層60的第一側(cè)。所述第二信號層50設(shè)置在所述接地層60的第二側(cè)。所述干擾信號源102設(shè)置在所述第一信號層10、20上,且設(shè)置在所述第一信號層 10上的部分干擾信號源102所在的位置與設(shè)置在所述第一信號層20上的部分干擾信號源 102所在的位置垂直相對。所述敏感信號源103設(shè)置在所述第二信號層50上遠離與所述干擾信號源102垂直相對的部分。在本實施方式中,所述干擾信號源102為一個PWM電路。所述敏感信號源103為一個參考電壓產(chǎn)生電路。在其他實施方式中,所述干擾信號源102也可為至少一條高速信號線。所述敏感信號源103也可為通用串行總線(Universal Serial Bus, USB)信號電路、視頻圖形陣列(Video Graphics Array, VGA)信號電路等??梢岳斫猓捎诒緦嵤┓绞街械母蓴_信號源為PWM電路,其發(fā)熱量較大,若只將其設(shè)置在一個第一信號層10上,會使得所述第一信號層10的熱量堆積太多,無法散發(fā)出去, 從而影響設(shè)置在所述干擾信號源102所在的第一信號層10上的其他電子元件的工作,從而影響所述電路板100的工作性能的穩(wěn)定性。但是針對那些工作時發(fā)熱量比較小的干擾信號源還是可以只設(shè)置在第一信號層10或20上。所述第一信號層30、40用于鋪設(shè)一些信號線,且各信號線分別繞過與所述干擾信號源102垂直相對的部分,并將所述第一信號層30、40上與所述干擾信號源102垂直相對
100 101 102 103
10、20、30、40
31
41
50
51 60的部分作挖空處理,分別形成一個第一通槽31及第二通槽41,使得所述干擾信號源102所在的第一信號層10與所述接地層60形成一個平行板電容器,平行板電容器的電容的計算
公式C = @ (其中,k為常數(shù),ξ為介電常數(shù),S為兩個極板的正對面積,d為兩個極板之 α
間的距離),因此當(dāng)兩個極板之間的距離增大時,所述平行板電容器的電容減小,結(jié)合電容
器的阻抗計算公式ζ,當(dāng)C減小時,所述平行板電容器的阻值增大,使得所述干擾信
號源102所產(chǎn)生的電磁波很難耦合到所述接地層60上去,因此所述接地層60上的電磁波被耦合到所述敏感信號源103上的就更少,有效降低所述干擾信號源102在工作過程中所產(chǎn)生的電磁波對所述敏感信號源103的干擾??梢岳斫?,在其他的實施方式中,若所述電路板100為十層板,其包括一個接地層,及分別位于所述接地層的相對兩側(cè)的八個第一信號層及一個第二信號層,所述干擾信號源102位于距離所述接地層最遠的兩個第一信號層上,所述敏感信號源103設(shè)置在所述第二信號層上。為了降低所述干擾信號源102對所述敏感信號源103的干擾,也可將所述干擾信號源102所在的第一信號層與所述接地層60之間的六個第一信號層上與所述干擾信號源102垂直相對的部分依次挖空,增大所述干擾信號源102與所述接地層60之間的距
1 ο所述第二信號層50上與所述干擾信號源102垂直相對的部分也被挖空,形成一個第三通槽51,使得所述接地層60上的電磁波的最短傳播路徑空氣,所述電磁波直接通過所述第三通槽51傳遞到外界空氣中,而不會通過由所述接地層60與所述第二信號層50所形成的平行電容器,將大部分電磁波耦合到所述第二信號層50上去,從而進一步的減小所述接地層60上的電磁波對所述敏感信號源103的干擾。如圖3所示,為本發(fā)明較佳實施方式的電路板的敏感信號源上的電壓的波形仿真圖,可以看出,本發(fā)明的電路板100的敏感信號源103上的差分電壓為11. 2659mV0很顯然, 所述電路板100的敏感信號源103上的差分電壓比現(xiàn)有的電路板小很多,也就是說所述電路板100能夠使敏感信號源103的電壓變化幅度被大大減小,被維持在一個相對穩(wěn)定的范圍內(nèi)。因此,所述電路板100可有效降低所述干擾信號源102產(chǎn)生的電磁干擾信號對所述敏感信號源103的干擾。本發(fā)明的電路板,通過增大所述干擾信號源與所述接地層之間的距離,同時將所述干擾信號源所在的信號層與所述接地層之間的信號層上與所述干擾信號源垂直相對的部分挖空,使得所述干擾信號源所在的信號層與所述接地層形成一個平行板電容器,當(dāng)兩個極板之間的距離增大時,所述平行板電容器的電容減小,導(dǎo)致所述平行板電容器的阻值增大,使得所述干擾信號源所產(chǎn)生的電磁波很難耦合到所述接地層上去,因此所述接地層上的電磁波被耦合到所述敏感信號源上的就更少,有效降低所述干擾信號源在工作過程中所產(chǎn)生的電磁波對所述敏感信號源的干擾??梢岳斫獾氖牵瑢τ诒绢I(lǐng)域的普通技術(shù)人員來說,可以根據(jù)本發(fā)明的技術(shù)構(gòu)思做出其它各種相應(yīng)的改變與變形,而所有這些改變與變形都應(yīng)屬于本發(fā)明權(quán)利要求的保護范圍。
權(quán)利要求
1.一種電路板,其包括一個干擾信號源、一個敏感信號源、多個層面及設(shè)置在相鄰兩個層面之間的絕緣層;所述多個層面包括至少兩個第一信號層、一個接地層及至少一個第二信號層;所述接地層包括相背的第一側(cè)及第二側(cè);所述至少兩個第一信號層堆疊設(shè)置在所述接地層的第一側(cè);所述至少一個第二信號層設(shè)置在所述接地層的第二側(cè);所述干擾信號源設(shè)置在距離所述接地層最遠的至少一個第一信號層上;所述敏感信號源設(shè)置在所述至少一個第二信號層上;所述干擾信號源所在的至少一個第一信號層與所述接地層之間的第一信號層上與所述干擾信號源垂直相對的部分被挖空。
2.如權(quán)利要求1所述的電路板,其特征在于,所述敏感信號源設(shè)置在所述第二信號層上遠離與所述干擾信號源垂直相對的位置。
3.如權(quán)利要求2所述的電路板,其特征在于,所述第二信號層上與所述干擾信號源垂直相對的部分被挖空。
4.如權(quán)利要求1所述的電路板,其特征在于,所述干擾信號源為一個脈沖寬度調(diào)制電路或至少一條高速信號線。
5.如權(quán)利要求1所述的電路板,其特征在于,所述敏感信號源為參考電壓電路、通用串行總線信號電路或視頻圖形陣列信號電路。
全文摘要
一種電路板,其包括一干擾信號源、一敏感信號源、多個層面及設(shè)置在兩個相鄰層面之間的絕緣層。所述多個層面包括兩個第一信號層、一個接地層及一個第二信號層。接地層包括相背的第一側(cè)及第二側(cè)。兩個第一信號層堆疊設(shè)置在接地層的第一側(cè)。第二信號層設(shè)置在接地層的第二側(cè)。干擾信號源設(shè)置在兩個第一信號層上。敏感信號源設(shè)置在第二信號層上。干擾信號源所在的第一信號層與接地層之間的第一信號層上與干擾信號源垂直相對的部分被挖空,從而增大干擾信號源所在的信號層與接地層所形成的平行板電容器的阻抗,使干擾信號源所產(chǎn)生的電磁波很難被傳遞到接地層上去,有效降低接地層上的電磁波對敏感信號源的干擾。
文檔編號H05K1/02GK102387657SQ20101026798
公開日2012年3月21日 申請日期2010年8月31日 優(yōu)先權(quán)日2010年8月31日
發(fā)明者吳信寬, 周厚原, 朱艷梅, 武寧, 白順波 申請人:鴻富錦精密工業(yè)(深圳)有限公司, 鴻海精密工業(yè)股份有限公司