一種視頻監(jiān)控系統(tǒng)的制作方法
【專利摘要】本發(fā)明公開了一種視頻監(jiān)控系統(tǒng)。該監(jiān)控系統(tǒng)包括:視頻采集單元、與視頻采集單元相連的解碼單元、與解碼單元相連的FPGA處理單元以及與FPGA處理單元相連的顯示器。視頻采集單元將采集到的第一視頻信號(hào)發(fā)送至解碼單元進(jìn)行視頻解碼,得到第二視頻信號(hào)。進(jìn)而,F(xiàn)PGA處理單元按照預(yù)設(shè)的視頻格式,對(duì)第二視頻信號(hào)進(jìn)行格式轉(zhuǎn)換,從而得到第三視頻信號(hào),并通過(guò)顯示器進(jìn)行顯示。相對(duì)于現(xiàn)有技術(shù)中采用普通的單片機(jī)對(duì)視頻信號(hào)進(jìn)行處理的方式,本發(fā)明采用FPGA處理單元對(duì)視頻進(jìn)行處理。由于FPGA處理單元相對(duì)應(yīng)普通的單片機(jī)對(duì)視頻信號(hào)的處理速度快、集成度高,因而本發(fā)明的視頻監(jiān)控系統(tǒng)的畫質(zhì)清晰,處理速度快。
【專利說(shuō)明】一種視頻監(jiān)控系統(tǒng)
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及視頻圖像領(lǐng)域,尤其是涉及一種視頻監(jiān)控系統(tǒng)。
【背景技術(shù)】
[0002]目前,公共秩序安全、生產(chǎn)安全、財(cái)產(chǎn)安全等越來(lái)越受到人們的重視,從而使以視頻信息為特征的視頻監(jiān)控更為廣泛的應(yīng)用到各個(gè)行業(yè)。
[0003]現(xiàn)有的視頻監(jiān)控系統(tǒng)通常采用普通單片機(jī)作為視頻處理器,由于普通單片機(jī)受到處理速度、集成度等因素的限制,目前的視頻監(jiān)控系統(tǒng)的監(jiān)控畫面存在畫質(zhì)模糊、視頻處理速度慢等缺點(diǎn),因而現(xiàn)有的視頻監(jiān)控系統(tǒng)不能滿足人們對(duì)視頻監(jiān)控的要求。
【發(fā)明內(nèi)容】
[0004]有鑒于此,本發(fā)明公開了一種視頻監(jiān)控系統(tǒng),以提高視頻的處理速度和視頻的清晰度。
[0005]為實(shí)現(xiàn)上述目的,本發(fā)明提供如下技術(shù)方案:
[0006]一種視頻監(jiān)控系統(tǒng),包括:采集第一視頻信號(hào)的視頻采集單元;
[0007]與所述視頻采集單元相連的解碼單元,所述解碼單元,用于對(duì)采集單元輸出的第一視頻信號(hào)進(jìn)行解碼,得到第二視頻信號(hào);
[0008]與所述解碼單元相連的FPGA處理單元,所述FPGA處理單元,用于將所述第二視頻信號(hào)按照預(yù)設(shè)的視頻格式進(jìn)行轉(zhuǎn)換,得到第三視頻信號(hào);
[0009]與所述FPGA處理單元相連,用于顯示所述第三視頻信號(hào)的顯示器。
[0010]優(yōu)選的,所述系統(tǒng)還包括:與所述FPGA處理單元相連,用于存儲(chǔ)所述第三視頻信號(hào)的存儲(chǔ)器。
[0011]優(yōu)選的,所述系統(tǒng)還包括:
[0012]與所述FPGA處理單元相連,用于控制所述FPGA處理單元將所述第三視頻信號(hào)存入所述存儲(chǔ)器的按鍵。
[0013]優(yōu)選的,所述系統(tǒng)還包括:與所述FPGA處理單元相連,用于存儲(chǔ)所述FPGA處理單元的程序變量和臨時(shí)數(shù)據(jù)的數(shù)據(jù)緩存器。
[0014]優(yōu)選的,所述解碼單元采用型號(hào)為SAA7133H的視頻解碼芯片。
[0015]優(yōu)選的,所述數(shù)據(jù)緩存器采用型號(hào)為IS61LV51216的雙口 SRAM存儲(chǔ)器。
[0016]優(yōu)選的,所述顯示器采用VGA顯示器。
[0017]與現(xiàn)有技術(shù)相比,本發(fā)明公開了一種視頻監(jiān)控系統(tǒng)。該監(jiān)控系統(tǒng)包括:視頻采集單元、與視頻采集單元相連的解碼單元、與解碼單元相連的FPGA處理單元以及與FPGA處理單元相連的顯示器。視頻采集單元將采集到的第一視頻信號(hào)發(fā)送至解碼單元進(jìn)行視頻解碼,得到第二視頻信號(hào)。進(jìn)而,F(xiàn)PGA處理單元按照預(yù)設(shè)的視頻格式,對(duì)第二視頻信號(hào)進(jìn)行格式轉(zhuǎn)換,從而得到第三視頻信號(hào),在此,可以按照需求將該視頻信號(hào)數(shù)據(jù)存儲(chǔ),或者通過(guò)顯示器進(jìn)行顯示。相對(duì)于現(xiàn)有技術(shù)中采用普通的單片機(jī)對(duì)視頻信號(hào)進(jìn)行處理的方式,本發(fā)明采用FPGA處理單元對(duì)視頻進(jìn)行處理。由于FPGA處理單元相對(duì)應(yīng)普通的單片機(jī)對(duì)視頻信號(hào)的處理速度快、集成度高,因而本發(fā)明的視頻監(jiān)控系統(tǒng)的畫質(zhì)清晰,處理速度快。
【專利附圖】
【附圖說(shuō)明】
[0018]為了更清楚地說(shuō)明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來(lái)講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
[0019]圖1示出了本發(fā)明一種視頻監(jiān)控系統(tǒng)的一個(gè)實(shí)施例的結(jié)構(gòu)示意圖;
[0020]圖2示出了本發(fā)明一種視頻監(jiān)控系統(tǒng)的另一個(gè)實(shí)施例的結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0021]下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒(méi)有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
[0022]參見圖1示出了本發(fā)明一種視頻監(jiān)控系統(tǒng)的一個(gè)實(shí)施例的結(jié)構(gòu)示意圖。在本實(shí)施例中,該系統(tǒng)包括:視頻采集單元1、與視頻采集單元I相連的解碼單元2、與解碼單元2相連的FPGA處理單元3以及與FPGA處理單元3相連的顯示器4。
[0023]在本實(shí)施例中,為了區(qū)分視頻采集單元I采集到的視頻信號(hào)、經(jīng)過(guò)解碼單元2處理過(guò)的視頻信號(hào)以及FPGA處理單元3處理過(guò)的視頻信號(hào),將視頻采集單元I采集的視頻信號(hào)稱為第一視頻信號(hào),經(jīng)過(guò)解碼單元處理后的視頻信號(hào)稱為第二視頻信號(hào),經(jīng)過(guò)FPGA處理單元處理過(guò)的視頻信號(hào)稱為第三視頻信號(hào)。
[0024]該系統(tǒng)對(duì)視頻信號(hào)的處理過(guò)程如下:
[0025]視頻采集單元I將采集到的第一視頻信號(hào)發(fā)送至與視頻采集單元I相連的解碼單元2中。解碼單元2接收視頻采集單元I發(fā)送的第一視頻信號(hào),并對(duì)第一視頻信號(hào)進(jìn)行解碼,得到第二視頻信號(hào)。具體的,解碼單元2將信號(hào)類型為模擬信號(hào)的第一視頻信號(hào)經(jīng)過(guò)解碼處理后,轉(zhuǎn)換為信號(hào)類型為數(shù)字信號(hào)的第二視頻信號(hào),比如:PAL制數(shù)字視頻信號(hào)。進(jìn)而,解碼單元2將該第二視頻信號(hào)發(fā)送時(shí)至FPGA處理單元3中。FPGA處理單元3接收第二視頻信號(hào)并對(duì)第二視頻信號(hào)進(jìn)行格式轉(zhuǎn)換,將第二視頻信號(hào)轉(zhuǎn)換為預(yù)設(shè)的視頻格式,比如:VGA格式,從而得到第三視頻信號(hào)。顯示器4用于顯示第三視頻信號(hào),從而方便操作人員對(duì)現(xiàn)場(chǎng)進(jìn)行監(jiān)控。
[0026]與現(xiàn)有技術(shù)相比,本發(fā)明公開了一種視頻監(jiān)控系統(tǒng)。該監(jiān)控系統(tǒng)包括:視頻采集單元、與視頻采集單元相連的解碼單元、與解碼單元相連的FPGA處理單元以及與FPGA處理單元相連的顯示器。視頻采集單元將采集到的第一視頻信號(hào)發(fā)送至解碼單元進(jìn)行視頻解碼,得到第二視頻信號(hào)。進(jìn)而,F(xiàn)PGA處理單元按照預(yù)設(shè)的視頻格式,對(duì)第二視頻信號(hào)進(jìn)行格式轉(zhuǎn)換,從而得到第三視頻信號(hào),并通過(guò)顯示器進(jìn)行顯示。相對(duì)于現(xiàn)有技術(shù)中采用普通的單片機(jī)對(duì)視頻信號(hào)進(jìn)行處理的方式,本發(fā)明采用FPGA處理單元對(duì)視頻進(jìn)行處理。由于FPGA處理單元相對(duì)應(yīng)普通的單片機(jī)對(duì)視頻信號(hào)的處理速度快、集成度高,因而本發(fā)明的視頻監(jiān)控系統(tǒng)的畫質(zhì)清晰,處理速度快。
[0027]進(jìn)一步,參見圖2示出了本發(fā)明一種視頻監(jiān)控系統(tǒng)的另一個(gè)實(shí)施例的結(jié)構(gòu)示意圖。
[0028]與上一個(gè)實(shí)施例不同的是,在本實(shí)施例中該系統(tǒng)還包括:與FPGA處理單元3相連的存儲(chǔ)器5、與FPGA處理單元3相連的按鍵6以及與FPGA處理單元3相連的數(shù)據(jù)緩存器7。
[0029]該存儲(chǔ)器5,用于存儲(chǔ)經(jīng)過(guò)FPGA處理單元3處理過(guò)后的第三視頻信號(hào)。同時(shí),按鍵6,用于控制FPGA處理單元3將處理后的第三視頻信號(hào)發(fā)送至存儲(chǔ)器5中,以便存儲(chǔ)器5對(duì)第三視頻信號(hào)進(jìn)行存儲(chǔ)。
[0030]數(shù)據(jù)緩存器7,用于存儲(chǔ)FPGA處理單元3在對(duì)第二視頻信號(hào)進(jìn)行處理過(guò)程中的程序數(shù)據(jù)和臨時(shí)數(shù)據(jù),其作用相當(dāng)于內(nèi)存條??蛇x的,該數(shù)據(jù)緩存器7可采用IS61LV51216的雙口 SRAM存儲(chǔ)器。
[0031]進(jìn)一步,為了提高監(jiān)控單元的畫質(zhì),該顯示器4可采用VGA顯示器。
[0032]可選的,解碼單元可選用SAA7133H的視頻解碼芯片。
[0033]對(duì)所公開的實(shí)施例的上述說(shuō)明,使本領(lǐng)域?qū)I(yè)技術(shù)人員能夠?qū)崿F(xiàn)或使用本發(fā)明。對(duì)這些實(shí)施例的多種修改對(duì)本領(lǐng)域的專業(yè)技術(shù)人員來(lái)說(shuō)將是顯而易見的,本文中所定義的一般原理可以在不脫離本發(fā)明的精神或范圍的情況下,在其它實(shí)施例中實(shí)現(xiàn)。因此,本發(fā)明將不會(huì)被限制于本文所示的這些實(shí)施例,而是要符合與本文所公開的原理和新穎特點(diǎn)相一致的最寬的范圍。
【權(quán)利要求】
1.一種視頻監(jiān)控系統(tǒng),其特征在于,包括:采集第一視頻信號(hào)的視頻采集單元; 與所述視頻采集單元相連的解碼單元,所述解碼單元,用于對(duì)采集單元輸出的第一視頻信號(hào)進(jìn)行解碼,得到第二視頻信號(hào); 與所述解碼單元相連的FPGA處理單元,所述FPGA處理單元,用于將所述第二視頻信號(hào)按照預(yù)設(shè)的視頻格式進(jìn)行轉(zhuǎn)換,得到第三視頻信號(hào); 與所述FPGA處理單元相連,用于顯示所述第三視頻信號(hào)的顯示器。
2.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述系統(tǒng)還包括:與所述FPGA處理單元相連,用于存儲(chǔ)所述第三視頻信號(hào)的存儲(chǔ)器。
3.根據(jù)權(quán)利要求2所述的系統(tǒng),其特征在于,所述系統(tǒng)還包括: 與所述FPGA處理單元相連,用于控制所述FPGA處理單元將所述第三視頻信號(hào)存入所述存儲(chǔ)器的按鍵。
4.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述系統(tǒng)還包括:與所述FPGA處理單元相連,用于存儲(chǔ)所述FPGA處理單元的程序變量和臨時(shí)數(shù)據(jù)的數(shù)據(jù)緩存器。
5.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述解碼單元采用型號(hào)為SAA7133H的視頻解碼芯片。
6.根據(jù)權(quán)利要求4所述的系統(tǒng),其特征在于,所述數(shù)據(jù)緩存器采用型號(hào)為IS61LV51216的雙口 SRAM存儲(chǔ)器。
7.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述顯示器采用VGA顯示器。
【文檔編號(hào)】H04N7/18GK103475869SQ201310432587
【公開日】2013年12月25日 申請(qǐng)日期:2013年9月22日 優(yōu)先權(quán)日:2013年9月22日
【發(fā)明者】吳軍, 李騰, 袁峰, 李引, 唐年華, 伍小鵬, 袁敏夫, 馬蓓蓓, 王臻 申請(qǐng)人:廣州中國(guó)科學(xué)院軟件應(yīng)用技術(shù)研究所