1.一種泄放電路,其特征在于:包括:
泄放模塊,交流輸入經(jīng)可控硅調(diào)光器和整流橋得到輸入電壓經(jīng)驅(qū)動(dòng)電路對(duì)負(fù)載供電,所述泄放模塊的兩端分別與輸入電壓的高低電位端連接;
泄放控制電路,與所述泄放模塊的控制端連接;直接或間接檢測(cè)輸入電壓過零點(diǎn),在輸入電壓過零點(diǎn)延時(shí)第二時(shí)間后,控制所述泄放模塊產(chǎn)生泄放電流,所述驅(qū)動(dòng)電路的的輸入電流達(dá)到預(yù)定值時(shí)刻則控制泄放電流為零;可控硅調(diào)光器導(dǎo)通時(shí)刻與所述驅(qū)動(dòng)電路的輸入電流達(dá)到預(yù)定值時(shí)刻之間的時(shí)間為第一時(shí)間;
其中,當(dāng)所述的第一時(shí)間大于參考時(shí)間時(shí),則延長(zhǎng)第二時(shí)間;當(dāng)?shù)谝粫r(shí)間小于參考時(shí)間時(shí),則縮短第二時(shí)間,使得第一時(shí)間趨近于參考時(shí)間。
2.根據(jù)權(quán)利要求1所述的泄放電路,其特征在于:所述的泄放控制電路包括輸入電壓檢測(cè)電路、驅(qū)動(dòng)電路輸入電流檢測(cè)電路和邏輯電路,所述的邏輯電路與泄放模塊的控制端連接,所述的輸入電壓檢測(cè)電路采樣輸入電壓,當(dāng)輸入電壓采樣信號(hào)達(dá)到閾值電壓時(shí),則在延時(shí)第二時(shí)間后,經(jīng)邏輯電路控制所述泄放模塊產(chǎn)生泄放電流;所述的驅(qū)動(dòng)電路輸入電流檢測(cè)電路檢測(cè)驅(qū)動(dòng)電路輸入電流,當(dāng)采樣電流達(dá)到表征預(yù)定值的閾值電流時(shí),則經(jīng)邏輯電路控制泄放電流為零;將所述第一時(shí)間與所述參考時(shí)間進(jìn)行比較,根據(jù)比較結(jié)果相應(yīng)地調(diào)整所述第二時(shí)間。
3.根據(jù)權(quán)利要求2所述的泄放電路,其特征在于:所述的泄放控制電路還包括延時(shí)模塊和時(shí)間比較模塊,所述的延時(shí)模塊分別與輸入電壓檢測(cè)電路的輸出端、邏輯電路和時(shí)間比較模塊連接,所述的延時(shí)模塊在當(dāng)輸入電壓采樣信號(hào)達(dá)到閾值電壓時(shí)進(jìn)行延時(shí)第二時(shí)間,延時(shí)結(jié)束后,通過邏輯電路控制產(chǎn)生泄放電流,在所述時(shí)間比較模塊中進(jìn)行第一時(shí)間與所述參考時(shí)間的比較,并將比較結(jié)果反饋至所述延時(shí)模塊以調(diào)整所述第二時(shí)間。
4.根據(jù)權(quán)利要求3所述的泄放電路,其特征在于:所述的邏輯電路包括第一觸發(fā)器和第二觸發(fā)器,所述的延時(shí)模塊輸出表征延時(shí)是否結(jié)束的狀態(tài)信號(hào),所述第一觸發(fā)器的置位端接收所述表征延時(shí)是否結(jié)束的狀態(tài)信號(hào),輸入電壓檢測(cè)電路的輸出端和延時(shí)模塊的輸出端分別接入與非門,所述與非門的輸出端與所述第一觸發(fā)器的重置端連接;所述第一觸發(fā)器的輸出端取反后與所述第二觸發(fā)器的置位端連接,驅(qū)動(dòng)電路輸入電流檢測(cè)電路的輸出端取反后與所述第二觸發(fā)器的重置端連接,所述第二觸發(fā)器的輸出端和所述驅(qū)動(dòng)電路輸入電流檢測(cè)電路的輸出端分別連接與門的兩個(gè)輸入端,所述與門的輸出端和第一觸發(fā)器的輸出端分別連接或門的兩個(gè)輸入端,所述或門輸出表征是否使能的信號(hào)至所述泄放模塊,所述與門的輸出端輸出用于表征第一時(shí)間的計(jì)時(shí)信號(hào)。
5.根據(jù)權(quán)利要求1所述的泄放電路,其特征在于:所述的泄放控制電路包括驅(qū)動(dòng)電路輸入電流檢測(cè)電路、泄放電流檢測(cè)電路和邏輯電路,所述的邏輯電路與泄放模塊的控制端連接,所述的驅(qū)動(dòng)電路輸入電流檢測(cè)電路采樣驅(qū)動(dòng)電路輸入電流,并與閾值電流進(jìn)行比較;所述的泄放電流檢測(cè)電路在輸入電壓過零檢測(cè)期間,所述邏輯電路控制所述泄放模塊產(chǎn)生泄放電流,采樣所述泄放電流,并與泄放閾值進(jìn)行比較;所述驅(qū)動(dòng)電路輸入電流低于所述閾值電流時(shí),開始計(jì)時(shí),直到所述泄放電流達(dá)到泄放閾值時(shí),計(jì)時(shí)結(jié)束,該計(jì)時(shí)時(shí)間作為第三時(shí)間。
6.根據(jù)權(quán)利要求5所述的泄放電路,其特征在于:在所述驅(qū)動(dòng)電路輸入電流低于所述閾值電流時(shí),經(jīng)第三時(shí)間后即判斷輸入電壓達(dá)到過零點(diǎn);并定時(shí)或不定時(shí)更新第三時(shí)間。
7.根據(jù)權(quán)利要求5所述的泄放電路,其特征在于:在判斷輸入電壓達(dá)到過零點(diǎn)時(shí),延時(shí)第二時(shí)間后,經(jīng)邏輯電路控制所述泄放模塊產(chǎn)生泄放電流;所述的驅(qū)動(dòng)電路輸入電流檢測(cè)電路檢測(cè)驅(qū)動(dòng)電路輸入電流,當(dāng)采樣電流達(dá)到表征預(yù)定值的閾值電流時(shí),則經(jīng)邏輯電路控制泄放電流為零;將所述第一時(shí)間與所述參考時(shí)間進(jìn)行比較,根據(jù)比較結(jié)果相應(yīng)地調(diào)整所述第二時(shí)間。
8.根據(jù)權(quán)利要求7所述的泄放電路,其特征在于:所述的泄放控制電路還包括延時(shí)模塊、時(shí)間比較模塊和過零判斷模塊,所述的延時(shí)模塊分別與過零判斷模塊的輸出端、邏輯電路和時(shí)間比較模塊連接,所述過零判斷模塊分別與泄放電流檢測(cè)電路的輸出端和驅(qū)動(dòng)電路輸入電流檢測(cè)電路的輸出端連接;由所述過零判斷模塊對(duì)第三時(shí)間進(jìn)行計(jì)時(shí),并判斷輸入電壓的過零點(diǎn)時(shí)刻,所述的延時(shí)模塊接收所述過零判斷模塊輸出的表征過零點(diǎn)時(shí)刻的信號(hào),并延時(shí)第二時(shí)間,延時(shí)結(jié)束后,通過邏輯電路控制產(chǎn)生泄放電流,在所述時(shí)間比較模塊中進(jìn)行第一時(shí)間與所述參考時(shí)間的比較,并將比較結(jié)果反饋至所述延時(shí)模塊以調(diào)整所述第二時(shí)間。
9.根據(jù)權(quán)利要求8所述的泄放電路,其特征在于:所述的邏輯電路包括第三觸發(fā)器和第四觸發(fā)器,所述的延時(shí)模塊輸出表征延時(shí)是否結(jié)束的狀態(tài)信號(hào),所述第三觸發(fā)器的置位端接收所述表征延時(shí)是否結(jié)束的狀態(tài)信號(hào),過零判斷模塊的輸出端和延時(shí)模塊的輸出端分別接入與非門,所述與非門的輸出端與所述第三觸發(fā)器的重置端連接;所述第三觸發(fā)器的輸出端取反后與所述第四觸發(fā)器的置位端連接,驅(qū)動(dòng)電路輸入電流檢測(cè)電路的輸出端取反后與所述第四觸發(fā)器的重置端連接,所述第四觸發(fā)器的輸出端和所述驅(qū)動(dòng)電路輸入電流檢測(cè)電路的輸出端分別連接第一與門的兩個(gè)輸入端,驅(qū)動(dòng)電路輸入電流檢測(cè)電路的輸出端和表征過零判斷模塊是否使能的信號(hào)分別接入第二與門的兩個(gè)輸入端;所述第一與門的輸出端、第二與門的輸出端和第三觸發(fā)器的輸出端分別連接或門的三個(gè)輸入端,所述或門輸出表征是否使能的信號(hào)至所述泄放模塊,所述第一與門的輸出端輸出用于表征第一時(shí)間的計(jì)時(shí)信號(hào)。
10.一種LED控制電路,其特征在于:包括以上權(quán)利要求1-8任意一種泄放電路和LED驅(qū)動(dòng)電路,所述的LED驅(qū)動(dòng)電路為線性驅(qū)動(dòng)電路或開關(guān)電路。