技術(shù)總結(jié)
本發(fā)明公開了一種電平自定義多協(xié)議數(shù)字音頻信號發(fā)生系統(tǒng),包括上位機、FPGA、數(shù)字模擬轉(zhuǎn)換器,所述上位機與FPGA連接,所述FPGA與數(shù)字模擬轉(zhuǎn)換器連接;FPGA包括狀態(tài)碼存儲器、波形生成模塊、幅度調(diào)整模塊、數(shù)據(jù)編碼模塊、時鐘分頻模塊及協(xié)議輸出模塊。本發(fā)明的有益效果是搭建了可以實現(xiàn)多種數(shù)字音頻協(xié)議標準的硬件電路,并可以對輸出邏輯電平進行自定義,可以實現(xiàn)對被測試設(shè)備邏輯電平兼容性能的定量測試分析。
技術(shù)研發(fā)人員:宋志剛;唐麗萍;王建中;薛沛祥;繆國鋒;陳慶磊
受保護的技術(shù)使用者:中國電子科技集團公司第四十一研究所
文檔號碼:201610696718
技術(shù)研發(fā)日:2016.08.17
技術(shù)公布日:2017.01.04